哈工大数字电子技术基础习题册答案7和10(修改)

合集下载

哈工大数字电子技术基础习题册2010-答案6-7章

哈工大数字电子技术基础习题册2010-答案6-7章

哈工大数字电子技术基础习题册2010-答案6-7章第6章触发器【6-1】已知由与非门构成的基本RS触发器的直接置“0”端和直接置“1”端的输入波形如图6.1所示,试画出触发器Q端和Q端的波形。

R d SdQQ图 6.1解:基本RS触发器Q端和Q端的波形可按真值表确定,要注意的是,当dR和d S同时为“0”时,Q端和Q端都等于“1”。

d R和d S同时撤消,即同时变为“1”时,Q端和Q端的状态不定。

见图6.1(b)所示,图中Q端和Q端的最右侧的虚线表示状态不定。

R dS dQQ不定状态图6.1(b)题6-1答案的波形图【6-2】触发器电路如图6.2(a)所示,在图(b)中画出电路的输出端波形,设触发器初态为“0”。

QdS dQQR(a) (b)图6.2解:此题是由或非门构成的RS 触发器,工作原理与由与非门构成的基本RS 触发器一样,只不过此电路对输入触发信号是高电平有效。

参照题6-1的求解方法,即可画出输出端的波形,见图6.2(c)。

d S dQR 不定状态图6.2(c)【6-3】试画出图6.3所示的电路,在给定输入时钟作用下的输出波形,设触发器的初态为“0”。

“CPYZCP图 6.3解:见图6.3(b)所示,此电路可获得双相时钟。

Q Q CP Y Z图6.3(b)【6-4】分析图6.4所示电路,列出真值表,写出特性方程,说明其逻辑功能。

Q图6.4解:1.真值表(CP =0时,保持;CP =1时,如下表)D n Q n Q n+1 0 0 0 0 1 0 1 0 1 1 1 12.特性方程Q n+1=D n3.该电路为锁存器(时钟型D 触发器)。

CP =0时,不接收D 的数据;CP =1时,把数据锁存,但该电路有空翻。

【6-5】试画出在图6.5所示输入波形的作用下,上升和下降边沿JK 触发器的输出波形。

设触发器的初态为“0”。

CP J K图 6.5解:见图6.5(b)所示。

CP J KJ K QQ图6.5(b)【6-6】试画出图P6.6(a)所示电路,在图6.6(b)给定输入下的Q 端波形,设触发器初态为“0”。

《数字电子技术基础》课后习题答案

《数字电子技术基础》课后习题答案

《数字电路与逻辑设计》作业教材:《数字电子技术基础》(高等教育出版社,第2版,2012年第7次印刷)第一章:自测题:一、1、小规模集成电路,中规模集成电路,大规模集成电路,超大规模集成电路5、各位权系数之和,1799、,,;,,二、1、×8、√10、×三、1、A4、B练习题:1.3、解:(1) 十六进制转二进制: 4 5 C0100 0101 1100二进制转八进制:010 001 011 1002 13 4十六进制转十进制:(45C)16=4*162+5*161+12*160=(1116)10所以:(45C)16=(10001011100)2=(2134)8=(1116)10(2) 十六进制转二进制: 6 D E . C 80110 1101 1110 . 1100 1000 二进制转八进制:011 011 011 110 . 110 010 0003 3 3 6 . 6 2十六进制转十进制:(6DE.C8)16=6*162+13*161+14*160+13*16-1+8*16-2=(1758.78125)10 所以:(6DE.C8)16=(0. 11001000)2=(3336.62)8=(1758.78125)10(3) 十六进制转二进制:8 F E . F D1000 1111 1110. 1111 1101二进制转八进制:100 011 111 110 . 111 111 0104 3 7 6 . 7 7 2十六进制转十进制:(8FE.FD)16=8*162+15*161+14*160+15*16-1+13*16-2=(2302.98828125)10 所以:(8FE.FD)16=(1.11111101)2=(437 6.772)8=(2302.98828125)10(4) 十六进制转二进制:7 9 E . F D0111 1001 1110 . 1111 1101二进制转八进制:011 110 011 110 . 111 111 0103 6 3 6 . 7 7 2十六进制转十进制:(79E.FD)16=7*162+9*161+14*160+15*16-1+13*16-2=(1950. )10 所以:(8FE.FD)16=0.11111101)2=(3636.772)8=(1950.98828125)101.5、解:(74)10 =(0111 0100)8421BCD=(1010 0111)余3BCD(45.36)10 =(0100 0101.0011 0110)8421BCD=(0111 1000.0110 1001 )余3BCD(136.45)10 =(0001 0011 0110.0100 0101)8421BCD=(0100 0110 1001.0111 1000 )余3BCD (374.51)10 =(0011 0111 0100.0101 0001)8421BCD=(0110 1010 0111.1000 0100)余3BCD1.8、解(1)(+35)=(0 100011)原= (0 100011)补(2)(+56 )=(0 111000)原= (0 111000)补(3)(-26)=(1 11010)原= (1 11101)补(4)(-67)=(1 1000011)原= (1 1000110)补第二章:自测题:一、1、与运算、或运算、非运算3、代入规则、反演规则、对偶规则二、2、×4、×三、1、B3、D5、C练习题:2.2:(4)解:(8)解:2.3:(2)证明:左边=右式所以等式成立(4)证明:左边=右边=左边=右边,所以等式成立2.4(1)2.5(3)2.6:(1)2.7:(1)卡诺图如下:BCA00 01 11 100 1 11 1 1 1所以,2.8:(2)画卡诺图如下:BC A 0001 11 100 1 1 0 11 1 1 1 12.9:(1)画如下:CDAB00 01 11 1000 1 1 1 101 1 111 ×××10 1 ××2.10:(3)解:化简最小项式:最大项式:2.13:(3)技能题:2.16 解:设三种不同火灾探测器分别为A、B、C,有信号时值为1,无信号时为0,根据题意,画卡诺图如下:BC00 01 11 10A0 0 0 1 01 0 1 1 1第三章:自测题:一、1、饱和,截止7、接高电平,和有用输入端并接,悬空;二、1、√8、√;三、1、A4、D练习题:3.2、解:(a)因为接地电阻4.7kΩ,开门电阻3kΩ,R>R on,相当于接入高电平1,所以(e) 因为接地电阻510Ω,关门电0.8kΩ,R<R off,相当于接入高电平0,所以、3.4、解:(a)(c)(f)3.7、解: (a)3.8、解:输出高电平时,带负载的个数2020400===IH OH OH I I N G 可带20个同类反相器输出低电平时,带负载的个数78.1745.08===IL OL OL I I N G 反相器可带17个同类反相器3.12 EN=1时,EN=0时,3.17根据题意,设A为具有否决权的股东,其余两位股东为B、C,画卡诺图如下,BC00 01 11 10A0 0 0 0 01 0 1 1 1则表达结果Y的表达式为:逻辑电路如下:技能题:3.20:解:根据题意,A、B、C、D变量的卡诺图如下:CD00 01 11 10AB00 0 0 0 001 0 0 0 011 0 1 1 110 0 0 0 0电路图如下:第四章:自测题:一、2、输入信号,优先级别最高的输入信号7、用以比较两组二进制数的大小或相等的电路,A>B 二、 3、√ 4、√ 三、 5、A 7、C练习题:4.1;解:(a),所以电路为与门。

(完整word版)数字电子技术基础习题册答案7-11

(完整word版)数字电子技术基础习题册答案7-11

第7章时序逻辑电路【7-1】已知时序逻辑电路如图 7.1所示,假设触发器的初始状态均为 0。

(1 )写出电路的状态方程和输出方程。

(2) 分别列出X=0和X=1两种情况下的状态转换表,说明其逻辑功能。

(3) 画出X=1时,在CP 脉冲作用下的 Q i 、Q 2和输出Z 的波形。

解:1 .电路的状态方程和输出方程Q ; 1Q 2 1Z Q 1Q 2CP2. 分别列出X=0和X=1两种情况下的状态转换表,见题表 7.1所示。

逻辑功能为 当X=0时,为2位二进制减法计数器;当 X=1时,为3进制减法计数器。

3. X=1时,在CP 脉冲作用下的 Q 1、Q 2和输出Z 的波形如图7.1(b)所示。

【7-2】电路如图7.2所示,假设初始状态 Q a Q b Q c =000。

(1) 写出驱动方程、列出状态转换表、画出完整的状态转换图。

(2) 试分析该电路构成的是几进制的计数器。

X=0X=1 Q 2 Q 1 Q 2 Q 1 0 0 0 0 1 1 1 0 1 0 0 1 01 0图7.1题表7.1 图 7.1(b)图7.2解:1 .写出驱动方程3 .列出状态转换表见题表7.2,状态转换图如图7.2(b )所示。

4 .由FF a 、FF b 和FF c 构成的是六进制的计数器。

【7-3】在二进制异步计数器中,请将正确的进位端或借位端(Q 或Q )填入下表触发方式计数器类型加法计数器减法计数器 上升沿触发[ 由()端引出进位 由()端引出借位 下降沿触发 由()端引出进位由()端引出借位解:题表7-3触发方式 加法计数器 减法计数器 上升沿触发下降沿触发由Q 端引岀进位 由Q 端引岀进位由Q 端引岀借位 由Q 端引岀借位【7-4】电路如图7.4(a )所示,假设初始状态 Q 2Q 1Q O =OOO 。

1•试分析由FF 1和FF o 构成的是几进制计数器;2. 说明整个电路为几进制计数器。

列出状态转换表,画出完整的状态转换图和 作用下的波形图。

数字电子技术基础课后习题及参考答案

数字电子技术基础课后习题及参考答案

《数字电子技术基础》课后习题及参考答案(总90页)-CAL-FENGHAI.-(YICAI)-Company One1-CAL-本页仅作为文档封面,使用请直接删除第1章习题与参考答案【题1-1】将下列十进制数转换为二进制数、八进制数、十六进制数。

(1)25;(2)43;(3)56;(4)78解:(1)25=(11001)2=(31)8=(19)16(2)43=(101011)2=(53)8=(2B)16(3)56=(111000)2=(70)8=(38)16(4)(1001110)2、(116)8、(4E)16【题1-2】将下列二进制数转换为十进制数。

(1);(2);(3);(4)解:(1)=177(2)=170(3)=241(4)=136【题1-3】将下列十六进制数转换为十进制数。

(1)FF;(2)3FF;(3)AB;(4)13FF解:(1)(FF)16=255(2)(3FF)16=1023(3)(AB)16=171(4)(13FF)16=5119【题1-4】将下列十六进制数转换为二进制数。

(1)11;(2)9C;(3)B1;(4)AF解:(1)(11)16=(00010001)21(2)(9C)16=()2(3)(B1)16=(1011 0001)2(4)(AF)16=()2【题1-5】将下列二进制数转换为十进制数。

(1);(2);(3);(4)解:(1)()2=(2)()2=(3)()2=【题1-6】将下列十进制数转换为二进制数。

(1);(2);(3);(4)解:(1)=()2(2)=()2(3)=()2(4)=()2【题1-7】写出下列二进制数的反码与补码(最高位为符号位)。

(1)01101100;(2);(3);(4)解:(1)01101100是正数,所以其反码、补码与原码相同,为01101100(2)反码为,补码为(3)反码为,补码为(4)反码为,补码为【题1-8】将下列自然二进制码转换成格雷码。

数字电子技术基础习题及答案

数字电子技术基础习题及答案

数字电子技术基础习题及答案..(总33页)--本页仅作为文档封面,使用时请直接删除即可----内页可以根据需求调整合适字体及大小--数字电子技术基础试题一、填空题 : (每空1分,共10分)1. 10 = ( ) 2 = ( ) 16 。

2 . 逻辑函数L = + A+ B+ C +D = 。

3 . 三态门输出的三种状态分别为:、和。

4 . 主从型JK触发器的特性方程= 。

5 . 用4个触发器可以存储位二进制数。

6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。

二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。

2图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。

A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。

A、通过大电阻接地(>Ω)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC34.图2所示电路为由555定时器构成的()。

A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。

图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。

图2 A、并行A/D转换器 B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。

4图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。

A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。

A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。

数字电子技术基础课后习题及参考答案

数字电子技术基础课后习题及参考答案

第1章习题与参考答案【题1-1】将下列十进制数转换为二进制数、八进制数、十六进制数。

(1)25;(2)43;(3)56;(4)78解:(1)25=(11001)2=(31)8=(19)16(2)43=(101011)2=(53)8=(2B)16(3)56=(111000)2=(70)8=(38)16(4)(1001110)2、(116)8、(4E)16【题1-2】将下列二进制数转换为十进制数。

(1);(2);(3);(4)解:(1)=177(2)=170(3)=241(4)=136【题1-3】将下列十六进制数转换为十进制数。

(1)FF;(2)3FF;(3)AB;(4)13FF解:(1)(FF)16=255(2)(3FF)16=1023(3)(AB)16=171(4)(13FF)16=5119【题1-4】将下列十六进制数转换为二进制数。

(1)11;(2)9C;(3)B1;(4)AF解:(1)(11)16=(00010001)2(2)(9C)16=()2(3)(B1)16=(1011 0001)2(4)(AF)16=()2【题1-5】将下列二进制数转换为十进制数。

(1);(2);(3);(4)解:(1)()2=(2)()2=(3)()2=【题1-6】将下列十进制数转换为二进制数。

(1);(2);(3);(4)解:(1)=()2(2)=()2(3)=()2(4)=()2【题1-7】写出下列二进制数的反码与补码(最高位为符号位)。

(1)01101100;(2);(3);(4)解:(1)01101100是正数,所以其反码、补码与原码相同,为01101100(2)反码为,补码为(3)反码为,补码为(4)反码为,补码为【题1-8】将下列自然二进制码转换成格雷码。

000;001;010;011;100;101;110;111解:格雷码:000、001、011、010、110、111、101、100【题1-9】将下列十进制数转换成BCD码。

数电课后题答案(哈工大版)课后习题答案

数电课后题答案(哈工大版)课后习题答案

第6章 逻辑代数基础6.2 授课的几点建议6.2.1 基本逻辑关系的描述基本逻辑关系有“与”、“或”、“非”三种,在本教材中采用文字叙述和常开触点、常闭触点的串、并联等形式来加以描述。

还有一种描述逻辑关系的图,称为文氏图(V enn diagram )。

图6.1(a)圆圈内是A ,圆圈外是A ;图6.1(b)圆圈A 与圆圈B 相交的部分是A 、B 的与逻辑,即AB ;图6.1(c)圆圈A 与圆圈B 所有的部分是A 、B 的或逻辑,即A +B 。

与逻辑AB 也称为A 与B 的交集(intersection );或逻辑A +B 也称为A 和B 的并集(union )。

(a) 单变量的文氏图 (b) 与逻辑的文氏图 (c) 图6.1 文氏图6.2.2 正逻辑和负逻辑的关系正逻辑是将双值逻辑的高电平H 定义为“1”,代表有信号;低电平L 定义为“0”,代表无信号。

负逻辑是将双值逻辑的高电平H 定义为“0”,代表无信号;低电平L 定义为“1”,代表有信号。

正逻辑和负逻辑对信号有无的定义正好相反,就好象“左”、“右”的规定一样,设正逻辑符合现在习惯的规定,而负逻辑正好反过来,把现在是“左”,定义为“右”,把现在是“右”,定义为“左”。

关于正、负逻辑的真值表,以两个变量为例,见表6.1。

表6.1由表6.1可以看出,对正逻辑的约定,表中相当是与逻辑;对负逻辑约定,则相当是或逻辑。

所以正逻辑的“与”相当负逻辑的“或”;正逻辑的“或”相当负逻辑的“与”。

正与和负或只是形式上的不同,不改变问题的实质。

6.2.3 形式定理本书介绍了17个形式定理,分成五类。

需要说明的是,许多书上对这些形式定理有各自的名称,可能是翻译上的缘故,有一些不太贴切,为此,将形式定理分成5种形式表述,更便于记忆。

所以称为形式定理,是因为这些定理在逻辑关系的形式上虽然不同,但实质上是相等的。

形式定理主要用于逻辑式的化简,或者在形式上对逻辑式进行变换,它有以下五种类型:1.变量与常量之间的关系;2.变量自身之间的关系;3.与或型的逻辑关系;4.或与型的逻辑关系;5.求反的逻辑关系——摩根(Morgan )定理。

数字电子技术基础习题答案(精编文档).doc

数字电子技术基础习题答案(精编文档).doc

【最新整理,下载后即可编辑】数字电子技术基础答案第1章自测题 1.1填空题1. 100011.11 00110101.01110101 11110.01 1E.42. 43. n 24. 逻辑代数 卡诺图5.)(D C B A F )(D C B A F +='6.))((C B D C B A F7. 代数法 卡诺图8. 1 1.2判断题1. √2.√3. × 1.3选择题 1.B 2.C 3.C1.4 A F =1⊙B AB F 2 B A F +=3 1.51.6 C L =1.7 AB C B A BC Y 习题1.1 当000012 A A A ,7A 到3A 有1个不为0时,就可以被十进制8整除 1.2 (a)AC BC AB F ++=1 (b )B A AB F +=2(c)C B A S ⊕⊕= AC BC AB C 0 1.3略 1.4 (1))(B A D C F )(1))((1B A D C F ++=' (2))(B A B A F )(2))((2B A B A F ++='(3) E D C B A F 3 DE C AB F ='3 (4))()(4D A B A C E A F )())()((4D A C AB E A F +++='1.5 C B A F ⊕⊕=1.6 (1) B A C B C A L (2) D B C B D C A L (3) AD L (4) E ABCD L (5) 0 L 1.7 C B A BC A C AB ABC C B A L ),,(1.8(1) ABD D A C F 1 (2) BC AB AC F 2(3) C A B A B A F 3 (有多个答案) (4) C B D C AB C A CD F +++=4 (5) C B A ABD C B A D B A F 5 (6) 16 F 1.9 (1) AD D C B B A F 1 (2) B A AC F 2(3) D A D B C B F 3 (4) B C F 4 1.10 (1) C A B F 1 (2) B C F 2(3) D A B C F 3 (4) C B A D B D C F 4 1.11 C A B A D F1.12 (1) D B A D C A D C B F 1(多种答案) (2)C B BCD D C D B F 2(3) C B C A D C F 3 (4) A B F 4 (5) BD D B F 5(6) C B D A D C A F 6(多种答案) (7) C A D B F 7(多种答案)(8) BC D B F 8(多种答案) (9) B D C F 9 1.13 略第2章自测题 2.1 判断题1. √2. √3. ×4. √5. √6. √7. ×8. √9. × 10√ 2.2 选择题1.A B 2.C D 3.A 4.B 5.B 6.A B D 7.C 8.A C D 9.A C D 10.B 习题2.1解:ABC Y =1 2.2解:(a)mA234.0503.012=-=-=C CES CC BS R U V I βBS mA 1.0537.06I I B <=-=∴三极管处于放大状态,)V (711.05012=⨯⨯-=-=CB CC O R I V u β。

《数字电子技术基础》课后习题答案

《数字电子技术基础》课后习题答案
练习题:
2、2: (4)解:
(8)解:
2、3:
(2)证明:左边
《数字电子技术基础》课后习题答案
=右式 所以等式成立
(4)证明:左边=
右边= 左边=右边,所以等式成立 2、4
(1) 2、5 (3) 2、6:
(1) 2、7:
(1) 卡诺图如下:
BC A
00
01
11
10
0
1
1
1
1
1
1
所以, 2、8: (2)画卡诺图如下:
(c)
(f)
3、7、解: (a)
《数字电子技术基础》课后习题答案
3、8、解:输出高电平时,带负载的个数
N OH
I OH I IH
400 20
20
G 可带 20 个同类反相器 输出低电平时,带负载的个数
N OL
I OL I IL
8 0.45
17.78
G 反相器可带 17 个同类反相器 3、12
EN=1 时,
11
10
00
0
0
0
0
01
0
0
0
0
11
0
1
1
1
10
0
0
0
0
电路图如下:
第四章:
自测题:
一、 2、输入信号,优先级别最高的输入信号 7、用以比较两组二进制数的大小或相等的电路,A>B 二、 3、√ 4、√ 三、 5、A 7、C
练习题:
4、1;解:(a) (b)
(74)10 =(0111 0100)8421BCD=(1010 0111)余 3BCD (45、36)10 =(0100 0101、0011 0110)8421BCD=(0111 1000、0110 1001 )余 3BCD (136、45)10 =(0001 0011 0110、0100 0101)8421BCD=(0100 0110 1001、0111 1000 )余 3BCD (374、51)10 =(0011 0111 0100、0101 0001)8421BCD=(0110 1010 0111、1000 0100)余 3BCD 1、8、解

全版《数字电子技术基础》课后习题答案.docx

全版《数字电子技术基础》课后习题答案.docx
A
00
01
11
10
0
0
1
0
1
1
1
0
1
0
另有开关S,只有S=1时,Y才有效,所以
4.14、解:根据题意,画卡诺图如下:
BC
A
00
01
11
10
0
0
0
0
0
1
0
1
1
1
所以逻辑表达式为:Y=AC+AB
(1)使用与非门设计:
逻辑电路如下:
(2)使用或非门设计:
4.15、
(2)解:
1、写出逻辑函数的最小项表达式
2、将逻辑函数Y和CT74LS138的输出表达式进行比较
(45.36)10=(0100 0101.0011 0110)8421BCD=(0111 1000.0110 1001)余3BCD
(136.45)10=(0001 0011 0110.0100 0101)8421BCD=(0100 0110 1001.0111 1000)余3BCD
(374.51)10=(0011 0111 0100.0101 0001)8421BCD=(0110 1010 0111.1000 0100)余3BCD
二、
3、√
4、√
三、
5、A
7、C
练习题:
4.1;解:(a) ,所以电路为与门。
(b) ,所以电路为同或门
4.5、解:当M=0时, ,同理可推:

所以此时电路输出反码。
当M=1时, ,同理可推:

所以此时电路输出原码。
4.7、
4.9、解:设三个开关分别对应变量A、B、C,输出Y’,列出卡诺图如下:

数字电子技术基础习题与答案

数字电子技术基础习题与答案

数字电子技术试卷(1)一.填空(16)1.十进制数123的二进制数是 1111011 ;十六进制数是 7B 。

2.1是8421BCD 码,其十进制为 861 。

3.逻辑代数的三种基本运算是 与 , 或 和 非 。

4.三态门的工作状态是 0 , 1 , 高阻 。

5.描述触发器逻辑功能的方法有 真值表,逻辑图,逻辑表达式,卡诺图,波形图 。

6.施密特触发器的主要应用是 波形的整形 。

7.设4位D/A 转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为 。

8.实现A/D 转换的主要方法有 , , 。

三.化简逻辑函数(14)1.用公式法化简--+++=A D DCE BD B A Y ,化为最简与或表达式。

解;D B A Y +=-2.用卡诺图化简∑∑=mdD C B A Y ),,,,()+,,,,(84210107653),,,(,化为最简与或表达式。

四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。

(15)解;C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。

五.触发器电路如图2(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)(15) 解;(1)AQ Q Qn +=-+1,(2)、A Qn =+1六.试用触发器和门电路设计一个同步的五进制计数器。

(15)七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O ,V C 的工作波形,并求出振荡频率。

(15)数字电子技术试卷(2)二.填空(16)1.十进制数35.85的二进制数是 ;十六进制数是 。

2.逻辑代数中逻辑变量得取值为 0、1 。

3.组合逻辑电路的输出状态只与 当前输入 有关而与电路 原状态无关 。

4.三态门的输出有0、1、高阻 ,三种状态,当多个三态门的输出端连在一根总线上使用时,应注意 只能有1个三态门被选通。

数字电子技术基础课后答案

数字电子技术基础课后答案

数字电子技术基础课后答案第一章1.1 选择题答案1.C2.D3.A4.B1.2 填空题答案1.二进制2.163.2^n4.霍尔定律1.3 简答题答案1.数字系统的特征:离散性、离散性变量、离散性元件。

2.多位二进制数的表示:每一位上的位权是2的倍数,从右到左依次是1、2、4、8、16,即从低到高位权递增。

3.数字电路中的常用逻辑门:与门、或门、非门、异或门。

4.二进制加法器:用于实现二进制数的加法操作,可以分为半加器和全加器两种。

第二章2.1 选择题答案1.B2.C3.A4.D2.2 填空题答案1.与非门2.非3.低电平4.与非门2.3 简答题答案1.逻辑代数的基本运算:与运算、或运算、非运算。

2.逻辑门的基本类型:与门、或门、非门。

3.逻辑电位表示:用两个不同的电平来表示逻辑0和逻辑1,常用的是低电平表示逻辑0,高电平表示逻辑1。

4.逻辑门的输入输出关系:根据输入的逻辑电平,逻辑门会产生对应的输出电平。

第三章3.1 选择题答案1.C2.B3.D4.A3.2 填空题答案1.或非门2.与非门3.反相器4.同或门3.3 简答题答案1.反相器的功能:将输入信号的逻辑电平反转。

2.与非门和或非门的功能:与非门将与门的输出进行反向,或非门将或门的输出进行反向。

3.同或门的功能:在输入信号相同的情况下,输出逻辑1;在输入信号不同的情况下,输出逻辑0。

4.逻辑门的级联:逻辑门可以通过级联连接,实现复杂的逻辑功能。

第四章4.1 选择题答案1.C2.D3.A4.B4.2 填空题答案1.半加器2.与非门3.非门4.不可用4.3 简答题答案1.半加器的功能:用于实现两个单独的二进制位的相加操作,产生和位和进位位。

2.全加器的功能:用于实现三个二进制位的相加操作,包括输入的两个二进制位和进位位,产生和位和进位位。

3.二进制加法器的级联:通过将多个全加器级联连接,可以实现多位二进制数的相加操作。

4.数字比较器的功能:用于比较两个多位二进制数的大小,根据比较结果输出大于、小于或等于的信号。

《数字电子技术基础》课后习题及参考答案

《数字电子技术基础》课后习题及参考答案

第1章习题与参考答案【题1-1】将下列十进制数转换为二进制数、八进制数、十六进制数。

(1)25;(2)43;(3)56;(4)78解:(1)25=(11001)2=(31)8=(19)16(2)43=(101011)2=(53)8=(2B)16(3)56=(111000)2=(70)8=(38)16(4)(1001110)2、(116)8、(4E)16【题1-2】将下列二进制数转换为十进制数。

(1);(2);(3);(4)解:(1)=177(2)=170(3)=241(4)=136【题1-3】将下列十六进制数转换为十进制数。

(1)FF;(2)3FF;(3)AB;(4)13FF解:(1)(FF)16=255(2)(3FF)16=1023(3)(AB)16=171(4)(13FF)16=5119【题1-4】将下列十六进制数转换为二进制数。

(1)11;(2)9C;(3)B1;(4)AF解:(1)(11)16=(00010001)2(2)(9C)16=()2(3)(B1)16=(1011 0001)2(4)(AF)16=()2【题1-5】将下列二进制数转换为十进制数。

(1);(2);(3);(4)解:(1)()2=(2)()2=(3)()2=【题1-6】将下列十进制数转换为二进制数。

(1);(2);(3);(4)解:(1)=()2(2)=()2(3)=()2(4)=()2【题1-7】写出下列二进制数的反码与补码(最高位为符号位)。

(1)01101100;(2);(3);(4)解:(1)01101100是正数,所以其反码、补码与原码相同,为01101100(2)反码为,补码为(3)反码为,补码为(4)反码为,补码为【题1-8】将下列自然二进制码转换成格雷码。

000;001;010;011;100;101;110;111解:格雷码:000、001、011、010、110、111、101、100【题1-9】将下列十进制数转换成BCD码。

《数字电子技术基础》习题与答案

《数字电子技术基础》习题与答案
(5)Y(A, B,C) (m1, m2, m4, m6, m7)
答案:
(1)Y ( A B C)( A B C)(A B C)
(2)Y ( A C)(B C) ( A B C)( A B C)( A B C)
Y
(3)
mi (i 1, 2,5)
Mk (k i) M0 • M3 • M4 • M6 • M7
答案:
(1)Y ABC ABC ABC ABC
(2)Y ABCD ABCD ABCD ABCD ABCD ABCD ABCD (3)Y ABCD ABCD ABCD ABCD ABCD ABCD ABCD
ABCD ABCD ABCD ABCD ABCD ABCD (4)Y AB BC CD ABCD ABCD ABCD ABCD
(1)Y AB C (2)Y ( A BC)CD (3)Y (A B)(A C)AC BC
3
(4)Y ABC CD(AC BD) (5)Y AD AC BCD C
(6)Y EFG EFG EFG EFG EFG EFG EFG EFG
答案:
(1)Y ( A B)C AC BC
[题 1.8] 用逻辑代数的基本公式和常用公式将下列逻辑函数化为最简与或形式。
(1)Y AB B AB (2)Y ABC A B C (3)Y ABC AB (4)Y ABCD ABD ACD (5)Y AB(ACD AD BC)(A B) (6)Y AC(CD AB) BC(B AD CE) (7)Y AC ABC ACD CD (8)Y A (B C)(A B C)(A B C) (9)Y BC ABCE B(AD AD) B(AD AD) (10)Y AC ACD ABEF B(D E) BCDE BC DE ABEF

哈工大数字电子技术基础习题册2010-答案6-7章

哈工大数字电子技术基础习题册2010-答案6-7章

第章 触发器【】已知由与非门构成的基本触发器的直接置“”端和直接置“”端的输入波形如图所示,试画出触发器端和Q 端的波形。

R dSdQ Q图 解: 基本触发器端和Q 端的波形可按真值表确定,要注意的是,当d R 和d S 同时为“”时,端和Q 端都等于“”。

d R 和d S 同时撤消,即同时变为“”时,端和Q 端的状态不定。

见图()所示,图中端和Q 端的最右侧的虚线表示状态不定。

R d S dQQ不定状态图() 题答案的波形图【】触发器电路如图()所示,在图()中画出电路的输出端波形,设触发器初态为“”。

Q dS dQQ R() ()图解:此题是由或非门构成的触发器,工作原理与由与非门构成的基本触发器一样,只不过此电路对输入触发信号是高电平有效。

参照题的求解方法,即可画出输出端的波形,见图()。

dS dQR 不定状态图()【】试画出图所示的电路,在给定输入时钟作用下的输出波形,设触发器的初态为“”。

“CP Y ZCP图 解:见图()所示,此电路可获得双相时钟。

Q QCPYZ图()【】分析图所示电路,列出真值表,写出特性方程,说明其逻辑功能。

Q图 解:.真值表(时,保持;时,如下表)D n Q n Q n+10 0 00 1 01 0 11 1 1.特性方程.该电路为锁存器(时钟型触发器)。

时,不接收的数据;时,把数据锁存,但该电路有空翻。

【】试画出在图所示输入波形的作用下,上升和下降边沿触发器的输出波形。

设触发器的初态为“”。

CPJK。

(全)数字电子技术基础课后答案

(全)数字电子技术基础课后答案
(4)A=1,B=0或C=1
【题

解:(1)A=0,B=0
(2)A=0,B=1或C=1
(3)A=1,B=0,C=1
(4)A=0,B=1或C=0
【题

解:(1)
A
B
C
Y
0
0
0
0
0
0
1
0
0
1
0
0
0
1
1
0
1
0
0
1
1
0
1
1
1
1
0
0
1
1
1
1
(2)
当A取1时,输出Y为1,其他情况Y=0。
【题


解:(1)左边 右边
【题
(1)
解:(1)25=(0010 0101)BCD



【题
解:4位数格雷码;
0000、0001、0011、0010、0110、0111、0101、0100、1100、1101、1111、1010、1011、1001、1000、

【题
图题2-1
解:
【题
图题2-2
解:
【题
图题2-3
解:
【题
图题2-4
0
0
0
0
1
0
0
0
1
0
0
0
1
0
0
0
0
1
1
0
0
1
0
0
1
0
1
0
1
0
0
1
1
0
0
0
1
1

数字电子技术基础课后习题及参考答案

数字电子技术基础课后习题及参考答案

第1章习题与参考答案【题1-1】将下列十进制数转换为二进制数、八进制数、十六进制数。

(1)25;(2)43;(3)56;(4)78解:(1)25=(11001)2=(31)8=(19)16(2)43=(101011)2=(53)8=(2B)16(3)56=(111000)2=(70)8=(38)16(4)(1001110)2、(116)8、(4E)16【题1-2】将下列二进制数转换为十进制数。

(1);(2);(3);(4)解:(1)=177(2)=170(3)=241(4)=136【题1-3】将下列十六进制数转换为十进制数。

(1)FF;(2)3FF;(3)AB;(4)13FF解:(1)(FF)16=255(2)(3FF)16=1023(3)(AB)16=171(4)(13FF)16=5119【题1-4】将下列十六进制数转换为二进制数。

(1)11;(2)9C;(3)B1;(4)AF解:(1)(11)16=(00010001)2(2)(9C)16=()2(3)(B1)16=(1011 0001)2(4)(AF)16=()2【题1-5】将下列二进制数转换为十进制数。

(1);(2);(3);(4)解:(1)()2=(2)()2=(3)()2=【题1-6】将下列十进制数转换为二进制数。

(1);(2);(3);(4)解:(1)=()2(2)=()2(3)=()2(4)=()2【题1-7】写出下列二进制数的反码与补码(最高位为符号位)。

(1)01101100;(2);(3);(4)解:(1)01101100是正数,所以其反码、补码与原码相同,为01101100(2)反码为,补码为(3)反码为,补码为(4)反码为,补码为【题1-8】将下列自然二进制码转换成格雷码。

000;001;010;011;100;101;110;111解:格雷码:000、001、011、010、110、111、101、100【题1-9】将下列十进制数转换成BCD码。

数字电子技术基础课后习题及参考答案

数字电子技术基础课后习题及参考答案

第1章习题与参考答案【题1-1】将下列十进制数转换为二进制数、八进制数、十六进制数。

(1)25;(2)43;(3)56;(4)78解:(1)25=(11001)2=(31)8=(19)16(2)43=(101011)2=(53)8=(2B)16(3)56=(111000)2=(70)8=(38)16(4)(1001110)2、(116)8、(4E)16【题1-2】将下列二进制数转换为十进制数。

(1)10110001;(2)10101010;(3)11110001;(4)10001000解:(1)10110001=177(2)10101010=170(3)11110001=241(4)10001000=136【题1-3】将下列十六进制数转换为十进制数。

(1)FF;(2)3FF;(3)AB;(4)13FF解:(1)(FF)16=255(2)(3FF)16=1023(3)(AB)16=171(4)(13FF)16=5119【题1-4】将下列十六进制数转换为二进制数。

(1)11;(2)9C;(3)B1;(4)AF解:(1)(11)16=(00010001)2(2)(9C)16=(10011100)2(3)(B1)16=(1011 0001)2(4)(AF)16=(10101111)2【题1-5】将下列二进制数转换为十进制数。

(1)1110.01;(2)1010.11;(3)1100.101;(4)1001.0101解:(1)(1110.01)2=14.25(2)(1010.11)2=10.75(3)(1001.0101)2=9.3125【题1-6】将下列十进制数转换为二进制数。

(1)20.7;(2)10.2;(3)5.8;(4)101.71解:(1)20.7=(10100.1011)2(2)10.2=(1010.0011)2(3)5.8=(101.1100)2(4)101.71=(1100101.1011)2【题1-7】写出下列二进制数的反码与补码(最高位为符号位)。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

第7章 时序逻辑电路【7-1】已知时序逻辑电路如图7.1所示,假设触发器的初始状态均为0。

(1 )写出电路的状态方程和输出方程。

(2) 分别列出X =0和X =1两种情况下的状态转换表,说明其逻辑功能。

(3) 画出X =1时,在CP 脉冲作用下的Q 1、Q 2和输出Z 的波形。

1J 1KC11J 1KC1Q 1Q 2CPXZ1图7.1解:1.电路的状态方程和输出方程n 1n 2n 11n 1Q Q Q X Q +=+ n 2n 11n 2Q Q Q ⊕=+CP Q Q Z 21=2.分别列出X =0和X =1两种情况下的状态转换表,见题表7.1所示。

逻辑功能为 当X =0时,为2位二进制减法计数器;当X =1时,为3进制减法计数器。

3.X =1时,在CP 脉冲作用下的Q 1、Q 2和输出Z 的波形如图7.1(b)所示。

题表7.1Q Q Z图7.1(b)【7-2】电路如图7.2所示,假设初始状态Q a Q b Q c =000。

(1) 写出驱动方程、列出状态转换表、画出完整的状态转换图。

(2) 试分析该电路构成的是几进制的计数器。

Q c解:1.写出驱动方程1a a ==K J nc n a b b Q Q K J ⋅== n b n a c Q Q J = n a c Q K =2.写出状态方程n a 1n aQ Q =+ na n a n a n a n c n a 1nb Q Q Q Q Q Q Q +=+ nc n a n c n b n a 1n b Q Q Q Q Q Q +=+3.列出状态转换表见题表7.2,状态转换图如图7.2(b)所示。

图7.2(b)表7.2状态转换表CP na nbc Q Q Q 0 0 0 0 1 0 0 1 2 0 1 0 3 0 1 1 4 1 0 0 5 1 0 16 0 0 0n4.由FF a 、FF b 和FF c 构成的是六进制的计数器。

【7-3】在二进制异步计数器中,请将正确的进位端或借位端(Q 或Q )填入下表解:题表7-3下降沿触发 由 Q 端引出进位 由Q 端引出借位触发方式 加法计数器 减法计数器上升沿触发 由Q 端引出进位 由Q 端引出借位【7-4】电路如图7.4(a)所示,假设初始状态Q 2Q 1Q 0=000。

1. 试分析由FF 1和FF 0构成的是几进制计数器;2. 说明整个电路为几进制计数器。

列出状态转换表,画出完整的状态转换图和CP 作用下的波形图。

1J 1KC11J 1KC11J 1KC1CPFF1FF2FF0CPQ 0Q 2Q 1(a) (b) 图7.4解:1、由FF 1和FF 0构成的是三进制加法计数器(过程从略)2、整个电路为六进制计数器。

状态转换表(略),完整的状态转换图 和CP 作用下的波形图如下图。

CP Q0Q1Q2【7-5】某移位寄存器型计数器的状态转换表如表7.5所示。

请在图7.5中完成该计数器的逻辑图,可以增加必要的门电路。

要求:写出求解步骤、画出完整的状态转换图。

(Q 3为高位)表7.6图7.5解:(1) 根据状态转换表画次态卡诺图,求出状态方程。

000111100100011000000000111100´´´´´´´´11100111´´´´´´´´´´´´´´´´´´´´´´´´´´´´n 1Q n 0Q n 3Q n 2Q n+13Q n+12Q 1Q 0Q n+1n+1n+1n n310Q Q Q =; n +1n23Q Q =; n +1n 12Q Q =; n +1n1Q Q =(2) 由状态方程写驱动方程。

nn310D Q Q =; n23D Q =; n12D Q =; n01D Q =(3) 验证自启动,画完整状态转换图。

电路可自启动。

(4) 电路图如下图。

CP【7-6】在图7.6(a)所示电路中,由D 触发器构成的六位移位寄存器输出Q 6 Q 5 Q 4 Q 3 Q 2 Q 1的初态为010100,触发器FF 的初态为0,串行输入端D SR =0。

请在图7.6 (b)中画出A 、Q 及B 的波形。

CPCP(a)(b)图7.6解:波形图如图7.6(b)所示。

CP A Q B图7.6(b)【7-7】分析图7.7所示电路,说明它们是多少进制计数器?Q D 74LS161RCO Q C Q B Q A ET EP D C B A CR LDCPCP111(b)图7.7解:图(a),状态转换顺序[Q D Q C Q B Q A ]=0→1→2→3→4→5→6→0,是7进制计数器; 图(b),[Q D Q C Q B Q A ]=6→7→8→9→10→11→12→13→14→15→6,是10进制计数器;【7-8】分析图7.8所示电路的工作过程1. 画出对应CP 的输出Q a Q d Q c Q b 的波形和状态转换图(采用二进制码的形式、 Q a 为高位)。

2. 按Q a Q d Q c Q b 顺序电路给出的是什么编码?3. 按Q d Q c Q b Q a 顺序电路给出的编码又是什么样的?PC图7.8 解:1 状态转换图为2按Q a Q d Q c Q b 顺序电路给出的是5421码。

3. 按Q d Q c Q b Q a 顺序电路给出的编码如下0000→0010→0100→0110→1000→0001→0011→0101→0111→1001→0000【7-10】试用2片4位二进制计数器74LS160采用清零法和置数法分别实现31进制加法计数器。

解:答案略。

【7-9】图7.9为由集成异步计数器74LS90、74LS93构成的电路,试分别说明它 们是多少进制的计数器。

Q Q C Q DQ A B 74LS93CP ACP B PC R 0(1)R 0(2)Q Q C Q DQ A B 74LS90CP A CP BPC R 0(1)R 0(2)S 0(1)S 0(2)(a) (b)图7.9解:图(a),状态转换顺序[Q D Q C Q B ]=0→1→2→0,是3进制计数器; 图(b),状态转换顺序[Q D Q C Q B ]=0→1→2→3→0,是4进制计数器; 图(c),是37进制计数器。

【7-11】图7.12所示为一个可变进制计数器。

其中74LS138为3线/8线译码器,当S 1=1且032==S S 时,进行译码操作,即当A 2A 1A 0从000到111变化时,71~Y Y 依次被选中而输出低电平。

74LS153为四选一数据选择器。

试问当MN 为各种不同取值时,可组成几种不同进制的计数器?简述理由。

Y 0Y 1Y 2Y 3Y 4Y 5Y 6Y 7E 3E 2E 1B 0B 1B 2D 0D 1D 2D 3A 0A 1SL 74LS13874LS1531J 1K C11J 1K C11J 1K C11J 1KC1CP1Q 1Q 2Q 3Q 4RRRR图7.11解:4个JK 触发器构成二进制加法计数器,当计数到 [Q 4Q 3Q 2Q 1]=10000时,74LS138满足使能条件,对[Q 3Q 2Q 1]的状态进行译码,译码器的输出Y 经过4选1数据选择器74LS153,在[MN ]的控制下,被选中的Y 信号,以低电平的形式对计数器清零。

不同的[MN ]即可改变图7.11所示电路的计数进制,具体见下表。

第10章 脉冲产生及变换电路【10-1】试计算图10.1中单稳态触发器74LS122的暂稳态时间,R ext =10k Ω、C ext =100nF 。

图10.1解:根据图中所给参数,暂稳态时间t wt w =0.32R ext C ext =0.32´10´103´100´10-9=0.32ms【10-2】图10.2(a )是由555定时器构成的单稳态触发电路。

1.简要说明其工作原理; 2.计算暂稳态维持时间t w3.画出在图10.2(b )所示输入u i 作用下的u C 和u O 的波形。

4.若u i 的低电平维持时间为15ms ,要求暂稳态维持时间t w 不变,应采取什么措施?+5VFμo(a) (b )u (m s)(m s)(m s)u u图10.2解:1、工作原理(略);2、暂稳态维持时间t w =1.1RC=10ms ;3、u c 和u o 的波形如下图:u ou ct t tu i(ms)(ms)(ms)5 10 25 30 45 503.33V4若u i 的低电平维持时间为15m s ,要求暂稳态维持时间t w 不变,可加入微分电路【10-3】图10.3(a )为由555定时器和D 触发器构成的电路,请问:1.555定时器构成的是那种脉冲电路?2.在图10.3(b )中画出u c 、u 01、u 02的波形; 3.计算u 01和u 02的频率。

0.1 F tu cu u O u O 2μ(a ) (b )图10.3解:1、555定时器构成多谐振荡器2、u c, u o 1, u o 2的波形u cu o 1u o 2t tt1.67V3.33V3、u o 1的频率f 1=1074501316..H z ´´≈u o 2的频率f 2=158H z【10-4】由555定时器构成的电路如图10.4 (a)所示,其中CC 5V V =、S 4V U =。

回答下列问题:1. 说明由555定时器构成的电路名称。

2. 如果输入信号u i 如图10.4 (b)所示,画出电路输出u o 的波形。

V CCu o12345678555u i-+Su i u o(a)(b)图10.4解:1. 该电路为555定时器构成的施密特触发器。

………………………..................…(3分)2. 由电路图可知,电路的阈值电压为TH 1s 4V U U ==T H 2s 12V 2U U ==在给定输入u i 信号条件下,电路输出u o 的波形如图10.4(b)所示。

…………......…(3分)u u o图10.4(b)【10-5】由555定时器构成的施密特触发器如图10.5(a )所示。

1.在图(b )中画出该电路的电压传输特性曲线;2.如果输入u i 为图(c )的波形;所示信号,对应画出输出u O 的波形; 3.为使电路能识别出u i 中的第二个尖峰,应采取什么措施? 4.在555定时器的哪个管脚能得到与3脚一样的信号,如何接法?+6Vo5(a )u i (V )4uo(V )tu u(b ) (c )图10.5+6Vu O5u II u /O u O u I u t(c)(a)(b)V//V/图10.5(b)解:1.见图10.5(b)所示。

相关文档
最新文档