数字电子技术实验试题(A卷)
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
数字电子技术实验试题(A卷)
班级:学号:姓名:台号:成绩:
说明:1 .本卷请在90分钟内完成,包括整理仪器、设备。
2 .实验数据、波形、结论和问题解答等请直接写在试卷上,否则无效。
一、判断题:请在你认为陈述正确的题目前圆括号内打“√”认为错误的打“×”(每题 1 分,共 10 分) FFFFTTTTTT
1.() CMOS 电路比 TTL 电路功耗大。
2.() CMOS 电路和 TTL 电路在使用时,不用的管脚可悬空
3.()寄存器、计数器都属于组合电路;编码器、译码器属于时序电路。
4.()单稳态触发器无需外加触发脉冲就能产生周期性脉冲信号。
5.() EPROM 存储器属于只读存储器,当掉电后其存储的信息不会消失。
6.()触发器有电平触发和边沿触发方式,触发器的输出状态由触发方式决定。
7.()二进制计数器既可实现计数也可用于分频。
8. ()同步计数器的计数速度比异步计数器快。
9. ()移位寄存器 74LS194 可串行输入并行输出,但不能串行输入串行输出。
10. ()将几个 D 触发器进行串接,前一级触发器的输出与后一级触发器的输入连接起来,就构
成了移位寄存器。
二、解答下列问题(共 20 分,每题 5 分)
1.用示波器观察或测量单路信号,被测信号的强度中等,连接正确,如果没法正常显示,应该如何调节?
2.右下图电路具备什么功能?用于何处?S为单刀双掷开关,Q为电路输出端。
3.简述Electronic Workbench与MAX+plus II 在功能上的主要不同。
4.四位二进制同步计数器74LS161 “同步”的含义是指什么?计数器的连接如下图,当工作稳定后,请画出输出端QA、QB、QC、QD的波形。
三、实验设计(70分)
1.请设计一电路,实现1KHz方波信号对10KHz方波信号传输的控制,要求当1KHz方波信号下降沿到来时,在电路的输出端OUT输出10KHz方波信号,并且输出的脉冲个数为7个,其它时段输出为低电平,电路框图及输入、输出端的波形如下。
2.提供器材:1KΩ、10KΩ、100KΩ电位器各一个,四位二进制计数器74LS161一片,J-K触发器、与非门、或门、或非门、不同阻值电阻若干,时基电路555一片,0.1uF、0.01uF电容各一个,1KHz、10KHz方波信号源各一个,+5V直流稳压电源,万用表,TDS-2002数字示波器,虚拟仪器DSO2516A 等。
3.按照上面提供的条件,写出实现电路功能的设计过程,必须有理论计算和原理的解释,画出实验原理图。(20分)
4. 按照实验原理图进行接线和调试,用TDS-2002数字示波器观察并描绘IN、K、OUT的波形,注意波形要同步。(30分)
5.完成上面内容“4”后,用虚拟仪器DSO2516A的逻辑分析仪观察IN、K、OUT的波形(不必画波形图)。(10分)
6.写出详细的实验步骤、理论计算与实际测量的误差,通过调节元件参数,使波形符合要求的主要元件参数,对测量结果进行分析等(10分)
注意:在完成上面内容“4”和“5”后不要立即拆线,举手要求监考老师检查并评分后再拆线和整理仪器设备,若未经监考老师检查就拆线的,视该项未能完成,得0分。