门电路
数字逻辑课件——门电路概述
其中,i为流过二极管的电流;u为加到二极
管两端的电压;UT
kT q
k为玻耳兹曼常数,T为热力学温度,q为电子电荷, 在常温下(即结温为27℃,T = 300K),VT ≈26mV; IS为反相饱和电流。
它和二极管的材料、工艺和尺寸有关,但对每只二 极管而言,它是一个定值。
9
i
二极管的特性也可用图 2-1-4的伏安特性曲线描 述。
5
2.1.2 半导体器件的开关特性
▪ 1. 半导体二极管的开关特性
因为半导体二极管具有单向导
电性,即外加正电压时导通,
+VCC
外加反电压时截止,所以它相
当于一个受外加电压极性控制
D
R
的开关,
uI
uO
S
如果用它取代图2-1-1中的S, 图2-1-3 二极管开关电路 就得到了图2-1-3所示的二极
管开关电路。
•以图2-1-10为例,设图中MOS管为
N沟道增强型,它的开启电压为UTN , 则当uI = uGS < UTN时,MOS管工作
在截止区,D-S之间没有形成导电 沟道,沟道间电阻为109~1010Ω, 呈高阻状态,因此D-S间的状态就
像开关断开一样。
图2-1-10 MOS管的 开关电路
20
当uI = uGS > UTN时,且uGD > UTN,则
当uI ≤ 0时,uBE ≤ 0,三极管工
作在截止区,其工作特点是基极电
流iB ≈ 0,集电极电流iC = ICE
≈ 0,因此三极管的集-射极之间 相当于一个断开的开关。
输出电压为uo = UOH ≈ VCC 。
图2-1-7 双极型三 极管开关电路
16
(数字电子技术基础)第2章. 门电路
• 小规模集成电路(SSI-Small Scale 小规模集成电路(SSI(SSI Integration), 每片组件内包含10~100 10~100个元件 Integration), 每片组件内包含10~100个元件 10~20个等效门 个等效门) (或10~20个等效门)。 • 中规模集成电路(MSI-Medium Scale 中规模集成电路(MSI (MSIIntegration),每片组件内含100~1000 100~1000个元件 Integration),每片组件内含100~1000个元件 20~100个等效门 个等效门) (或20~100个等效门)。 • 大规模集成电路(LSI-Large Scale 大规模集成电路(LSI (LSIIntegration), 每片组件内含1000~100 000个 Integration), 每片组件内含1000~100 000个 元件( 100~1000个等效门 个等效门) 元件(或100~1000个等效门)。 • 超大规模集成电路(VLSI-Very Large Scale 超大规模集成电路(VLSI (VLSIIntegration), 每片组件内含100 000个元件 Integration), 每片组件内含100 000个元件 1000个以上等效门 个以上等效门) (或1000个以上等效门)。
•
+5V
R1
T1
T5 R3
•
(2-30)
前级
后级
灌电流的计算
饱和
I OL
5 − T5压降 − T1的be结压降 = R1
5 − 0.3 − 0.7 ≈ 1.4mA = 3
(2-31)
关于电流的技术参数
名称及符号 输入低电平电流 IiL 输入高电平电流 IiH IOL 及其极限 IOL(max) IOH 及其极限 IOH (max) 含义 输入为低电平时流入输 入端的电流-1 入端的电流 .4mA。 。 输入为高电平时流入输 入端的电流几十 几十μ 。 入端的电流几十μA。 当 IOL> IOL(max)时,输出 不再是低电平。 不再是低电平。 当 IOH >IOH(max)时, 输出 不再是高电平。 不再是高电平。
数字逻辑第3章 门电路
逻辑式:Y=A + B
逻辑符号: A 1
B
Y
电压关系表
uA uB uY
0V 0V 0V 0V 3V 2.3V 3V 0V 2.3V 3V 3V 2.3V
真值表
ABY
0
0
0
0
1
1
1
0
1
1
1
1
三、三极管非门
5V
利用二极管的压降为0.7V, 保证输入电压在1V以下时,
电路可靠地截止。
A(V) Y(V) <0.8 5 >2 0.2
II H &
II L &
… …
NOH
I OH (max) I IH
N MIN ( NOH , NOL )
NOL
IOL(max) I IL
六、CMOS漏极开路门(OD)门电路(Open Drain)
1 . 问题的提出
普通门电路
在工程实践中,往往需要将两个门的输出端 能否“线与”?
并联以实现“与”逻辑功能,称为“ 线与 。
输入 0 10% tr tf
tPHL
输出
tPLH
tr:上升时间
tf:下降时间 tw:脉冲宽度 tPHL:导通传输时间
tPLH:截止传输时间
平均传输延迟时间 (Propagation delay)
tpd= tpHL+ tpLH 2
5、功耗: 静态功耗:电路的输出没有状态转换时的功耗。 动态功耗:电路在输出发生状态转换时的功耗。
PMOS
NMOS
3、增强型MOSFET的开关特性
iD管可变子类型恒
VGS1 击开/关的条(件1)N沟道增强开型/M关O的S等FE效T电:路
数字电路第2章 门电路
2)输入负载特性 (ui R )
R1 3k b1 A B C T1 R2 750 R4 100
+5V
c1
T3
T2
3k
T4
R5 T5
F
ui
V
R
R3
360
R较小时 设:T2、T5 截止
A B C
R1 3k b1
+5V
R4
R2
c1
T1
T2
R5
T3
T4 F T5
R
ui
R3
R (5 U ) 4.3R ui be1 R1 R 3 R
I BS vcc vCES 5 0.3 mA 0.094mA βRc 50 1
V CC = +5V Rc iC 1kΩ vo c R b 10kΩ b β = 40 iB e
②vi=0.3V时,iB=0,三极管 工作在截止状态,ic=0。因 为ic=0,所以输出电压: vo=VCC=5V
IB 0
IC 0
VCE VCC
7
三极管的开关特性
+UCC 3V 0V RB RC uO T
+UCC
RC 3V
饱和时, VCE ≈ 0,C、 E极间电阻 很小 0V 截止时, IC ≈ 0,C、 E极间电阻 很大
C E
uO 0
相当于 开关闭合
ui
饱和 截止
+UCC RC
C E
uO UCC
避免!
0V 0
VL(max)
低电平
分立元件门电路和集成门电路:
分立元件门电路:用分立的元件和导线连 接起来构成的门电路。简单、经济、功耗低, 负载差。 集成门电路:把构成门电路的元器件和连 线都制作在一块半导体芯片上,再封装起来, 便构成了集成门电路。现在使用最多的是CMOS 和TTL集成门电路。
第3章门电路
&Y
4
第三章门电路
2.二极管或门
图3.2.6 二极管或门
A/V B/V Y/V
000 0 3 2.3 3 0 2.3 3 3 2.3
AB
Y
0
0
0
0
1
1
1
0
1
1
1
1
Y=A+B A
B
A
≥1
Y
Y
B
北方工业大学信息工程学院
叶青制作
5
3.3 TTL门电路
第三章门电路
集成电路(IC):在一块半导体基片上制作出一个完整的逻辑电路所 需要的全部元件和连线。使用时接:电源、输入和输出。
北方工业大学信息工程学院
叶青制作
3
第三章门电路
1.二极管与门
设:VCC=5V, VIH=3V, VIL=0V
A/V 0 0 3 3
B/V 0 3 0 3
Y/V 0.7 0.7 0.7 3.7
AB
Y
00
0
01
0
10
0
11
1
图3.2.5 二极管与门
Y=AB
A B
北方工业大学信息工程学院
YA B
叶青制作
1.电路
(5v)
EN:使能端,控制端 R1
R4 R2
VB1 0.9V 4.3V 0.9V
T4
A B
T1
T2
D3 Y 2.9V
T5 (Vo)
3.6V EN 0.2V
D
R3
3.6V
北方工业大学信息工程学院
叶青制作
31
(三)三态输出门电路(TS) 1.电路
第三章门电路
第二章_门电路
第二章 门电路三、高低电平获取方法开 关5V V H1+5V0V V L 02.1 概述第二章门电路2.3 分立元件门电路一、二极管与门V A V B V Y0V0V0V3V3V0V3V3VA B Y0000101001110.7V0.7V0.7V3.7V2.3 分立元件门电路第二章门电路二、二极管或门V A V B V Y0V0V0V3V3V0V3V3VA B Y0000111011110V2.3V2.3V2.3V2.3 分立元件门电路第二章门电路三、三极管非门V i Vo0V V CCV CC0.2VA Y01102.3 分立元件门电路第二章门电路1)结构TTL反相器由三部分构成:输入级、中间级和输出级。
1、TTL反相器的结构和原理一、TTL逻辑门2.4 TTL集成门电路第二章 门电路A 为高电平时(3.4V),V B1≈2.1V ,T 1倒置,VB2≈1.4V ,T 2和T 5饱和,T 4和D 2截止,Y 为低电平。
2)原理A 为低电平时(0.2V) ,T 1饱和,V B1≈0.9V ,V B2≈0.2V ,T 2和T 5截止,T4和D2导通,Y 为高电平;2.4 TTL 集成门电路第二章 门电路分为四个区段:AB 段:Vi <0.6伏,截止区;BC 段:0.6伏<Vi <1.3伏,线性区;CD 段:Vi ≈1.4伏,转折区;DE 段:Vi >1.4伏,饱和区。
输出高电平:V OH =3.4V 输出低电平:V OL =0.2V 阈值电压:V TH =1.4VV THVi (V)2.4 TTL 集成门电路2.4 TTL 集成门电路(略)一、TTL 与非门的基本结构及工作原理1.TTL 与非门的基本结构B A C+V RP CC (+5V )P PP N N NN+V 13(+5V )CC A B CT b1R 12.4 TTL 集成门电路第二章 门电路 2.4 TTL 集成门电路第二章 门电路CB A L ⋅⋅=该发射结导通,V B 1=0.9V 。
电路-门电路和组合逻辑电路
03
门电路的特性
门电路具有输入和输出两个端子,输入信号通过内部逻辑运算得到输出
信号。门电路的特性包括逻辑功能、输入电阻、输出电阻和扇入扇出能
力等。
组合逻辑电路设计
组合逻辑电路
组合逻辑电路由门电路组成,用于实现一组特定的逻辑功能。常见 的组合逻辑电路有编码器、译码器、多路选择器等。
组合逻辑电路设计步骤
波形图分析法
总结词
通过观察信号波形的变化,分析电路的 输入输出关系和信号处理过程。
VS
详细描述
波形图分析法主要用于模拟电路的分析。 通过观察信号波形的形状、幅度、频率等 参数,分析电路对信号的处理过程,如放 大、滤波、调制等。同时,通过比较输入 输出信号的波形,可以理解电路的输入输 出关系和工作原理。
态图等描述电路功能的工具。
04
电路设计方法
BIG DATA EMPOWERS TO CREATE A NEW
ERA
门电路设计
01
门电路
门电路是数字电路的基本单元,用于实现逻辑运算。常见的门电路有与
门、或门、非门等。
02
门电路设计步骤
根据逻辑需求,选择合适的门电路类型,确定输入和输出信号,然后根
据逻辑关系连接门电路。
逻辑关系
每种类型的门电路都有特定的逻辑关系,例如与门在所有输入为 高电平时输出为高电平,否则输出为低电平。
门电路的应用
01
基本逻辑运算
门电路是实现基本逻辑运算的电 子元件,广泛应用于数字电路和 计算机中。
控制电路
02
03
信号转换
门电路可以用于控制其他电路的 工作状态,实现复杂的控制逻辑。
门电路可以将模拟信号转换为数 字信号,或者将数字信号转换为 模拟信号。
门电路
门电路
EXIT
门电路
a)RI很小时,RI两端的电 压很小,此时相当于输入端
输入低电平。则T2管截止。
U RI
RI (VCC U BE ) RI R1
RI (VCC U BE ) R1
RI增大, RI两端的电压增大。
使vi=0.7V时的RI称为关门电阻, 记为ROFF。
EXIT
门电路
低电平 1
正逻辑体制
负逻辑体制
EXIT
门电路
2.2二极管和三极管的开关特性
主要要求:
理解二极管、三极管的开关特性。 掌握二极管、三极管开关工作的条件。
EXIT
门电路
2.2.1 半导体二极管的开关特性
ui/V uo/V
逻辑电平
0 0.7 0.3 1
3 3.7 55
真值表 ui uo
00 11
二极管开关电路
t
EXIT
门电路
三、抗饱和三极管简介
C
C
SBD
B
B
E
E
抗饱和三极管的开关速度高
① 没有电荷存储效应 ② S在BD普的通导三通极电管压的只基有极0和.4 V集而电非极之0.7间V并, 接一因个此肖特UB基C =势0垒.4二V 极时管,(S简BD称便S导BD通),。使
UBC 钳在 0.4 V 上,降低了饱和深度。
EXIT
2.2.2半导体三极管的开关特性门电路
一、三极管的开关作用及其条件
iC 临界饱和线 放大区
uI=UIL
+ uBE
三怎极样管控为制什它么饱和I的能C(sMa开用t) T和作关开S ?关?Q
-
区
O UCE(sat)
数字电路 第二章门电路
DA
DB B
DC
Y
C
R
–5v
第2章 2.2
由以上分析可知: 只有当A、B、C全为 低电平时,输出端才 为低电平。正好符合
或门的逻辑关系。
A
B C
>1
Y
Y= A+B+C
三、 非门电路
第2章 2.2
RA A
RB
+5V
Rc uY=0.3V 设 uA= 3.6V,T饱和导通
• Y
uY= 0.3V
T
Y= 0
3. CMOS与非门
TP1 与TP2并联,TN1 与TN2串联;
当AB都是高电平时TN1 与TN2
TP2
同时导通TP1 与TP2同时截止;
输出Y为低电平。
当AB中有一个是低电平时, B
TN1 与TN2中有一个截止,
TP1 与TP2中有一个导通, 输出Y为高电平。
A
第2章 2. 3
+VDD
TP1 Y
正逻辑:L=0,H=1 ; 负逻辑:H=0,L=1 。
2. 1 半导体二极管、三极管和 MOS管的开关特性
一、理想开关的开关特性: 1 .静态特性 2. 动态特性
二、半导体二极管的开关特性 1.静态特性:
半导体二极管的结构示意图、符号和伏安 特性
一、二极管等效模型
(b)为理想二极管+恒压源模型 (c)为理想二极管模型
当D、S间加上正 向电压后可产生 漏极电流ID 。
第2章 2. 1
UDS
。
S UGS G
D ID
N++
NN++
N型导电沟道
耗尽层
门电路
输入级主要由多发射极管 V1 输出级 和基 VCC 中间级起倒相放大作 除V 外,采 由 V4 V 极电阻 R1 组成,用以实现输入变量 A 、 +5V R4 3、 4、 用, V2 集电极 C2抗 和发射极 R2 R1 50 用 了 饱和三极 R B900 、C 的与运算。 4、R5和V5 2.8 k E2 同时输出两个逻辑电平 管 ,组成。其中 用以提高门 C VD1 ~ VD3 B1 V3为输入钳位二极管,用以 2 相反的信号,分别驱动 V 3 。 电 路 工 作 速 度 V V3 和 V4 构 抑制输入端出现的负极性干扰。正常信 4 和 V 。 R5 5 V2 V4 不会工作于饱 V1 成复合管, 号输入时, V ~ V 不工作,当输入的 3.5 k C1 Y 和V D1 D3 R 、 R B C 6 构成有 E 和 状 态 此用 2 与, V5 因 构成推 负极性干扰电压大于二极管导通电压时, V 源泄放电路,用以减小 V5 5 RC 普通三极管。 RB 二极管导通,输入端负电压被钳在 拉式输出结 -0.7 逻辑符号 250 管开关时间,从而提高门 500 VD1 VD2 VD3 构,提高了 V上,这不但抑制了输入端的负极性干 V6 电路工作速度。 扰,对 V1 还有保护作用。 负载能力。 输入级 中间倒相级 输出级 STTL系列与非门电路 EXIT
二、高电平和低电平的含义
高电平和低电平为某规定范围的电位值,而非一固定值。
1
高电平
0
高电平
高电平信号是多大的信号?低 由门电路种类等决定 电平信号又是多大的信号? 低电平 0 低电平 1
正逻辑体制
负逻辑体制
EXIT
三、可编程逻辑器件
第3章门电路
3.3 CMOS门电路
6. CMOS电路的优点
(1)微功耗。 CMOS电路静态电流很小,约为纳安数量级。
(2)抗干扰能力很强。 输入噪声容限可达到VDD/2。
(3)电源电压范围宽。 多数CMOS电路可在3~18V的电源电压范围内正常
Digital Electronics Technolo20g2y0/12/29
3.2 半导体二极管门电路
2. 二极管与门
3. 二极管或门
A Y
B
Digital Electronics Technolo20g2y0/12/29
3.3 CMOS门电路
MOS门电路:以MOS管作为开关元件构成的门电路。 MOS门电路,尤其是CMOS门电路具有制造工艺简单、 集成度高、抗干扰能力强、功耗低、价格便宜等优点,得 到了十分迅速的发展。
3.3 CMOS门电路
➢ 功耗 ❖ 静态功耗: 逻辑电路输出状态不发生变化时的功耗。
大多数CMOS电路具有很低的静态功耗,所以在很 多低功耗的场合采用CMOS集成电路。
❖ 动态功耗: 逻辑电路输出状态发生变化时的功耗, 其值比静态功耗大得多。
PCCLVD 2D f
PTCPD VD 2 D f PDPCPT
buses.
RP IOLmax
VP
ILL Z=VOLmax RL
Digital Electronics Technolo20g2y0/12/29
3.3 CMOS门电路
❖ 施密特触发器
VOUT
5.0
VT-
VT+
2.1 2.9 5.0 VIN
Voltage of hysteresis =VT+-VT-
门电路与组合逻辑电路(w)
门电路的类型
与门
当所有输入端都为高电平 时,输出端才为高电平; 否则为低电平。
或非门
当至少一个输入端为高电 平时,输出端就为低电平; 否则为高电平。
或门
当至少一个输入端为高电 平时,输出端就为高电平; 否则为低电平。
非门
与非门
当所有输入端都为高电平 时,输出端才为低电平; 否则为高电平。
输出端的电平与输入端的 电平相反。
设计组合逻辑电路的电路图
根据选择的组合逻辑电路类型和参数,设计 组合逻辑电路的电路图。
门电路与组合逻辑电路的测试与验证
搭建测试平台 根据设计的电路图搭建测 1
试平台,准备测试所需的 仪器和设备。
测试结果分析 4
对测试结果进行分析,验证 门电路和组合逻辑电路的功 能是否符合设计要求。
编写测试程序
2
根据测试需求,编写测试
组合逻辑电路在数字系统中的应用
STEP 03
控制系统
STEP 02
组合逻辑电路在控制系统中 用于实现各种控制逻辑,如 顺序控制、安全保护等。
STEP 01
通信系统
在通信系统中,组合逻辑电 路用于信号调制、解调以及 数据传输控制等方面。
数字信号处理
组合逻辑电路广泛应用于数 字信号处理中,实现信号的 编码、解码和滤波等功能。
门电路与组合逻辑电路的发展趋势
集成化
随着半导体工艺的发展, 门电路和组合逻辑电路的 集成度越来越高,功能越 来越强大。
低功耗设计
为了满足移动设备和便携 式电子产品的需求,门电 路和组合逻辑电路正朝着 低功耗设计方向发展。
可编程逻辑器件
可编程逻辑器件的兴起使 得门电路和组合逻辑电路 的设计更加灵活和便捷。
门电路和组合逻辑电路
首先假设逻辑变量、逻辑函数取“0”、“1”的 含义。
设:A、B、C分别表示三个车间的开工状态:
开工为“1”,不开工为“0”; G1和 G2运行为“1”,不运行为“0”。
(1) 根据逻辑要求列状态表 逻辑要求:如果一个车
间开工,只需G2运行即可 满足要求;如果两个车间 开工,只需G1运行,如果 三个车间同时开工,则G1 和 G2均需运行。
12. 3.1 加法器
二进制
十进制:0~9十个数码,“逢十进一”。 在数字电路中,为了把电路的两个状态 (“1”
态和“0”态)与数码对应起来,采用二进制。 二进制:0,1两个数码,“逢二进一”。
12. 3.1 加法器
加法器: 实现二进制加法运算的电路
如:
00 0 1
+ 00 1 1
进位
11
01 0 0
输入
X1
X2
组合逻辑电路
Xn
组合逻辑电路框图
...
Y1
Y2 输出
Yn
12. 2. 1 组合逻辑电路的分析
已知逻辑电路 确定 逻辑功能
分析步骤:
(1) 由逻辑图写出输出端的逻辑表达式 (2) 运用逻辑代数化简或变换 (3) 列逻辑状态表 (4) 分析逻辑功能
例 1:分析下图的逻辑功能
. . & Y2 A A B
2. 或门电路
逻辑表达式: Y=A+B+C
(3) 逻辑关系:“或”逻辑
即:有“1”出“1”, 全“0”出“0”
逻辑符号:
A B C
>1
Y
“或” 门逻辑状态表
A B CY
00 00 01 01 10 10 11 11
数电第二章 门电路
ROFF =0,电压UAK =0.
2.1.2 二极管的开关特性
二极管符号:
阳极
+ uD -
阴极
伏安特性曲线:
Ui<0.5V时, 二极管截止, iD=0
UBR
0
iD(mA)
IF
0.5 0.7
uD(V)
伏安特性 Ui>0.7V时, 二极管导通
关门电阻Roff=0.7kΩ
以上分析说明: 悬空的输入端相当于接高电平。为了 防止干扰,一般将悬空的输入端接高电平。
TTL与非门在使用时多余输入端处理:
1. 若悬空,UI=“1”。 2. 接+5V。 3. 输入端并联使用。
讨论:TTL与门、或门、或非门 多余输入端如何处理
四、输入伏安特性——
反映输入电流iI和输入电压uI关系的曲线 1. 输入低电平,即uI=0V时
逻辑符号:
B
Y
二、二极管或门
A D1
Y
B D2
-12V
uA
uB
uY
0V 0V -0.3V
0V 3V 2.7V
3V 0V 2.7V
3V 3V 2.7V
uA
uB
uY
AB
Y
0V 0V -0.3V 0 0
0
0V 3V 2.7V
01
1
3V 0V 2.7V 1 0
1
3V 3V 2.7V 1 1
1
逻辑式:Y=A+B
R2
b1 c1 T1
T2
逻辑关系:全1则0。
R3
+5V
uO =0.3V Y
门电路及组合逻辑电路
由元器件老化、温度变化等引起的时好时坏的故障。
瞬态故障
由电磁干扰、静电放电等引起的短暂性故障。
故障诊断方法和技术
直观检查法
通过直接观察电路元器 件、连接线等是否异常
来判断故障。
逻辑笔测试法
利用逻辑笔测试电路各 点的逻辑状态,通过对
比分析找出故障。
替换法
用好的元器件替换怀疑 有问题的元器件,观察
寄存器传输控制电路设计
寄存器选择电路设计
根据控制信号选择相应的寄存器进行数据传输。
数据传输控制电路设计
控制数据的输入、输出以及寄存器之间的数据 传输。
时序控制电路设计
产生时序信号,控制寄存器传输操作的时序关系。
06 故障诊断与可靠性考虑
常见故障类型及原因
永久故障
由元器件损坏、电路连接错误等引起的不可恢复的故障。
门电路及组合逻辑电路
contents
目录
• 门电路基本概念与原理 • 基本门电路分析与设计 • 组合逻辑电路分析方法 • 常见组合逻辑功能模块介绍 • 组合逻辑电路设计实例分析 • 故障诊断与可靠性考虑
01 门电路基本概念与原理
门电路定义及作用
门电路定义
门电路是数字逻辑电路的基本单元,用于实现基本的逻辑运算功能。
定期维护和检测
对电路进行定期维护和检测,及时发现并处 理潜在故障。
THANKS FOR WATCHING
感谢您的观看
通过求补码的方式实现二进制数的减法运算,同 样需要使用基本逻辑门电路。
乘法器设计
将乘法运算转换为加法和移位操作,通过组合逻 辑电路实现乘法功能。
比较器设计
等于比较器
比较两个输入信号是否相等,输出相应的电平信号。
门电路和触发器
1.与门电路 2.或门电路 3. 非门电路 4.与非门电路 5. 或非门电路 6 .三态与非门
1. 与门电路
F AB
F AB
根据上述的逻辑关系可知逻辑乘的运算规律如下
A0 A
A
1
A
A A A
与门真值表
A
B
F
00
0
0
1
0
1
0
0
11
1
2. 或门电路
F AB
A
B
F
0
0
1
0
1
0
1
0
0
1
1
0
5. 或非门电路
F AB
或非门真值表
A
B
F
0
0
1
0
1
0
1
0
0
1
1
0
6 .三态与非门
逻辑符号
逻辑功能
E0
E 1 E0
E 1
F Z
F AB
F AB
F Z
9.2 触发器
1 RS触发器 2 JK触发器 3 D触发器
RS触发器
(1 )基本RS触发器
基本RS触发器的逻辑状态表
RD
SD
(复位端) (置位端)
0
1
1
0
1
1
0
0
Q
0 1
Qn
不确定
说明
复位 置位 记忆功能 应禁止
基本RS触发器的波形图
RS触发器
(2)可控RS触发器
时钟脉冲信号
可控RS触发器的逻辑状态表(CP=1)
R
S
Qn+1
计算机组成原理补充知识:门电路
上海交大:
Ai Bi Ci-1 Si Ci 0 0 0 0 0 0 0 1 1 0 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 1 0 1 1 1 0 0 1 (2) 写出逻辑式 1 1 1 1 1 Si Ai Bi Ci 1 Ai BiCi 1 Ai BiCi 1 Ai Bi Ci 1 (1) 列逻辑状态表
Ai Bi Ci 1
Ci Ai Bi Ci 1 Ai Bi Ci 1 Ai Bi Ci 1 Ai Bi Ci 1
Ai Bi Bi Ci 1 Ai Ci 1
16
AiBi Ci-1
&
Si Ai Bi Ci 1 Ci Ai Bi BiCi 1 AiCi 1
上海交大:
& &
+
Ci
=1 逻辑图
Si
17
上海交大:
3 译码器
译码将代码的组合译成一个特定的输出信号。
二 进 制 代 码
3位 译码器
8个
高 低 电 平 信 号
18
上海交大:
例:三位二进制译码器(输出高电平有效) 状 态 表 输 入 输 出 A B C Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7
上海交大:
例:根据输入波形画出输出波形 + A A & Y1 B B
A B Y1 Y2
Y2
有“1” 0”出“1” 0”,全“0” 1”出 “0” 1”
11
上海交大:
补充三、加法器
加法器: 实现二进制加法运算的电路 如:
要考虑低位 来的进位
0 0 0 1
全加器实现
+ 0 0 1 1
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
第四章门电路一、主要内容数字系统中,广泛使用着半导体集成电路。
本章介绍硅材料制作的数字集成电路,讨论常用的数字集成门电路的工作原理。
从使用这些器件的角度出发,介绍它们的主要参数,各参数的物理意义,以及各参数的数值大小和影响这些参数的因素,以达到能够正确使用这些器件二、有关基本内容要点门电路(逻辑电路)是数字集成电路的基本单元,是对数字逻辑信号进行运算的实际硬件电路,也是学习计算机硬件电路的基础。
门电路主要分为分立元件门电路和集成门电路两大类。
分立元件门电路是学习的基础,集成元件的门电路主要分为TTL型和CMOS型两大类。
数字电路通常分为双极型(TTL管)和场效应管型(MOS管)两类。
应能理解TTL与非门的工作原理。
1.分立元件门电路:由二极管可构成与门和或门,如下图所示:由上图可看出,A、B与F之间的关系是与关系。
即F=AB。
三极管在其截止区或饱和区中可构成非门。
如下图所示:当A为低电平时,三极管T截止,F输出高电平,而当A为高电平时,三极管T若处于饱和状态,则F输出低电平。
即F=A。
以上两种电路均由二、三极管构成。
但目前这种分立元件构成电路已经限于理论上的讨论了。
绝大多数均由集成电路构成。
2.TTL门电路:TTL集成与非门电路是由三极管构成的。
其内部结构由三部分组成:输入级、中间级和输出级。
当输出为高电平时,电路如下图所示:输入级包括电阻R1和多发射级三极管T1,它实现了逻辑“与”的功能。
中间级包括电阻R2、R3和三极管T2,可以看出,它是一个共射接法的电路,从三极管T2的集电极和发射极同时输出两个相位相反的信号,并分别送到三极管T3和T4的基极。
输出级包括电阻R4、三极管T3、T4和二极管D。
可以看出,从中间级三极管T2的集电极和发射极同时输出两个相位相反的信号送到了输出级三极管T3和T4的基极,使T3和T4始终处于一个导通、一个截止的状态,中间级和输出级共同构成“非”的功能,这样整个电路就实现与非的逻辑功能。
因为这个电路的输入和输出都是三极管,故称TTL电路。
上述TTL门电路还可组成反相器、与非门、或非门、与或非门、异或门、三态门以及OC门等功能。
其详细内容参见教材相关部分。
3.主要参数TTL门电路的主要参数涉及电路的工作速度、功耗、抗干扰能力和驱动能力等。
这些参数对我们合理、安全地应用器件是很重要的。
(1)传输特性传输特性是描述电路输入电压u I从0V电位逐渐上升到高电位时,对应的输出电压u O的变化情况。
从下图的电压传输特性上可以看出:当输入电压u I为低电位时输出u O为高电位,当输入电压u I为高电位时输出u O为低电位。
从电压传输特性上还可以知道输出高电位的额定值U OH(本电路为3.6V)、输出低电位的额定值U OL(本电路为0.4V)。
把输出电位发生急剧跳变所对应的输入电位称为阈值电压,用U TH表示,本电路的阈值电压值为1.4V。
在实际的电路中,往往是多个门电路相互连接组成系统,前一级门的输出就是后一级门的输入。
我们用这样一个图来描述TTL与非门的噪声容限,见下图。
如果我们定义(规定)输出高电位的最小值用U OH(min)表示,输入低电位的最大值用U IL(max)表示,输出低电位的最大值用U OL(max)表示,输入高电位的最小值用U IH(min)表示。
从图中看出:输入为低电位时,允许的正向干扰信号的范围为:U NL=U IL(max)-U OL(max)我们称之为输入为低电位时的噪声容限;输入为高电位时,允许的负向干扰信号的范围为:U NH=U OH(min)-U IH(min)我们称之为输入为高电位时的噪声容限。
UNL和UNH的值越大,则电路抗干扰信号的能力就越强。
(2)传输延时传输延时t pd是指与非门输出波形相对于输入波形的延时,见下图。
可以看出:对应输入,输出波形不仅反了一个相,而且还发生了延时。
我们把输入波形上升沿的50%起至输出波形反相至下降沿的50%止的这段时间叫导通延时,用t pHL表示;把输入波形下降沿的50%起至输出波形反相至上升沿的50%止的这段时间叫关闭延时,用t pLH表示。
导通延时和关闭延时的平均值叫做平均传输延时,简称传输延时,用t pd表示t pd =(t pHL+t pLH)/2影响传输延时的主要因素是晶体管的开关特性、电路结构和电路中各电阻的阻值,tpd 的大小反映了电路的工作速度。
(3)扇出系数扇出系数是指门电路驱动同类门的个数(反映电路带负载的能力)。
分两种情况来讨论。
当与非门输出为高电位U OH时见下图(a):当与非门1输出为高电位U OH时,有电流I OH从与非门1流出至负载门,对于负载门来说,有输入电流I IH,可见,与非门输出高电位时可驱动负载门的个数为N OH=I OH/ I IH当与非门输出为低电位U OL时见上图(b):当与非门1输出为低电位U OL时,负载门的电流就要流入与非门1。
如果负载门的输入短路电流为I IL,而与非门1的输入电流为I OL,则与非门输出低电位时可驱动负载门的个数为N OL=I OL / I IL一般取N OL、N OH中数值较小的为门电路扇出系数N O4.集电极开路门集电极开路门又称OC门,电路图见下图(a)。
与典型的TTL与非门相比,输出级中T4管的集电极开路。
(a) (b)当输入为低电位时:T1导通,T2、T4截止,通过外接电源使输出为高电位;当输入为高电位时:,T2、T4导通,输出为低电位。
把两个集电极开路门连在一起[见上图(b)],其输出:,实现了与或非的功能。
值得注意的是,为了保证实现逻辑功能的可靠性,R L阻值的选择要合适。
5.三态TTL门一般TTL门的输出只有两种状态:逻辑高电位或逻辑低电位。
三态TTL门除了输出有逻辑高电位和逻辑低电位以外,还有第三态输出—高阻态,这时输出端相当于悬空。
下图是三态TTL门的电路图。
其中A为输入、G为阻塞信号输入端(也把该信号称为使能信号)。
当G为低电平时:T6、T7截止,该电路的功能与普通TTL门一样,F= A ;当G为高电平时:T6、T7饱和,T7集电极为低电位,这个低电位接至多发射极三极管T1的一个发射极,使T2、T4截止,与此同时,T7集电极的低电位虽经二极管D1电平偏移,仍使T3基极的电位为低电位而使T3截止。
因此,当G为高电平时无论输入信号为高或为低,输出管T3、T4均截止,输出处于第三态——高阻态。
6.CMOS门电路:CMOS集成反相器电路是由场效应管构成的。
其内部结构由如下图所示:由于T1是NMOS,而T2是PMOS,故当U I为低电平时,T1截止,T2导通,输出U0与U DD连通,因此为高电平;而当U I为高电平时,T1导通,T2截止,输出U0与地连通,因此为低电平,即U0=I U上述CMOS集成门还可构成与非门、或非门、异或门、三态门、传输门等门电路。
详细电路及原理参见教材相关部分,7.功耗TTL门电路的空载功耗与CMOS门的静态功耗相比,是较大的,约为数十毫瓦(mw)而后者仅约为几十纳(10-9)瓦;在输出电位发生跳变时(由低到高或由高到低),TTL和CMOS 门电路都会产生数值较大的尖峰电流,引起较大的动态功耗。
8.速度通常以为TTL门的速度高于“CMOS门电路。
影响TTL门电路工作速度的主要因素是电路内部管子的开关特性、电路结构及内部的各电阻阻数值。
电阻数值越大,工作速度越低。
管子的开关时间越长,门的工作速度越低。
门的速度主要体现在输出波形相对于输入波形上有“传输延时”t pd。
将t pd与空载功耗P的乘积称为“速度-功耗积”,做为器件性能的一个重要指标,其值越小,表明器件的性能越好(一般约为几十皮(10-12)焦耳)。
与TTL门电路的情况不同,影响CMOS电路工作速度的主要因素在于电路的外部,即负载电容C L。
C L 是主要影响器件工作速度的原因。
由C L所决定的影响CMOS门的传输延时约为几十纳秒。
6.抗干挠能力抗干挠能力是衡量门电路工作可靠性的重要指标。
对于TTL门电路而言,电源电压U DD是5v。
输出的高电位U OH约为2.4~2.7v,即U OH(min)=2.4其输出低电位时,U OL约为0.2~0.4v,即U OL(max)=0.4v。
对于输人端而言,TTL 门电路可确认的输人高电位值UIH必须大于2.0v,即U IH(min)=2.0v,而输人为低电位时,U IL应低于O.8v,即U IL(max)=O.8v。
当两个门电路相互连接时,当前一个门电路输出为高电位时,可以确定这两个电路能正常工作时的高电位噪声容限U NH值:U NH=U OH(min)-U IH(min)=2.4-2.0=0.4v 同理,可以得出TTL门电路的低电位噪声容限U NL值:U NL=|U OL(max)-U IL(max)|一个电路系统在处于正常工作时,其能承受的噪声容限U N为U NH和U NL的最小值,即U N=min(U NH,U NL)。
对于CMOS电路而言,U DD值通常为5~15 v。
U OH=U DD-0.1,U IH=0.7U DD;U OL=0.1,U IL=0.3U DD三、学习要求1、了解TTL与非门、集电极开路门和三态门的工作原理,熟悉它们的功能及特点。
2、了解COMS门电路的工作原理和主要特性参数。
3、熟悉各种逻辑系列在速度、功耗和抗干扰能力等方面的主要特点。
4、熟悉各种逻辑系列的主要参数的物理意义和数值的量级。