传输线阻抗计算和布线技巧
合集下载
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
双层板单层板d(Si £GND)<d(S2£S1)多层板d(Si £V ee ) 或d(Si £V ee )<d(Si £Sj)S2 S1 GND S1 GND S2S1 S2S1 S2 GND S2地线层S1 S2S1 S2S4 S5V EE V CC
S3
应用指南PCB 设计
传输线阻抗计算和布线技巧邻的另一导线之间的距离。
可以防止辐射的导线长度如图4所示,传输导线直接耦合到系统的参考点,通过一条无屏蔽线向其他
的系统传输信号。
这时,传输线、参考线、无屏蔽线
三者可能构成一付天线,而驱动源就是IC本身。
为了防止传输导线上的压降在输
出电缆上激发出天线效应,导线的长度可以参考表2。
表2:导线的参考长度。
逻辑CMOS TTL-LS TTL-F HCT HC ACT 容许的导线长度(mm) 双层板/多层板
f=4MHz f=10MHz f=30MHz f=100MHz di mA dt ns 108/-4.3/-4.3/554.3/554.3/55-/15.444/-1. 75/-
1.75/401.75/401.75/40-/3.2
-0. 8/-
0. 6/4.40. 6/4.40. 6/4.4-/2.1 - --/2.2-/2.2-/2.2-/0.52250505050175100102-32-32-31- 2。