时序分析复习题答案

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

时序分析复习题答案
时序分析复习题答案
1、STA是一种验证方法对
2、STA的前提是同步逻辑设计
3、STA是使用工具通过路径计算延迟的综合,并比较相对预定义时钟的延迟
4、STA仅关注时序间的相对关系而不是评估逻辑功能
5、STA无需用向量去激活某个路径,而是对所有的时序路径进行错误分析,能处理百万门级的设计
6、STA的目的是找出隐藏的时序问题,根据时序分析结果优化逻辑或约束条件,使设计达到时序闭合(timing closure)
2_3 时钟树综合解决时钟偏斜的一般方法是:通过分析时钟线路延迟,在时钟树中插入不同尺寸不同驱动能力的缓冲器以改变时钟信号到达触发器的延时,使时钟信号能在同一时间到达各个触发器,让时钟偏斜近似为零。

2_1/2 静态时序分析(static timing analysis) --- 时序路径
时序分析工具会找到且分析设计中的所有路径。

每一个路径有一个起点(startpoint)和一个终点(endpoint)。

起点是设计中数据被时钟沿载入的那个时间点,而终点则是数据通过了组合逻辑被另一个时间沿载入的时间点。

路径中的起点是一个时序元件的时钟pin或者设计的input port。

input port可以作为起点是因为数据可以由外部源(external source)进入设计。

终点则是时序元件的数据输入pin或者设计的output port。

同理output port可以作为终点是因为数据可以被外部源捕捉到。

上图显示一个时序路径的例子。

path1 开始于一个input port 且结束于时序元件的数据输入端
path2 开始于时序元件的时钟pin且结束于时序元件的数据输入端
path3 开始于时序元件的时钟pin且结束在一个output port
path4 开始于input port 且结束于output port
上图显示一个时序路径的例子。

path1 开始于一个input port 且结束于时序元件的数据输入端path2 开始于时序元件的时钟pin且结束于时序元件的数据输入端path3 开始于时序元件的时钟pin且结束在一个output port path4 开始于input port 且结束于output port
2-4
2-5
8、To define a clock, what information do we need to provide?。

相关文档
最新文档