全新6核DSP-低功耗高性能一个都不能少

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

全新6核DSP:低功耗高性能一个都不能少
当前,多核DSP 已成为DSP 发展的主旋律,多核对于性能的提升毋庸置疑,但它带来的功耗与板级空间问题同样不容忽视。

对于DSP 厂商而言,提供
具有高性能且极佳电源效率的芯片已成为赢得市场的必要条件。

日前,TI 即推出其全新的6 核DSP 处理器,在实现高达4.2GHz 的处理能力的同时,仅有0.15mW/MIPS 的低功耗,完美契合了高性能、严格功率预算的
应用所需。

高性能,低功耗
TMS320C6472 内部集成6 颗高速C64X+ DSP 内核,运行频率为500MHz、625MHz、700MHz。

相对于TI C64+系列,其内核的数目翻了一倍,但功耗却不升反降。

在功耗上,TI 设立了一个新的标准,即新的极限在实现
3GHz 性能的基础上,其每MIPS 的功耗仅为0.15mW。

TMS320C6472 可实现4.2GHz/33600 MMAC,具有4.8MB 片上L1/L2 RAM。

其两级的缓存设计,令每个DSP 核既有单独的也有共享的Cache,从而提高了存储与运算的性能。

TI 通用DSP 业务发展经理郑小龙先生介绍了TMS320C6472 所采用的优化的DSP 架构。

为了使6 核间很好地协调工作,TI 设计了良好的管理和协调机制,体现在:
一方面,TMS320C6472 具有两级缓存设计,即除了每个内核都具备专用的L1 和L2 存储器外,还具备每个数据存储器768KB 的共享L2 程序以及共享存
储控制器。

另一方面,为了便捷与外设间的数据交换,TI 提供了内含交换结构
的EDMA3.0 一种特别的数据交换方式。

同时,在接口方面,TMS320C6472 具备SPI 接口、Utopia 光口、串行高速I/O(SRIO)、DDR2、千兆以太网、主机。

相关文档
最新文档