浙江大学城市学院数字逻辑期末考卷
大学《数字电路与逻辑设计》期末试卷含答案
大学《数字电路与逻辑设计》试题
一、选择、填空、判断题(30分,每空1分)
1.和CMOS相比,ECL最突出的优势在于D 。
A.可靠性高
B. 抗干扰能力强
B.功耗低 D. 速度快
2.三极管的饱和深度主要影响其开关参数中的C 。
A.延迟时间t d
B. 上升时间t r
C. 存储时间t s
D. 下降时间t f
3.用或非门组成的基本RS触发器的所谓“状态不确定”是发生在R、S 上
加入信号D 。
A.R=0, S=0
B. R=0, S=1
C. R=1, S=0
D. R=1, S=1
4.具有检测传输错误功能的编码是:C 。
A. 格雷码
B. 余3码
C. 奇偶校验码
5.运用逻辑代数的反演规则,求函数F=A̅[B+(C̅D+E̅G)]的反函数F̅:B 。
A.A+B̅C+D̅E+G
B.A+B̅(C+D̅)(E+G̅)
C.A̅+B(C̅+D)(E̅+G)
6.下列叙述中错误的有:C 。
A. 逻辑函数的标准积之和式具有唯一性。
B. 逻辑函数的最简形式可能不唯一。
C. 任意两不同的最小项之和恒等于1。
7. 函数F=(A+B+C
̅)(A ̅+D)(C+D)(B+D+E)的最简或与式为:A 。 A.F=(A+B+C ̅)(A ̅+D)(C+D)
B.F=(A+B+C ̅)(A ̅+D)
C.F=ABC
̅+A ̅D+CD 8. 逻辑函数F (A,B,C,D )=∑(1,3,4,5,6,8,9,12,14),判断当输入变量ABCD 分别从(1) 0110→1100,(2) 1111→1010时是否存在功能冒险:B 。 A. 存在,存在 B. 不存在,存在
数字逻辑试卷及答案
数字逻辑试卷及答案0(共5页)
--本页仅作为文档封面,使用时请直接删除即可--
--内页可以根据需求调整合适字体及大小--
《数字电路与逻辑设计》模拟试卷1
试题卷
注意:
1.试卷保密,考生不得将试卷带出考场或撕页,否则成绩作废。请监考老师负责监督。
2.请各位考生注意考试纪律,考试作弊全部成绩以零分计算。
3.
本试卷满分100分,答题时间为90分钟。
4.
本试卷分为试题卷和答题卷,所有答案必须答在答题卷上,答在试题卷上不给分。
一、单项选择题(本大题共10小题,每小题2分,共20分)在每小题列出的四个选项中只有一个选项是符合题目要求的,请将正确选项前的字母填在答题卷相应题号处。
1. 下列四个数中,最大的数是 。
[A] (AF)16 [B] (0010)8421BCD
[C] ()2 [D] (198)10
4. 对于钟控RS 触发器,若要求其输出“0”状态不变,则输入的RS 信号应为 。
[A] 2 [B] 8 [C] 16 [[A] OC 门
[B] PMOS [C] NMOS [D] CMOS
[A] RS=X0[B] RS=0X[C] RS=X1[D] RS=1X
5. 以下各电路中,可以产生脉冲定时。
[A] 多谐振荡器[B] 单稳态触发器
[C] 施密特触发器[D] 石英晶体多谐振荡器
[A] 变量译码器[B] 加法器[C] 数码寄存器[D] 数据选择器
7. 同步时序电路和异步时序电路比较,其差异在于后者。
[A] 没有触发器[B] 没有统一的时钟脉冲控制
[C] 没有稳定状态[D] 输出只与内部状态有关
[A] 触发器[B] 晶体管[C] MOS管[D] 电容
数字逻辑试卷及答案
计算机学院 第二学期《数字逻辑》 期未考试试卷 A 卷
学号 班级 姓名 成绩
一、填空(每空1分,共14分)
1、(21.5)10=( )2=( )8=( )16
2、若0.1101x =-,则[]x 补=( )
3、十进制数809对应的8421BCD 码是( )
4、若采用奇校验,当信息位为10011时,校验位应是( )
5、数字逻辑电路分为( )和( )两大类
6、电平异步时序逻辑电路的描述工具有( )、( )、( )
7、函数()()F A B C D =+⋅+的反函数是( )
8、与非门扇出系数N O 的含义是( )
9、若要消除函数(,,)F A B C AB AC =+对应的逻辑电路可能存在的险象,则应增加的冗余项是( )
二、选择题(每空2分,共16分)
从下列各题的四个答案中,选出一个正确答案,并将其代号填入括号内
1、数字系统采用( )可以将减法运算转化为加法运算
A .原码
B .余3码
C .Gray 码
D .补码
2、欲使J-K 触发器在CP 脉冲作用下的次态与现态相反,JK 的取值应为( ) A .00 B .01 C .10 D .11
3、对完全确定原始状态表中的6个状态,A 、B 、C 、D 、E 、F 进行比简,若有(A ,B ),(D 、E )等效,则最简状态表中只有( )个状态
A .2
B .4
C .5
D .6 4、下列集成电路芯片中,( )属于组合逻辑电路 A .计数器74290 B .寄存器74194 C .三一八译码器74138 D .集成定时器5G555 5、设计一个20进制同步计数器,至少需要( )个触发器 A .4 B .5 C .6 D .20 6、用5G555构成的多谐振荡器有( )
浙江大学城市学院数字逻辑期末考卷
浙江大学城市学院数字逻辑期末考卷
2009-2010第一学期
学号:班级:姓名:
一、填空题:本题共20分,每小格一分
1、电路工作时对电源来讲有、、三种工作方式
2、电流的方向规定为移动的方向为实际方向。分析电路时的假定方向为。
3、求得电路元件中电流方向和电压方向一致时,该元件的功率为功率,电流方向和电压方向相反时,该元件的功率为功率。
4、理想电流源的内阻等于。理想电压源内阻等于。
5、二进制数的基数是。
6、逻辑函数中的逻辑变量值只有和二值。
7、逻辑代数中的基本逻辑运算有、、三种。
8、实现同一功能的TTL逻辑门电路有互补输出型、、三种
9、逻辑函数中,所有最小项的和为。任意两个最小项的乘积为。
10、触发器是一个具有功能的逻辑器件。
二、选择题:本题每小题有三个答案,选择正确的填入空格,每格2分共20分。
1、电路中任意时刻流入节点电流和等于流出节点的电流的定律是。
A 基尔霍夫电流定律B基尔霍夫电压定律 C 欧姆定律。
2、某一电路的恒流源器件接入支路中,则无论该电路的其他部分任何变化,该支路的不变。
A 功率;
B 电压;
C 电流;
3、某十进制数的编码为5421BCD格式。这是一种。
A 有权码,最高位的权值为8 ;
B 有权码,最高位的权值为5;
C 无权码编码
4、下面具有记忆功能的逻辑电路为。
A 译码器;
B 加法器;
C 计数器;
5、逻辑运算A+ 0·A + 1·A= 。
A 0 ;
B 1 ;
C A。
6、至少个4位二进制计数器可以构成模M =2009 的计数。
A. 5
B. 4
C. 3
7、电路输出具有“0”、“1”和“悬空”状态的器件是。
数字逻辑10套题
《数字逻辑电路》试题一
一、填空题
1.()10=()2=()8=()16。
2.()2=()10。
3.()10=( ) 8421-BCD。
4.A⊕0= 。
5.大体门电路包括、、。
6.A⊙B= 。
7.N各逻辑变量组成某个逻辑函数,那么其完整的真值表应有种不同的组合。8.数字逻辑电路包括两类,别离是电路和电路。
9.JK触发器的特性方程是。
10.任何时刻,电路的输出,不仅与该时刻电路的输入有关,而且还与电途经去的输入有关的电路,称为
电路。
11.F(A,B,C,D)=CD,它包括了个最小项。
12.A(A+B)= 。
13.F=AB+AC,这种形式的逻辑函数表达式称为。
14.F=A·B·A·C这种形式的逻辑函数表达式称为。
15.有18个信息需用二进制代码来表示它们,那么最少需要位二进制。16.与将JK触发器作成T’(翻转)触发器,应使其J= , K= 。17.设计一个25进制计数器,最少需要个触发器。
二、选择题
1.已知字符T的ASCII码值的十进制数表示为84,若是将最高位设置为奇校验位,那么字符T的ASCⅡ码值设置奇校验位后,它的二进制表示为( )
A 01001101
B 11001101
C 01101011 D
2. 以下个数中最大的是()
A (.0101) 2
B 16
C 10 C 8
3. 在一个逻辑电路中,有两个输入信号X、Y和一个输出信号V。当且仅当X=一、Y=0时,V=0,那么V的逻辑表达式为()
A X+Y
B X·Y
C X·Y
D X+Y
4. A·A·B·B·C=( )
A A
B
C C 1
D 0
数字逻辑电路期末考试试卷及答案
请浏览后下载,资料供参考,期待您的好评与关注!
期末考试试题(答案)
考试科目:数字逻辑电路 试卷类别:3卷 考试时间:110 分钟 XXXX 学院 ______________系 级 班
姓名 学号
题号 一 二 三 四 总分 得分
一、选择题(每小题2分,共20分)
1. 八进制(273)8中,它的第三位数2 的位权为___B___。
A .(128)10
B .(64)10
C .(256)10
D .(8)10
2. 已知逻辑表达式C B C A AB F +
+=,
与它功能相等的函数表达式_____B____。
A .A
B F = B .
C AB F += C .C A AB F +=
D . C B AB F +=
3. 数字系统中,采用____C____可以将减法运算转化为加法运算。
A . 原码
B .ASCII 码
C . 补码
D . BCD 码
4.对于如图所示波形,其反映的逻辑关系是___B_____。
A .与关系
B . 异或关系
C .同或关系
D .无法判断 5. 连续异或1985个1的结果是____B_____。
A .0
B .1
C .不确定
D .逻辑概念错误
得分 评卷人
装
订
线
内
请
勿
答
题
6. 与逻辑函数D
C
B
A
F+
+
+
=功能相等的表达式为___C_____。
D
C
B
A
F+
+
+
=B.D
C
B
A
F+
+
+
=
D.D
C
B
A
F+
+
=
7.下列所给三态门中,能实现C=0时,F=AB;C=1时,F为高阻态的逻辑功能的是____A______。
8. 如图所示电路,若输入CP脉冲的频率为100KHZ,则输出Q的频率为
_____D_____。
数字逻辑期末考试试卷(含复习资料)
A. B.
C. D.
3.数字系统中,采用可以将减法运算转化为加法运算。
A.原码B.码C.补码D.码
4.对于如图所示波形,其反映的逻辑关系是。
A.与关系B.异或关系C.同或关系D.无法判断
5.连续异或1985个1的结果是。
A.0B.1 C.不确定D.逻辑概念错误
00
01
11
10
00
1
1
1
01
11
1
1
1
1
10
1
1
1
22.(本题满分8分)电路如图所示,D触发器是正边沿触发器,图中给出了时钟及输入K的波形。
(1)试写出电路次态输出 逻辑表达式。(2)画出 的波形。
解:
23.(本题满分10分)分析图示逻辑电路,求出F的逻辑函数表达式,化简后用最少的与非门实现之,并画出逻辑电路图。
13.给36个字符编码,至少需要6位二进制数。
14.存储12位二进制信息需要12个触发器。
15.按逻辑功能分类,触发器可分为、、、等四种类型。
16.对于D触发器,若现态0,要使次态1=0,则输入0。
17.请写出描述触发器逻辑功能的几种方式特性表、特性方程、状态图、波形图。
18.多个集电极开路门(门)的输出端可以线与。
解:
数字电路与逻辑设计期末复习试题3套(大学期末复习资料).docx
试题一
一、填空题。(每空1分,共30分)。
1、(11001.01)2 =( )8=( )|6=( )10
2、十进制整数转换成二进制时采用 ______ 法;十进制小数转换成二
进制时采用 _______ 法。
3、由三种最基本的逻辑关系有导出的几种常用的逻辑运算 ________ 、
4、逻辑函数有四种表示方法,它们分别是 _______ 、_____ 、____ 和 _______ O
5、消除竞争冒险的方法有 _____ 、______ 、_____ 等。
6、按逻辑功能分类,触发器可分为 _______ 、_______ 、________
________ 等四种类型。
7、从结构上看,吋序逻辑电路的基本单元是 ___________ 。
8、J K触发器特征方程为____________ o
9、A/D转换的一般步骤为:取样、 _______ 、_______ 、编码。
10、___________________________________________________ 一个EPROM有18条地址输入线,其内部存储单元有_____________ 个。
11、_____________________________ D/A转换器的主要参数有、和
o
12、__________________________________________________ 就逐次逼近型和双积分型两种A/D转换器而言,____________________ 的抗
干扰能力强, _______ 的转换速度快。
《数字电路与数字逻辑》期末考试及答案
《数字电路与数字逻辑》
期末考试试卷
考生注意:1.本试卷共有五道大题,满分100分。
2.考试时间90分钟。 3.卷面整洁,字迹工整。
1. 将下列二进制数转为十进制数
(1010001)B = ( )D (11.101)B = ( )D 2. 将下列有符号的十进制数转换成相应的二进制数真值、原码、反码和补码 (+254.25)=( )真值 = ( )原码
=( )反码 = ( )补码
3. 把下列4个不同数制的数(76.125)D 、(27A)H 、(10110)B 、(67)O 按从大到小
的
次
序
排
列
(
)
>
( )>( )>( ) 。
4. 对于D 触发器,欲使Q n+1
=Q n
,输入D=( ),对于T 触发器,欲使Q n+1
=Q n
,
输入T=( )
5. 一个512*8位的ROM 芯片,地址线为( )条,数据线为(
)条。
6. 对32个地址进行译码,需要( )片74138译码器。
7. 存储器起始地址为全0,256K*32的存储系统的最高地址为( )。
8. 将下列各式变换成最简与或式的形式
=+B A ( )
=+B A A (
)
=++C B C A AB (
)
)进制。 二、组合电路设计题(每空10分,共20分)
1. 用八选一数据选择器74LS151实现逻辑函数AC BC AB C B A L ++=),,( (10分) 2、
用74LS138设计一个电路
实现函数F = AB+ B C (提示:在74LS138的示意图上直接连线即可)(10
分)
三、组合电路分析题(共10分) 已知逻辑电路如下图所示,分析该电路的功能。
数字逻辑期末考试试卷含答案
数字逻辑期末考试试卷含答案
一、选择题(共10题,每题2分,共20分)
在下列选项中选择正确答案,并在答题卡上填写对应答案的字母。
1. 逻辑门是数字电路中最基本的组成单元,它由多个电子器件组合而成,能够实现逻辑运算。下列不属于逻辑门的是:
A. 与门
B. 或门
C. 非门
D. 电容门
2. 在数字电路中,最简单的存储单元是:
A. 寄存器
B. 计数器
C. 缓存器
D. 锁存器
3. 二进制数是由二个字符0和1组成的数,它在计算机中占有重要地位。下面哪个是5的十进制表示?
A. 101
B. 0101
C. 110
D. 0000101
4. 半加器是指具有两个输入端和两个输出端的二进制加法器。下列
选项中,不属于半加器的是:
A. 异或门
B. 与门
C. 或门
D. 非门
5. 在数字电路中,集成电路是指将多个电子器件集成到一个芯片上,以实现特定功能。下列选项中不属于集成电路的是:
A. 与门
B. 或门
C. 霍尔开关
D. 计数器
6. 在计算机中,ALU指的是运算器,负责进行各种算术和逻辑运算。下面哪个选项不属于ALU的功能?
A. 加法运算
B. 乘法运算
C. 与门逻辑运算
D. 异或门逻辑运算
7. 时钟信号是数字电路中常见的同步信号,用于控制电路的工作时间。下列选项中,不属于时钟信号的是:
A. 脉冲信号
B. 方波信号
C. 高电平信号
D. 低电平信号
8. 译码器是指将输入的数字代码转换为特定信号输出,用于对输入数字进行解码。下面哪个选项不属于译码器?
A. 74LS138
B. 74LS74
C. 74LS47
D. 74LS86
9. 在数字电路中,多路选择器是一种常用的逻辑电路,具有多个输入和一个输出。下列选项中不属于多路选择器的是:
数字逻辑电路期末试卷及答案 (3)
第1页,共8页
第2页,共8页
院系: 专业班级: 学号: 姓名: 座位号:
20 -20 学年第 学期期末考试试卷
《数字逻辑电路》(A )卷
一、选择题
(每小题2分,共20分)
1、下列数中最大的数是 【D 】 A 、(3C )16 B 、(57)8
C 、(70)10
D 、(1110010)2
2、8个输入端的编码器按二进制数编码时,输出端的个数是 【B 】 A 、2个 B 、3个
C 、4个
D 、8个
3、逻辑电路中的晶体管一般工作在
【B 】
A 、放大区
B 、饱和区或截至区
C 、截至区
D 、饱和区
4、同步时序电路和异步时序电路比较,其差异在于后者 【B 】 A 、没有触发器; B 、没有统一的时钟脉冲控制; C 、没有稳定状态; D 、输出只与内部状态有关;
5、n 个变量的逻辑函数全部最大项的个数有 【C 】 A 、n B 、2n C 、2n
D 、2n -1
6、555定时器的结构如图1.1所示,如果芯片的5脚悬空;R
D =V CC =5V ,6脚输入4V 电压,2脚输入2V 电压,下列关于555电路说法正确的是 【 A 】
U CC U CO U 6(TH)(TR)
U o
R D U 2放电端
图1.1(题1.6图)
A 、U O 输出低电平,放电开关V 1导通;
B 、U O 输出高电平,放电开关V 1截止;
C 、U O 输出低电平,放电开关V 1截止;
D 、U O 输出高电平,放电开关V 1导通; 7、图1.2所示用74LS161(同步16进制计数器,Cr 异步清零端、LD 同步置数端、OC 进位输出端,P 、T 计数允许端)构成的计数器正确的说法是 【D 】
数字逻辑试卷及答案
《数字电路与逻辑设计》模拟试卷1
试题卷
注意:
1.试卷保密,考生不得将试卷带出考场或撕页,否则成绩作废。请监考老师负责监督。
2.请各位考生注意考试纪律,考试作弊全部成绩以零分计算。
3.本试卷满分100
分,答题时间为90分钟。
4.本试卷分为试题卷和答题卷,所有答案必须答在答题卷上,答在试题卷上不给分。
一、单项选择题(本大题共10小题,每小题2分,共20分)在每小题列出的四个选项中只有一个选项是符合题目要求的,请将正确选项前的字母填在答题卷相应题号处。
1. 下列四个数中,最大的数是 。
[A] (AF)16 [B] (001010000010)8421BCD
[C] (10100000)2 [D] (198)10
4. 对于钟控RS 触发器,若要求其输出“0”状态不变,则输入的RS 信号应为 。
5. 以下各电路中, 可以产生脉冲定时。
[A] 多谐振荡器 [B] 单稳态触发器
[A] 2 [B] 8 [C] 16 [[A] OC 门 [B] PMOS [C] NMOS [D] CMOS [A] RS=X0 [B] RS=0X [C] RS=X1 [D] RS=1X
[C] 施密特触发器 [D] 石英晶体多谐振荡器
7. 同步时序电路和异步时序电路比较,其差异在于后者 。
[A] 没有触发器 [B] 没有统一的时钟脉冲控制
[C] 没有稳定状态 [D] 输出只与内部状态有关
9. 当用异步I/O 输出结构的PAL 设计逻辑电路时,它们相当于 。
[A] 组合逻辑电路 [B] 时序逻辑电路
[C] 存储器 [D] 数模转换器
(完整版)数字逻辑电路期末考试试卷及答案
数字逻辑电路 3卷答案 第 1 页 共 8 页
期末考试试题(答案)
考试科目:数字逻辑电路 试卷类别:3卷 考试时间:110 分钟 XXXX 学院 ______________系 级 班
姓名 学号 毛
题号 一 二 三 四 总分 得分
一、选择题(每小题2分,共20分)
1. 八进制(273)8中,它的第三位数2 的位权为___B___。
A .(128)10
B .(64)10
C .(256)10
D .(8)10
2. 已知逻辑表达式C B C A AB F +
+=,
与它功能相等的函数表达式_____B____。
A .A
B F = B .
C AB F += C .C A AB F +=
D . C B AB F +=
3. 数字系统中,采用____C____可以将减法运算转化为加法运算。
A . 原码
B .ASCII 码
C . 补码
D . BCD 码
4.对于如图所示波形,其反映的逻辑关系是___B_____。
A .与关系
B . 异或关系
C .同或关系
D .无法判断 5. 连续异或1985个1的结果是____B_____。
A .0
B .1
C .不确定
D .逻辑概念错误
得分 评卷人
装
订
线
内
请
勿
答
题
6. 与逻辑函数D
C
B
A
F+
+
+
=功能相等的表达式为___C_____。
D
C
B
A
F+
+
+
=B.D
C
B
A
F+
+
+
=
D.D
C
B
A
F+
+
=
7.下列所给三态门中,能实现C=0时,F=AB;C=1时,F为高阻态的逻辑功能的是____A______。
8. 如图所示电路,若输入CP脉冲的频率为100KHZ,则输出Q的频率为
_____D_____。
浙大城院数据结构基础期末试卷模拟3
{ int i,j,k,sum= 0;
for(i=1; i<n+1;i++)
{for(j=n;j>i-1; j--)
for(k=1;k<j+1;k++ )
sum++;
}
return (sum);
}
2、写出下面算法的功能
void Fun(Queue q1,Queue q2,int n)
7.栈是一种特殊的线性表,允许插入和删除运算的一端称为⑼。不允许插入和删除运算的一端称为⑽。
8.设Q[0..N-1]为循环队列,其头、尾指针分别为front和rear,则队列Q中当前所含元素个数为⑾。
9.从循环队列中删除一个元素时,其操作是先⑿,后取出元素。
10.一棵具有257个结点的完全二叉树,它的深度为⒀。
2、设有一个长度大于1的单向循环链表,该链表既无头结点,也无头指针,s为指向表中某个结点的指针,如图所示。试编写一个算法,删除链表中指针s所指结点的直接前驱。
D、
逻辑结构和存储结构及其运算的实现
2.算法在发生非法操作时可以做出处理的特性称为( )。
A、
正确性
B、
易读性
C、
健壮性
D、
可靠性
3.下面的程序段违反了算法的( )原则。
(完整版)数字逻辑电路期末考试试卷及答案
t h
数字逻辑电路 3卷答案 第 1 页 共 8 页
期末考试试题(答案)
考试科目:数字逻辑电路 试卷类别:3卷 考试时间:110 分钟
XXXX 学院 ______________系
级
班
姓名
学号 题号一二
三
四
总分
得分
一、选择题(每小题2分,共20分)
1. 八进制(273 2 的位权为___B___。
A .(128)10 C .(256)10 D .(8)10
2. C B +,与它功能相等的函数表达式
_____B____。
A .A
B F = B .
C AB F += C .C A AB F +=
D . B AB F +=3. 数字系统中,采用____C____可以将减法运算转化为加法运算。
A . 原码
B .ASCII 码
C . 补码
D . BCD 码
4.对于如图所示波形,其反映的逻辑关系是___B_____。
A .与关系
B . 异或关系
C .同或关系
D .无法判断5. 连续异或1985个1的结果是____B_____。
A .0
B .1
C .不确定
D .逻辑概念错误
得分评卷人装 订 线 内 请 勿
答 题
数字逻辑电路 3卷答案 第 2 页 共 8 页
6. 功能相等的表达式为___C_____。
B .
D C B A F +++=D .D C B A F ++=7.下列所给三态门中,能实现C=0时,F=;C=1时,F 为高阻态的逻AB 辑功能的是____A______。
8. 如图所示电路,若输入CP 脉冲的频率为100KHZ ,则输出Q 的频率为_____D_____。
A . 500KHz
B .200KHz
2023大学_数字逻辑试题及参考答案
2023数字逻辑试题及参考答案
数字逻辑试题一. 填空题
1.在数字系统里,当某一线路作为总线使用,那么接到该总线的所有输出设备(或器件)必须具有 b 结构,否则会产生数据冲突。
a. 集电极开路;
b. 三态门;
c. 灌电流;
d. 拉电流
2.TTL集成电路采用的是 b 控制,其功率损耗比较大;而MOS
集成电路采用的`是 a 控制,其功率损耗比较小。
a. 电压;
b.电流;
c. 灌电流;
d. 拉电流
3. 欲将二进制代码翻译成输出信号选用 b ,欲将输入信号
编成二进制代码选用 a ,欲将数字系统中多条传输线上的不同数字信号按需要选择一个送到公共数据线上选用 c ,欲实现两个相同位二进制数和低位进位数的相加运算选用 e 。
a. 编码器;
b. 译码器;
c. 多路选择器;
d. 数值比较器;
e. 加法器;
f. 触发器;
g. 计数器;
h. 寄存器
4. 卡诺图上变量的取值顺序是采用 b 的形式,以便能够用几何上的相邻关系表示逻辑上的相邻。
a. 二进制码;
b. 循环码;
c. ASCII码;
d. 十进制码
5. 根据最小项与最大项的性质,任意两个不同的最小项之积为0 ,任意两个不同的最大项之和为 1 。 a. 不确定; b. 0 ; c.
数字逻辑试题二. 选择题
1.分别写出(或画出)JK、D、T和T四个触发器的特征方程、真值表和状态转换图。
2.请分别完成下面逻辑函数的化简。
1). F(ABC)(DE)__(ABCDE) 答:原式[(ABC)(DE)]__(ABCDE)
((ABC)DE))__((ABC)DE)DE
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
浙江大学城市学院数字逻辑期末考卷
2009-2010第一学期
学号:班级:姓名:
一、填空题:本题共20分,每小格一分
1、电路工作时对电源来讲有、、三种工作方式
2、电流的方向规定为移动的方向为实际方向。分析电路时的假定方向为。
3、求得电路元件中电流方向和电压方向一致时,该元件的功率为功率,电流方向和电压方向相反时,该元件的功率为功率。
4、理想电流源的内阻等于。理想电压源内阻等于。
5、二进制数的基数是。
6、逻辑函数中的逻辑变量值只有和二值。
7、逻辑代数中的基本逻辑运算有、、三种。
8、实现同一功能的TTL逻辑门电路有互补输出型、、三种
9、逻辑函数中,所有最小项的和为。任意两个最小项的乘积为。
10、触发器是一个具有功能的逻辑器件。
二、选择题:本题每小题有三个答案,选择正确的填入空格,每格2分共20分。
1、电路中任意时刻流入节点电流和等于流出节点的电流的定律是。
A 基尔霍夫电流定律B基尔霍夫电压定律 C 欧姆定律。
2、某一电路的恒流源器件接入支路中,则无论该电路的其他部分任何变化,该支路的不变。
A 功率;
B 电压;
C 电流;
3、某十进制数的编码为5421BCD格式。这是一种。
A 有权码,最高位的权值为8 ;
B 有权码,最高位的权值为5;
C 无权码编码
4、下面具有记忆功能的逻辑电路为。
A 译码器;
B 加法器;
C 计数器;
5、逻辑运算A+ 0·A + 1·A= 。
A 0 ;
B 1 ;
C A。
6、至少个4位二进制计数器可以构成模M =2009 的计数。
A. 5
B. 4
C. 3
7、电路输出具有“0”、“1”和“悬空”状态的器件是。
A 集电极开路门;
B 三态门;
C 触发器
8、下面电路的逻辑表达式正确的是。
A Y= A ;
B Y= B ;
C Y= AB
9、根据下列输入A 、B 、输出F 的波形,则可以判断该逻辑器件是 门 A 与非; B 或非;C 异或
10、下面卡诺图所表示的最简函数是
A. B A B A F +=
B. D
A A F +=
C. AD B F
+=
三、计算题(20分)
1、下图所示电路中,求出各支路电流,和R L 功率。(10分)
2、请按位权把下列数展开并求出其十进制数的值(6分)
1)、(1001.101)2 = 2)、(9B.E)16 = 3)、(76.4)8 =
3、将下面的8421BCD 码转换成十进制数和八进制数(2分)
1) 10010011.0101 =
4、将下面的二进制数转换成八进制数和十六进制数。(2分) 11111011001.101=
四、逻辑化简和证明题:(10分)
1、化简逻辑函数:
1) ED E B ACEP BD C A D A AD AB F +++++++=(3分)
2) C AB C B BC A AC F +++=(3分)
2、用卡诺图证明下列函数相等(分别画出卡诺图)(4分):
C AB C B C A AB +=++
五、逻辑分析题:(20分)
1、根据下图的3—8译码器和与非门所示电路,请写出F 1、F 2的输出“与或”逻辑表达式(6分)
2、分析下图所示的同步时序电路,列出输出方程、驱动方程、状态方程,列状态表和画出状态图,说明当X输入不同信号时,时序电路的逻辑功能有什么不同。(14分)
六、逻辑设计题:(10分)
1、根据集成计数器74161的功能表,设计一个十字路口交通灯控制电路,输出为Y,Y值0、
1交替,循环反复,要求:
当Y=1:表示主路口绿灯,支路口红灯,持续8个时钟周期;
当Y=0:表示支路口绿灯,主路口红灯,持续4个时钟周期;
请用74161及适当门电路实现输出Y,列出计数状态转移表,画出逻辑接线图,判断自启动
情况。(74161状态表附下)(10分)