锁相环频率合成器的设计
数字锁相环的频率合成器设计
数字锁相环的频率合成器设计摘要:近几年来,无线通讯获得飞速发展。
随着其应用领域的不断扩张,市场对低功耗、低造价、高性能、高集成度的收发机的需要也越来越高。
在无线通信收发机中包含一个很重要的模块,频率合成器,它通过产生一系列与参考信号具有同样精度和稳定度的离散信号,为频率转换提供基准的本地震荡信号。
频率合成器设计的优劣直接影响到无线通信收发机的性能、成本,故其实现方式一直是一个挑战。
而本次课程设计仅考虑方案的实用性,即是实验室环境的局限性以及电子器件的价格等因素。
关键词:数字锁相环,分频,频率合成器一、选题的背景与意义随着数字电路技术的发展,数字锁相环在调制解调、频率合成、FM 立体声解码、彩色副载波同步、图象处理等各个方面得到了广泛的应用。
数字锁相环不仅吸收了数字电路可靠性高、体积小、价格低等优点,还具有对离散样值的实时处理能力,已成为锁相技术发展的方向。
锁相环是一个相位反馈控制系统,在数字锁相环中,由于误差控制信号是离散的数字信号,而不是模拟电压,因而受控的输出电压的改变是离散的而不是连续的。
本文主要介绍了仿真技术的概念、特点、发展情况及其在控制系统的应用;分析了MATLAB/SIMULINK的功能及如何在MATLAB语言提供的仿真环境SIMULINK 下实行控制系统的仿真,并对数字锁相环进行仿真。
利用计算机对控制系统进行仿真与分析,是研究控制系统的重要手段;MATLAB软件、MCGS组态软件可成功地用于控制系统的仿真、分析及监控,在科研、生产和教学等领域具有广泛的应用前景和推广价值,从上面两方面看来,本课题数字锁相环技术的matlab/simulink仿真具有一定的研究价值。
二、研究内容与拟解决的主要问题本设计从模拟锁相环研究出发,掌握锁相环的基本工作原理,了解环路失锁、捕获、跟踪过程及环路锁定条件等。
掌握数字锁相环的工作原理,并用MATLAB语言对该系统进行设计,给出数字锁相环电路各个主要模块的设计过程及仿真结果,得到该系统的顶层电路。
答辩-锁相环频率合成器的的设计与制作
将设计好的PCB板交给工厂进行制板。
焊接与组装
将元器件按照PCB板上的焊盘逐一焊 接,完成整个电路板的组装。
元器件选择与采购
元器件选择
根据电路参数和性能要求,选择合适 的电阻、电容、电感等元器件,确保 电路性能稳定可靠。
元器件采购
通过电子市场或网上商城等渠道,购 买所需的元器件,确保质量可靠、价 格合理。P源自B板设计与制作PCB板设计
使用EDA工具进行PCB板的设计,包括层数、线宽、间距等参数的设置,以及元件的布局和布线。
PCB板制作
将设计好的PCB板交给工厂进行制板,确保PCB板的品质和精度符合要求。
焊接与组装
焊接
使用电烙铁或热风枪等工具,将元器件按照PCB板上的焊盘逐一焊接,确保焊点质量良好、无虚焊、无短路。
性能评估与优化建议
性能评估
根据测试结果,该锁相环频率合成器在 输出频率、相位噪声和杂散抑制等方面 均表现出较好的性能,符合设计要求。
VS
优化建议
针对测试过程中发现的问题,建议进一步 优化电路设计,提高杂散抑制性能;同时 加强生产工艺控制,确保产品的一致性和 可靠性。
05
总结与展望
设计制作过程中的收获与不足
03
锁相环频率合成器的制作
制作流程
确定设计目标
明确频率范围、输出功率、相位噪声 等性能指标。
原理图设计
根据设计目标,使用EDA工具进行原 理图设计,包括PLL电路、VCO电路、 分频器等。
电路板布局
根据原理图,进行PCB板的布局设计, 确保信号路径短、干扰小。
元器件选型与采购
根据电路参数和性能要求,选择合适 的电阻、电容、电感等元器件,并完 成采购。
基于单片机的锁相环频率合成器设计
基于单片机的锁相环频率合成器设计1. 引言在现代通信系统和电子设备中,频率合成器是一个非常重要的电路模块,用于产生稳定的高精度时钟信号。
锁相环频率合成器是一种常用的频率合成器,它通过锁相环技术来实现输入信号与输出信号之间的频率转换。
本文将重点研究基于单片机的锁相环频率合成器设计。
2. 锁相环原理2.1 相位比较器相位比较器是锁相环中最基本的模块之一,它用于比较输入信号与反馈信号之间的相位差。
常见的相位比较器有两种类型:数字型和模拟型。
数字型相位比较器采用数字逻辑电路实现,具有高速度和稳定性;而模拟型相位比较器采用模拟电路实现,具有更高精度。
2.2 低通滤波器低通滤波器用于滤除输出信号中的高频噪声,并提供平稳且稳定的控制电压给振荡器。
在锁相环中,低通滤波器通常采用RC滤波网络或者积分放大电路来实现。
2.3 振荡器振荡器是锁相环中的核心部件,它产生稳定的输出信号,并通过反馈回路与相位比较器进行相位比较。
常见的振荡器类型有晶体振荡器、LC振荡器和压控振荡器等。
在本设计中,我们选择晶体振荡器作为基准信号源。
3. 设计流程3.1 系统框图设计首先,我们需要进行系统框图设计,确定锁相环频率合成器的基本结构和各个模块之间的连接方式。
在本设计中,系统框图主要包括相位比较器、低通滤波器、数字控制模块和输出模块。
3.2 相位比较器设计根据系统需求和性能指标,选择合适的相位比较器类型,并进行电路设计和参数选取。
在本设计中,我们选择数字型相位比较器,并采用逻辑门电路实现。
3.3 低通滤波器设计根据系统要求和频率范围选择合适的低通滤波网络或者积分放大电路,并进行电路参数计算与仿真分析。
在本设计中,我们选择RC滤波网络作为低通滤波器。
3.4 数字控制模块设计设计数字控制模块,用于控制锁相环频率合成器的工作状态和频率设置。
在本设计中,我们选择单片机作为数字控制模块的核心芯片,并通过编程来实现频率设置和状态控制。
3.5 输出模块设计设计输出模块,用于输出锁相环频率合成器产生的稳定时钟信号。
基于单片机的锁相环频率合成器设计
基于单片机的锁相环频率合成器设计摘要:本文介绍了一种基于单片机的锁相环(PLL)频率合成器设计。
该频率合成器采用了数字式频率合成技术,可实现在1MHz至40MHz的频率范围内的频率锁定。
系统采用C8051F340单片机作为主控芯片,通过程序控制实现倍频器、除频器和加减频器的频率合成,而将合成后的频率与参考信号进行比较并通过反馈控制调整产生高精度、稳定的合成信号。
实验测试表明,该频率合成器具有良好的稳定性和合成精度。
关键词:锁相环,频率合成器,单片机,数字式频率合成,反馈控制Abstract:This paper describes a design of phase-locked loop (PLL) frequency synthesizer based on single-chip microcontroller. The frequency synthesizer integrates the digital frequency synthesis technology and can achieve frequency lock within the frequency range of 1MHz to 40MHz. The system usesC8051F340 single-chip microcontroller as the main control chip, which controls the frequency synthesis of the multiplier, frequency divider and adder/subtractor through programming. The synthesized frequency is compared with the reference signal and feedback control is used to adjust the generated frequency to achieve high-precision and stable synthesis signal. Experimental tests show that the frequency synthesizer has good stability and synthesis accuracy.Keywords: Phase-locked loop, frequency synthesizer, single-chip microcontroller, digital frequency synthesis, feedback control正文:引言锁相环(PLL)频率合成器是一种常用的高频信号源。
基于cd4046锁相环的数字频率合成器电路设计
基于cd4046锁相环的数字频率合成器电路设计1. 介绍在当今的数字电子领域,频率合成器扮演着至关重要的角色,它可以将一个基础频率信号合成出多个频率信号,广泛应用于收音机、数字通信、无线电、雷达等领域。
本文将重点讨论基于cd4046锁相环的数字频率合成器电路设计,以及CD4046的基本工作原理和性能特点。
2. 基础原理CD4046作为一种锁相环集成电路,它由相位比较器、环路滤波器和振荡器组成。
在频率合成器中,CD4046可以将输入信号频率合成成另一个输出频率信号,并且具有较高的信号锁定能力。
其基本工作原理是根据输入信号频率与振荡器输出信号频率之间的差值,不断调节振荡器输出频率,直至二者频率相同,从而实现信号的合成。
3. 设计步骤(1) 确定合成频率范围:根据实际需求确定所需合成频率范围,进而选择合适的分频倍数和振荡器参数。
(2) 选择振荡器电路:根据合成频率范围选择合适的振荡器电路和频率合成器芯片,CD4046是目前较为常用的选择之一。
(3) 进行电路仿真:使用电路仿真软件对设计电路进行仿真和调试,确保电路工作稳定和合成频率准确。
(4) 调节环路参数:根据实际需求调节环路参数,如环路带宽和环路增益,以实现更精准的频率合成效果。
4. 性能分析CD4046锁相环具有较高的抗干扰能力和频率稳定性,能够在一定程度上抵抗外部环境干扰和波动。
其响应速度较快,能够实现快速锁定输入信号频率,并且具有较高的合成精度和稳定性,适用于多种频率合成场景。
5. 个人观点在设计数字频率合成器时,选择合适的频率合成器芯片对电路性能起着至关重要的作用。
CD4046锁相环作为一种可靠的集成电路芯片,具有较高的性能和稳定性,是设计高质量数字频率合成器的重要选择之一。
在实际应用中,需要根据具体需求合理设计振荡器电路和调节环路参数,以实现更加精准和稳定的频率合成效果。
总结:本文对基于CD4046锁相环的数字频率合成器电路设计进行了全面评估和探讨,介绍了其基本工作原理、设计步骤、性能分析和个人观点,并对其在数字频率合成器设计中的重要性进行了强调。
基于CD4046锁相环的频率合成器设计
三、确定电路组成方案
原理框图(图1)如下,锁相环路对稳定度的参考振动器锁定,环内串接可编程的分频器,通过改变分频器的分配比N,从而就得到N倍参考频率的稳定输出。晶体振荡器输出的信号频率f1,经固定分频后(M分频)得到基准频率f2,输入锁相环的相位比较器(PC)。锁相环的VCO输出信号经可编程分频器(N分频)后输入到PC的另一端,这两个信号进行相位比较,当锁相环路锁定后得到:
图2 1——999分频器
五、锁相环参数设计
本设计中,M固定,N可变。基准频率f2定为100Hz,改变N值,使N=7001~7999,则可产生f2=700.1KHz—799.9KHz的频率范围。锁相环锁存范围:
fmax=800.00KHz
fmin=700.00KHz
则fmax/fmin=1.1
使用相位比较器PC2
(三)、N分频的设计
根据本次课程设计的要求,需设计一个N=7000-7999的分频计。通过方案的比较采用四块CD4522构成。CD4522是可预置数的二一十进制1/N减计数器。其引脚见附录。其中D1-D4是预置端,Q1—Q4是计数器输出端,其余控制端的功能如下:
PE(3)=1时,D1—D4值置进计数器EN(4)=0,且CP(6)时,计数器(Q1—Q4)减计数;CF(13)=1且计数器(Q1—Q4)减到0时,QC(12)=1 Cr(10)=1时,计数器清零。
3、拨动拨码盘,测输出频率
拨码盘
输出频率f(Hz)
输出波形
7000
700.00K
方波
7001
700.10K
方波
7051
705.10K
方波
7551
755.10K
锁相环频率合成器的原理与设计
2.1对于现代移动通信中的移动台来说,频率合成器是由锁相环路(PLL)构成的。
锁相环是一种相位负反馈系统,它利用环路的窄带跟踪与同步特性将鉴相器一端VCO的输出相位与另一端晶振参考的相位保持同步,实现锁定输出频率的功能,同时可以得到和参考源相同的频率稳定度。
一个典型的频率合成器原理框图如图1所示。
设晶振的输出频率为f r,VCO输出频率为fo,(1)其中R和N分别为参考分频器和主分频器的分频比,在外部设置并行或串行数据控制分频比,就可以产生出所需要的频率信号。
用锁相环构成的频率合成器具有频率稳定度高、相位噪声随着大规模集成电路的应用,参考分频器、鉴相器和主分频器以及进行程序控制的寄存器能够集成在一块芯片中,如图1中虚线框所示,这样整个电路就仅由一个PLL芯片、一片晶振、一片VCO以及环路滤波器等分立元件组成,大大锁相环是传递相位的闭环系统,只要研究环路的相位数学模型或其基本方程就可以获得环路的完整性能。
根据图1所示,设θi为晶振经R分频器分频之后的相位,θo为VCO输出相位,θo为VCO经N分频器分频之后的相位,θe为鉴相器的输出相位,环路的基本函数可以表示为:(1)2.2(1)在目前应用的小型频率合成器电路中,广泛采用电流泵型数字式鉴频鉴相器,其输出为数字的电流信号I(t),I(t)的宽度反映了两输入信号的相位差值,极性则反映了两输入信号的相位差的正负。
在鉴相器之后的环路滤波器将电流信号转变为电压,控制VCO的变化。
它具有(2)环路滤波器有无源和有源两种形式,考虑到体积与噪声等因素,在手机中一般采用无源三阶环路滤波器。
具体电路如图2该滤波器是由C C2、R R成的辅助滤波器所合成,可以将电流泵鉴相器输出的鉴相电流转换成控制电压。
辅助滤波器的作用是抑制鉴相频率的输出纹波,而对整个滤波器的极点没有影响,所以在推算环路方程时,可以不做考虑。
C C R该环路为三阶环路,在工程上可以进行近似,当满足C C10时,这一传递函数与采用理想积分滤波器的环路闭环传递函数完全相同,所以,采用该滤波器的辅助滤波器的选取以不影响环路带宽和截止频率要低于鉴相频率为度,但应注意C上包含了VCO变容管的并联电容,所以实际的C3 环路中相位噪声和锁定在通信接收机中,频率合成器的相位噪声是影响接收机性能的因素之一。
pll频率合成与锁相电路设计
pll频率合成与锁相电路设计频率合成与锁相电路设计是电子工程中非常重要的主题。
频率合成是指通过组合不同频率的信号来生成新的频率信号的技术。
而锁相电路是一种控制系统,用于将一个振荡器的输出信号与另一个参考信号进行比较,并调整振荡器的频率,使其与参考信号同步。
下面我将从频率合成和锁相电路设计两个方面来详细解释。
首先,频率合成是通过将不同频率的信号进行合成来生成新的频率信号。
这可以通过数字信号处理技术或者模拟电路来实现。
在数字信号处理中,可以使用相位锁定环(PLL)来实现频率合成。
PLL是一种反馈系统,它通过比较输入信号和反馈信号的相位差来调整振荡器的频率,从而实现频率合成。
另一种常见的频率合成方法是使用分频器和相位加减器来实现频率倍增或者分频。
在模拟电路中,可以使用混频器和滤波器来实现频率合成。
其次,锁相电路是一种控制系统,用于将一个振荡器的输出信号与另一个参考信号进行比较,并调整振荡器的频率,使其与参考信号同步。
锁相电路通常包括相位比较器、环路滤波器、控制电压发生器和振荡器等组件。
相位比较器用于比较输入信号和参考信号的相位差,然后通过环路滤波器和控制电压发生器来调整振荡器的频率,使其与参考信号同步。
锁相电路在通信系统、雷达系统和惯性导航系统等领域有着广泛的应用。
在设计频率合成和锁相电路时,需要考虑许多因素,包括振荡器的稳定性、相位噪声、环路带宽、锁定时间等。
此外,还需要考虑电源噪声抑制、温度漂移补偿、环路稳定性分析等问题。
因此,频率合成和锁相电路的设计需要综合考虑电路设计、信号处理、控制系统等多个方面的知识。
总之,频率合成和锁相电路设计涉及到广泛的知识领域,包括信号处理、控制系统、电路设计等。
在实际应用中,需要根据具体的要求和限制来选择合适的设计方案,并进行系统级的分析和优化。
希望这个回答能够帮助你更好地理解频率合成和锁相电路设计。
锁相频率合成器的设计
锁相频率合成器的设计
锁相频率合成器是一种电子设备,用于产生高精度、稳定的时钟信号。
它的设计基于锁相环(PLL)的原理,能够将输入的参考时钟信号锁定到输出时钟信号的频率,从而实现精确的频率合成。
锁相频率合成器的基本组成包括相锁环、参考时钟源、振荡器、分频器、相位检测器和控制电路等部分。
其中,相锁环是核心部件,其工作原理为将参考时钟信号和振荡器输出的信号进行比较,通过相位检测器不断调整振荡器的频率和相位,使其与参考时钟信号同步。
在设计锁相频率合成器时,需要考虑多种因素,如稳定性、相位噪声、抖动、锁定时间、输入输出频率范围等。
为了实现高精度的频率合成,通常会采用高品质的元器件和优化的电路设计,同时还需要进行严格的测试和调试。
锁相频率合成器广泛应用于通信、测量、计算机和工业控制等领域,为各种设备和系统提供高精度的时钟信号支持。
随着技术的不断进步,锁相频率合成器的设计也在不断升级和完善,以满足更加严格的应用需求。
- 1 -。
基于锁相环的频率合成器的设计
基于锁相环的频率合成器的设计随着现代技术的进展,具有高稳定性和精确度的频率源已经成为通信、雷达、仪器仪表、高速计算机及导航系统的主要组成部分。
高性能的频率源可通过频率合成技术获得。
随着大规模的进展,锁相式频率合成技术占有越来越重要的地位。
由一个或几个高稳定度、高精确度的参考频率源通过数字锁相频率合成技术可获得高品质的离散频率源。
1 锁相环频率合成器的原理1.1 锁相环原理锁相环(PLL)是构成频率合成器的核心部件。
主要由相位(PD)、压控(VCO)、环路(LP)和参考频率源组成。
锁相环是一种利用外部输入的参考信号控制环路内部振荡信号反馈控制。
他的被控制量是相位,被控对象是压控振荡器。
1所示,假如锁相环路中压控振荡器的输出信号频率发生变幻,则输入到相位比较器的信号相位θv(t)和θR(t)必定会不同,使相位比较器输出一个与相位误差成比例的误差Vd(t),经环路滤波器输出一个缓慢变幻的直流电压Vc(t),来控制压控振荡器输出信号的相位,使输入和输出相位差减小,直到两信号之间的相位差等于常数。
此时,压控振荡器的输出信号频率和输入信号频率相等,且环路处于锁定状态。
1.2 锁相环频率合成器原理2所示,锁相环频率合成器是由参考频率源、参考分频器、相位比较器、环路滤波器、压控振荡器、可变分频器构成。
参考分频器对参考频率源举行分频,输出信号作为相位比较器参考信号。
可变分频器对压控振荡器的输出信号举行分频,分频之后返回到相位比较器输入端与参考信号举行比较。
当环路处于锁定时有f1=f2,由于f1=fr/M,f2=fo/N,所以有fo=Nfr/M。
只要转变可变分频器的分频第1页共3页。
锁相环频率合成器的原理与设计
锁相环频率合成器的原理与设计2.1 锁相环的基本原理和基本公式对于现代移动通信中的移动台来说,频率合成器是由锁相环路(PLL)构成的。
锁相环是一种相位负反馈系统,它利用环路的窄带跟踪与同步特性将鉴相器一端VCO的输出相位与另一端晶振参考的相位保持同步,实现锁定输出频率的功能,同时可以得到和参考源相同的频率稳定度。
一个典型的频率合成器原理框图如图1所示。
设晶振的输出频率为fr,VCO输出频率为fo,则它们满足公式:(1)其中R和N分别为参考分频器和主分频器的分频比,在外部设置并行或串行数据控制分频比,就可以产生出所需要的频率信号。
用锁相环构成的频率合成器具有频率稳定度高、相位噪声小、电路简单易集成、易编程等特点。
随着大规模集成电路的应用,参考分频器、鉴相器和主分频器以及进行程序控制的寄存器能够集成在一块芯片中,如图1中虚线框所示,这样整个电路就仅由一个PLL芯片、一片晶振、一片VCO以及环路滤波器等分立元件组成,大大减小了体积,也降低了设计难度。
下面对锁相环同步状态下的线性性能进行分析。
锁相环是传递相位的闭环系统,只要研究环路的相位数学模型或其基本方程就可以获得环路的完整性能。
根据图1所示,设θi为晶振经R分频器分频之后的相位,θo为VCO输出相位,θ’o为VCO经N分频器分频之后的相位,θe为鉴相器的输出相位,环路的基本函数可以表示为:(1)闭环传递函数:2.2 锁相环的设计(1)鉴相器在目前应用的小型频率合成器电路中,广泛采用电流泵型数字式鉴频鉴相器,其输出为数字的电流信号I(t),I(t)的宽度反映了两输入信号的相位差值,极性则反映了两输入信号的相位差的正负。
在鉴相器之后的环路滤波器将电流信号转变为电压,控制VCO的变化。
它具有以下特点:①环路的相位锁定性能具有理想二阶环的特性。
②输出纹波小。
③具有鉴频鉴相的功能,鉴相范围宽,捕捉带等于同步带。
④便于集成,调整方便,性能可靠。
(2)环路滤波器环路滤波器有无源和有源两种形式,考虑到体积与噪声等因素,在手机中一般采用无源三阶环路滤波器。
锁相频率合成器的设
摘要频率源是现代通信系统的心脏,其稳定与否直接影响到系统的正常工作。
现代通信系统对于稳定的频率源的需求也越来越广泛,而频率稳定度问题则已成为许多现代通信系统和设备的一个关键性技术问题。
如今锁相技术以其独特和优良的性能在调制解调、频率合成、FM立体声解码等方面普遍应用。
锁相环路具有载波跟踪特性,作为一个窄带跟踪滤波器,可以提取淹没在噪声之中的信号;用高稳定的参考振荡器锁定,可以提供一系列频率高稳定的频率源。
本文主要讨论了基于锁相环的宽带调频电路的设计问题。
以MOTOROLA 公司生产的大规模集成芯片MC145146为核心元件,配以周边MC12017,MC1648等器件,设计了可以与宽带调频电路接口的锁相环,软件部分采用单片机控制频率的编辑和显示,更加直观和方便。
关键词:锁相环、频率合成器、鉴相器、调频ABSTRACTThe frequency source is the key specification of a modem communication system. The modern communication systems require more and more stable frequency source, and the problem of the frequency stability has become a key technique problem of most electronic instruments. The PLL circuits are global used in modulation and demodulation、frequency synthesize、FM stereo decode and so on. The PLL circuits has the characteristic of carrier track. As a narrow band fitter, it can pick up the signal which is submerged in the noise. When it is locked with a high-stable reference oscillator, it can be a high-stable frequency source which can offer series of frequency. This paper mainly discusses the design problems of broadband frequency modulation circuits based on PLL. With the main devices MC145146、MC12017、MC1648 which are manufactured by MOTOROLA. The work includes designing a PLL which is able to interface with a broadband frequency modulation circuits, making the corresponding hardware and finishing the testing of the hardware.Key words: PLL ; frequency-synthesizer;phase detector;modulation目录第1章绪论 (1)1.1锁相技术的发展概况 (1)1.2频率综合技术及其发展 (1)1.3锁相环路的工作特点 (3)1.4设计任务与实现方案 (3)第2章锁相频率合成器的设计 (5)2.1锁相频率合成器 (5)2.1.1 锁相环路的基本组成 (5)2.1.2 使用前置分频器的锁相频率合成器的组成 (6)2.1.3 变模分频锁相频率合成器 (6)2.2基于MC145146的锁相频率合成器的设计 (8)2.2.1 频率合成芯片MC145146及其外接部分的设计 (9)2.2.2 环路滤波器的设计 (12)2.2.3 压控振荡器的设计 (13)2.2.4 前置预分频器的设计 (15)2.3本设计中参数的确定 (16)2.4本章小结 (18)第3章单片机控制部分 (19)3.1单片机控制的原理 (19)3.2单片机控制部分主要程序模块的处理流程图 (21)3.3本章小结 (23)结论 (24)参考文献 (25)致谢 (27)附录A 全电路原理总图 (28)第1章绪论1.1 锁相技术的发展概况锁相技术是实现相位自动控制的一门学科。
锁相式数字频率合成器设计
信息科学与技术学院通信原理课程设计课题名称:数字频带通信系统的建模与设计学生姓名:王太程2011508199学院:信息科学与技术学院专业年级:电子信息工程2011级指导教师:钟福如讲师完成日期:二○一四年七月十日目录第0章引言 (2)第1章 (4)1.1 设计任务要求及方案论证 (4)1.1.1 任务要求 (4)1.1.2 锁相环频率合成的原理 (4)1.1.3锁相环频率的合成与应用(调制与解调) (6)1.1.4锁相环在调制中的应用 (7)1.1.5 锁相环在解调中的应用 (8)1.1.6 锁相环在频率合成电路中的应用 (9)1.2 仿真工具SYSTEMVIEW简介 (9)1.3 电路的设计与调试 (10)1.3.1 三环式锁相环频率合成电路 (10)第2章 (12)2.1 仿真的结果及分析 (12)第3章 (14)参考文献 (15)第0章引言锁相环(Phase Lock Loop),简称PLL,是一种利用外部输入的参考信号控制环路内部振荡信号反馈控制电路。
他的被控制量是相位,被控对象是压控振荡器。
如果锁相环路中压控振荡器的输出信号频率发生变化,则输入到相位比较器的信号相位θv(t)和θR(t)必然会不同,使相位比较器输出一个与相位误差成比例的误差电压Vd(t),经环路滤波器输出一个缓慢变化的直流电压Vc(t),来控制压控振荡器输出信号的相位,使输入和输出相位差减小,直到两信号之间的相位差等于常数。
此时,压控振荡器的输出信号频率和输入信号频率相等,且环路处于锁定状态。
锁相环是构成频率合成器的核心部件。
主要由相位比较器(Phase Discriminator)、压控振荡器(Voltage Control Oscillator)、环路滤波器(Loop Filter)组成。
锁相环路是一个能跟踪输入信号相位的闭环自动控制系统。
锁相环路系统在各个领域都有很多的用途,发展将势不可挡。
锁相环路在宇宙飞行目标的跟踪、遥测和遥控、电视接收机、电动机转速控制、自动跟踪调谐等领域都有更好的发展。
锁相式数字频率合成器的设计实验报告解析甄选范文
锁相式数字频率合成器的设计实验报告解析实验四锁相式数字频率合成器的设计一. 实验目的1. 掌握锁相环及频率合成器原理。
2. 利用数字锁相环CD4046设计制作频率合成器。
3. 利用有源滤波器将CD4046输出方波。
二. 实验仪器1. DSO-2902示波器/逻辑分析仪一台 2. 模拟信号源一台 3. 锁相环电路板一个 4. 微机一台5. 微机专用直流电源一台 三. 实验原理1.锁相频率合成器原理锁相频率合成器是基于锁相环路的同步原理,由一个高准度、高稳定度的参考晶体振荡器,合成出许多离散频率。
即将某一基准频率经过锁相环(PLL )的作用,产生需要的频率。
原理框图如图4-1所示。
图4-1 锁相环原理框图由图4-1可知,晶体振荡器的频率i f 经M 固定分频后得到步进参考频率REF f ,将REF f 信号作为鉴相器的基准与N 分频器的输出进行比较,鉴相器的输出d U 正比与两路输入信号是相位差,d U 经环路滤波器得到一个平均电压c U ,c U 控制压控振荡器(VCO )频率0f 的变化,使鉴相器的两路输入信号相位差不断减小,直到鉴相器的输出为零或为某一直流电平,这时称为锁定。
锁定后的频率为0//i REF f M f N f ==即()0/i REF f N M f N f ==⋅。
当预置分频数N 变化时,输出信号频率0f 随着发生变化。
锁相环中的滤波器时间常数决定了跟随输入信号的速度,同时也限制了锁相环的捕捉范围,详细原理见参考书。
2.CD4046锁相环工作原理数字锁相环CD4046由两个鉴相器、一个压控振荡器、一个源极跟随器和一个齐纳二极管组成。
鉴相器有两个共用输入端INPCA和INPCB,输入端INPCA既可以与大信号直接匹配,又可直接与小信号相接。
自偏置电路可在放大器的线性区调整小信号电压增益。
鉴相器Ⅰ为异或门,鉴相器Ⅱ为四组边沿触发器。
由于CD4046的两个鉴相器输入信号均为数字信号,所以称CD4046位数字锁相环。
锁相环CD4046设计频率合成器
目录一、设计和制作任务 (3)二、主要技术指标 (3)三、确定电路组成方案 (3)四、设计方法 (4)(一)、振荡源的设计 (4)(二)、N分频的设计 (4)(三)、1KHZ标准信号源设计(即M分频的设计) (5)五、锁相环参数设计 (6)六、电路板制作 (7)七、调试步骤 (8)八、实验小结 (8)九、心得体会 (9)十、参考文献 (9)附录:各芯片的管脚图 (10)锁相环CD4046设计频率合成器内容摘要:频率合成是以一个或少量的高准确度和高稳定度的标准频率作为参考频率,由此导出多个或大量的输出频率,这些输出的准确度与稳定度与参考频率是一致的。
在通信、雷达、测控、仪器表等电子系统中有广泛的应用,频率合成器有直接式频率合成器、直接数字式频率合成器及锁相频率合成器三种基本模式,前两种属于开环系统,因此是有频率转换时间短,分辨率较高等优点,而锁相频率合成器是一种闭环系统,其频率转换时间和分辨率均不如前两种好,但其结构简单,成本低。
并且输出频率的准确度不逊色与前两种,因此采用锁相频率合成。
关键词:频率合成器CD4046一、设计和制作任务1.确定电路形式,画出电路图。
2.计算电路元件参数并选取元件。
3.组装焊接电路。
4.调试并测量电路性能。
5.写出课程设计报告书二、主要技术指标1.频率步进 1kHz2.频率稳定度f ≤1KHz3.电源电压 Vcc=5V三、确定电路组成方案原理框图如下,锁相环路对稳定度的参考振动器锁定,环内串接可编程的分频器,通过改变分频器的分配比N,从而就得到N倍参考频率的稳定输出。
晶体振荡器输出的信号频率f1,经固定分频后(M分频)得到基准频率f1’,输入锁相环的相位比较器(PC)。
锁相环的VCO输出信号经可编程分频器(N分频)后输入到PC的另一端,这两个信号进行相位比较,当锁相环路锁定后得到:f1/M=f1’=f2/N 故f2=Nf’1 (f’1为基准频率)当N变化时,或者N/M变化时,就可以得到一系列的输出频率f2。
锁相环频率合成器的设计-相关资料-仿真结果-论文参考62483
锁相环频率合成器的设计摘要:在通信领域中,锁相环频率合成器起着越来越重要的角色。
此论文是一篇介绍基于PROTEL的锁相环频率合成器设计的有关文章。
频率合成器是一个系统,最初产生的一系列频率为参考频率的整数倍,参考频率通常是固定的。
这样的合成器称为整数N 频率合成器。
频率合成器技术也不断前进,出现也很多新型的频率合成电路,并在通信电路中得到广泛使用。
锁相环由鉴相器、环路滤波器和压控振荡器组成。
频率合成一个或少量的高准确度高稳定的标准频率作为参考频率,由此导出多个或大量的输出频率.这些输出频率的准确度和稳定度和参考频率是一致的,频率合成器就是用来产生这些频率的部件.关键词:PROTEL 、锁相环、频率合成器、鉴相器The design of phase-locked loop frequency synthesizer Abstract: In the field of communications, phase-locked loop frequency synthesizer is playing an increasingly important role. This paper is an introduction of the design of PROTELPLL-based frequency Synthesis is a system, initially the frequency of a series of reference for the entire frequency several times, the reference frequency is usually fixed. This synthesizer called integer N Synthesis. Synthesis technology is constantly advancing, there are a lot of new frequency synthesizer circuit, and in the communications circuits are widely used. synthesizer .Phase-locked loop is componented by the phase detector, loop filter and VCO. Synthesis is that one or a small number of high-accuracy high-stability frequencys standard as a reference frequency, which derived more than a large number of output frequencys. The accuracy and stability of these output frequencys is consistented with the reference frequency, the frequency synthesizer is used to generate these frequency.Key words: PROTEL、Phase-locked loop 、Frequency synthesizer 、Phase detector第一章 锁相环路设计基础这一部分首先阐明了锁相环的基本原理及构成,导出了环路的相位模型和基本方程,概述了环路的工作过程,1.锁相环基本原理锁相环(PLL )是一个相位跟踪系统。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
PDF 文件使用 "pdfFactory Pro" 试用版本中应用的一些 ,用于从(可能带有噪声的)有用信号里 提取时钟信号。在这样的应用中,抑制噪声很 重要。 的频率综合是一个完全不同的应用,此 而 时,不关心参考噪声,但是综合器应用能够快 速地从一个频率跳变到另一个频率,因此,最 相关的是捕获时间。
PDF 文件使用 "pdfFactory Pro" 试用版本创建
n n
确定滤波器的元件值。 的值可任意选择,但选择的值应使两个电阻 值的取值较合理(千欧姆 兆欧姆范围内)。
PDF 文件使用 "pdfFactory Pro" 试用版本创建
n
此值只对
mean有效。
PDF 文件使用 "pdfFactory Pro" 试用版本创建
n
n
n
确定环路滤波器。首先必须选择合适的环路滤 波器类型。最简单的一般是采用无源比例积分 滤波器。如果想要一个无限的捕获范围,则可 选择有源比例积分滤波器。 给定了 ωn , ζ , K 0 , K d , N 就可计算两个时间常 数了。 设计进入第 步。
ωn max = ωn min N max ζ max , = N min ζ min N max N min
PDF 文件使用 "pdfFactory Pro" 试用版本创建
n
n
阻尼因子介于 之间是最适宜的,只要分 频比变化不大,阻尼因子的变化是可以接受 的,例如,当 变化 倍时,大约变化 倍, 这个变化是可以容忍的。 应该避免ζ发生很大变化,因为在那种情况下 得到的最小的ζ会使环路开始振荡,而最大的 ζ使系统响应缓慢。若N在很大范围内变化 时,常常要给PLL强制定义多个频率范围,然 后根据情况,相应地切换频率范围。
n
由捕获带和阻尼因子计算自然频率,设计进入 第 步
PDF 文件使用 "pdfFactory Pro" 试用版本创建
n
给定捕获时间,计算自然频率,设计进入第 步。
PDF 文件使用 "pdfFactory Pro" 试用版本创建
n
给定最大捕获时间,计算滤波器的时间常数 τ1(或τ1 +τ2 )。
PDF 文件使用 "pdfFactory Pro" 试用版本创建
n
计算自然频率。
PDF 文件使用 "pdfFactory Pro" 试用版本创建
n
计算滤波器的时间常数τ2。
PDF 文件使用 "pdfFactory Pro" 试用版本创建
n
n
集成电路的生产商已经提供了在 机上可 以运行的设计工具,如 发布的一个程序 可以用来设计采用流行的集成电路 等系列的 系统。 以下即为设计流程:
PDF 文件使用 "pdfFactory Pro" 试用版本创建
n
为确定自然频率,此时考虑 的动态特性, 即输入信号频率变化或分频比 变化时 的 动态响应。有三种情况: 频率综合器(希望快速反应),用 p来确定 的剩余参数,流程进入第 步; 频率综合器(产生很多频率),用捕获带作为 关键参数,流程进入第 步;
PDF 文件使用 "pdfFactory Pro" 试用版本创建
PDF 文件使用 "pdfFactory Pro" 试用版本创建
n
是否需要 提供噪声抑制。例如,若是需要 构建频率综合器,即可忽略噪声,不需要考虑 一些参数,如噪声带宽 L。但若要抑制噪声, 则要考虑 L和相关的参数。如果关心噪声,则 进入第 步,否则跳至第 步。
ωn max = ωn min N max ζ max , = N min ζ min N max N min
PDF 文件使用 "pdfFactory Pro" 试用版本创建
n
确定阻尼因子。当 为常量时,ζ也保持为常 量,并且可以取任意值。对于常量N,ζ取为 0.7为最佳,此时,PLL的响应的Butterworth 响应。当N为变量时,可取当N=Nmean时的ζ为 0.7。
n
现在需要规定噪声带宽 L之间有如下关系
n
n n
n
Bi SNRL = SNRi 2 BL 选择 L应使环路信噪比大于某个最小值,典型情 况为 ( )。 输入信噪比 i可以估计一个值或是测量出来。 输入端的噪声带宽 i是信号源的带宽可是前置滤 波器的带宽。 若分频比 为变量,因 L与ωn和ζ都有关,此时 仍取 mean
n
n
确定分频比,在一些应用中,输出频率 2总是 等于输入频率 1 ,此时分频比为 。当用于 频率综合器时,可定义其取值范围 ( min max)。 自然频率和阻尼因子理论上都是随 的变化而 变化的,为简化设计,可取 mean为
N mean = N min N max
PDF 文件使用 "pdfFactory Pro" 试用版本创建
PDF 文件使用 "pdfFactory Pro" 试用版本创建
n
n
因此,要给每个 系统一个优化结果的设计 过程很困难,但可以根据一个设计流程来进行 设计过程。 这个设计流程不是适用于所有 的普遍工 具,但至少可以算作一系列设计提示,而且, 在大多数设计过程中, 的设计是一个迭代 的过程,可以从一些初始的假设入手,但可能 以最后的设计结果不能接受为结束,因为可能 一个或多个参数超出了计划范围,此时可以改 变前提条件重复这个流程,直到满足要求。
PDF 文件使用 "pdfFactory Pro" 试用版本创建
n
分频比设为
变化,对于分频比为
N mean = N min N max ≈
为了优化 ,此时设ζ=0.7,见第3步。
PDF 文件使用 "pdfFactory Pro" 试用版本创建
n
其它更一般的情况,捕获时间和捕获带都不是 要的关注参数,则指定其它最有意义的指标。 比较简单的方式是设定这样一个指标,即假设 锁定时间 L(即快捕时间)或者直接指定自然 频率,则流程进入第 步。
PDF 文件使用 "pdfFactory Pro" 试用版本创建
n
n
反馈支路包括一个 分频器的锁相环的相位传 输函数为:
K0 Kd F s N Θ2 s H s = = Θ1 s s + K0 Kd F s N
PDF 文件使用 "pdfFactory Pro" 试用版本创建
n
自然频率和阻尼因子理论上都是随 的变化而 变化的,这两个参数为变化近似为 1 N ,即 有
PDF 文件使用 "pdfFactory Pro" 试用版本创建
n
规定 的输入和输出频率,输入和输出频率 可能都是常数,或者一个或两个是变量,可以 设为 1min和 1max, 2min和 2max。
PDF 文件使用 "pdfFactory Pro" 试用版本创建
n
反馈支路包括一个 分频器的锁相环的相位传 输函数为:
K0 Kd F s N Θ2 s H s = = Θ1 s s + K0 Kd F s N
PDF 文件使用 "pdfFactory Pro" 试用版本创建
n
自然频率和阻尼因子理论上都是随 的变化而 变化的,这两个参数为变化近似为 1 N ,即 有
n n n
n
n
设计要求: 产生频率: 频率,间隔为 ; 器件: 锁相环( ),计数 器(或分频器),电阻,电容; 滤波器:采用无源比例积分滤波器(无源滞后 超前结构); 电源电压 DD 。
PDF 文件使用 "pdfFactory Pro" 试用版本创建
n
决定输入、输出频率范围:输入频率为固定值 。输出频率范围在 。
PDF 文件使用 "pdfFactory Pro" 试用版本创建
n
n
应该选择 鉴相器(或乘法器)。其中乘 法鉴相器要从相应器件的数据表中选取鉴相器 的增益。若选择 ,并且采用单电源供电 UB K = 时, 可表示为 d π ,其中 为电源电 压。若使用双电源供电时,或者当 在明 显不等于电源电压的电平处饱和时,使用下式 计算增益。 U sat + − U sat − Kd = π 其中 的输出信号没有达到最大电源摆幅 而是在某个高电平和低电平处达到饱和。 然后进入第 步
u f max u f min
确定 的外部元件值,通常情况下,数据手 册就可以找到如何选择的求法。
PDF 文件使用 "pdfFactory Pro" 试用版本创建
n
计算自然频率,由噪声带宽和阻尼因子求得
ωn BL = 2 1 ζ + 4ζ
PDF 文件使用 "pdfFactory Pro" 试用版本创建
n
一定要通过 抑制噪声。在噪声存在的情况 下,各种数字鉴相器的行为各不相同。在可能 缺少参考(输入)信号 1的沿情况下,沿敏感 的鉴相器,如 触发型或 就会一直停在某 个特定状态。但是当缺少 1沿的时候, 鉴相器的平均输出信号 d将一直保持为 。另 一个选择是乘法鉴相器,因为这种检测器对电 平敏感,其性能与 鉴相器相似。如果缺 少 1的沿,那么流程进入第 步,否则进入第 步。
PDF 文件使用 "pdfFactory Pro" 试用版本创建
n
n
选择鉴相器,因为参考输入端的噪声可以忽略 不计,最好选择 鉴相器。 U B (单电源供电) 计算其检测增益
Kd =
π
PDF 文件使用 "pdfFactory Pro" 试用版本创建