1v附近下电源电压的运放和启动电路的CMOS带隙基准电路设计

合集下载

一种CMOS带隙基准的软启动电路设计

一种CMOS带隙基准的软启动电路设计

( 系统加 电后 , 1 ) 只要 E N是低 电平 , 电路产生偏置 电
v C c

V C C
lI与 V C aB 、 C
CI与 V C oo ) C
图 4S A T中 的偏 置 电流 T R


工作 , 当 在某一个值 时 , 电流 达 到峰值 ( 的具 体 两者
电路上 电后 ,T R S A T为基准源 的补偿 电容提供 充电 电流 , 启动带隙基准 电路 , 并在启动后 , 关断充 电电流 。 它
2 仿真验证
对 电路 进行 了性 能 指标 的仿 真 验 证 。模 型 基 于
3 2

种 C O 带隙基准的软启动电路设计 MS
电子 质量 ( 1第0 期) 22 6 0
T ¨^蹲 E

参考文献 :



嚣 ’ ,

图 8V C 3O T MP 2 ℃ , d / TS F , 动 特性 曲线 图 C = .V,E = 5 Mo e T ,S,F启 - - =
[ R N O - R .ur te i et w vl g,w 1 I C N MO A G AC r n fc n, o ae o ] e i l o t l
d o - u euaosD] h h ss t naGeri nt rp o t g ltr[ . D T ei A l t: ogaI s — r P , a i
t t fT c n lg ,9 67 7 . u eo e h oo y 1 9 :6— 9
[] AY PR, YE HU TPJ ayi a dD s n 2GR ME R R G, RS . l s n e i An s g o n lg nertdCrut[ .o r dt nNe ok: f ao tgae i i M] ut E io . w Y r A I c s F h i

CMOS_带隙基准源的设计(IC课程设计报告)

CMOS_带隙基准源的设计(IC课程设计报告)
VREF=VBE+MVT 将上式对温度T微分,并在室温下等于零(输出电压在室温下的理论温度系 数为零),解得常数M的值。
1
图 1、带隙基准电压源原理示意图(选自 Analysis and Design of Analog Integrated Circuits)
2
3 设计过程 3.1 电路结构
图 2、带隙基准电路中运算放大器的电路结构
《IC 课程设计》报告
——模拟部分
CMOS 带隙基准源的设计
华中科技大学电子科学与技术系 2004 级学生 张青雅
QQ:408397243 Email:zhangqingya@
2007 年秋大四上学期 IC 课程设计报告
1
目录
1 设计目标........................................................................................................................................1 2 介绍 ...............................................................................................................................................1 3 设计过程........................................................................................................................................3
LambdaN=0.0622 由跨导公式可以算出:

带隙基准电路设计与仿真

带隙基准电路设计与仿真

带隙基准电路设计与仿真带隙基准电路是一种用于产生稳定电压参考的电路,它的工作原理是利用带隙参考电压源的稳定性,将其转换为稳定的输出电压。

在电子设备中,带隙基准电路被广泛应用于各种需要稳定参考电压的场合,如模拟电路中的比较器、放大器、ADC、DAC等。

1.确定设计指标和要求:首先需要确定带隙基准电路的设计指标和要求,包括输出电压的精度、波动、温漂等。

这些指标将直接影响到整个电路的设计和性能。

2.选择合适的带隙参考电压源:带隙参考电压源是带隙基准电路的核心部分,选择合适的电压源对于整个电路的性能至关重要。

常见的带隙参考电压源有基准二极管电压源、基准电流源和温度补偿电压源等。

3.设计和优化调整电路:调整电路用于校准输出电压,使其达到所需的精度,也可以用于调整输出电压的温度系数。

调整电路通常由运放、电阻网络和校准电压源等组成,通过合理选择和设计这些元件,可以优化整个电路的性能。

4.进行仿真和优化:在设计结束后,需要进行电路的仿真和优化。

通过仿真可以验证电路的性能,并进行参数调整和优化,以满足设计指标和要求。

5.制作原型并测试:在设计和仿真完成后,可以制作原型并进行测试。

测试结果将反馈给设计人员,并根据需要进行进一步的调整和优化。

设计带隙基准电路需要综合考虑电路的稳定性、精度、功耗和成本等因素。

在选择和设计电路元件时,可以采用一些常用的优化方法,如小信号模型分析、傅里叶级数分析、参数扫描等。

最后,需要注意的是,在设计带隙基准电路时,还应考虑一些特殊因素,如温度变化、噪声干扰、工作电流等影响电路性能的因素,并采取相应的补偿措施。

总之,带隙基准电路的设计与仿真是一个复杂的过程,需要综合考虑各种因素,通过合理的选择和设计来满足设计指标和要求。

低压低功耗CMOS带隙电压基准及启动电路设计

低压低功耗CMOS带隙电压基准及启动电路设计

低压低功耗CMOS带隙电压基准及启动电路设计
许长喜
【期刊名称】《半导体学报:英文版》
【年(卷),期】2005(26)10
【摘要】介绍了一种低压电流模带隙电压基准电路,并提出了一种新颖的启动电路结构.电路采用预先设置电路工作点和反馈控制相结合的方法有效地克服了第三简并点的问题,从而保证电路能够正常工作.文中给出详细的分析和电路实现,并给出了一种电路简并点和启动裕度分析的SPICE仿真方法.电路采用0.25μmCMOS工艺设计并流片.最后对电路的测试结果进行了比较和分析.
【总页数】6页(P2022-2027)
【关键词】低压低功耗;带隙电压基准;启动电路;SPICE仿真
【作者】许长喜
【作者单位】南开大学微电子科学系
【正文语种】中文
【中图分类】TN402
【相关文献】
1.一种低功耗CMOS带隙基准电压源设计 [J], 汤知日;周孝斌;杨若婷
2.非带隙低功耗低温漂CMOS电压基准电路设计 [J], 田京辉;黄其煜
3.改进结构的低压低功耗CMOS带隙基准源 [J], 王鑫;李冬梅
4.一种无运放低压低功耗CMOS带隙基准电压源的设计 [J], 杨帆;邓婉玲;黄君凯
5.低压低功耗电流模CMOS带隙基准电路 [J], 孔令荣;熊立志;王振华;殷少飞因版权原因,仅展示原文概要,查看原文内容请购买。

1v附近下电源电压的运放和启动电路的CMOS带隙基准电路设计

1v附近下电源电压的运放和启动电路的CMOS带隙基准电路设计

1v附近下电源电压的运放和启动电路的CMOS带隙基准电路设计摘要----在数字CMOS技术中,带隙基准电路的设计提出了一些设计难题,应为电源电压低于硅带隙在电子伏下的电压(1.2v)。

有一种旨在解决由电源低压所引起的的主要问题的电流模式结构得到使用,但是应用在运放和专用启动电路中值得我们警惕。

即使像耗尽型MOS管这样的非标准器件有助于管理供电比例,它们也很少使用且不好控制。

所以,他们必须避免放在一个具有高移植性的健全电路设计中。

本文提出的这些电路可以适用于低压运放并解决了在达到合适电源电压偏置点的主要问题。

在数字0.18-0.35μm技术中,一些带隙基准电路可以在最小电源电压的为0.9到1.5v的情况下实现500mv的标称输出。

关键词带隙基准CMOS集成电路低压设计电压基准一介绍现在,模拟和数字电路都需要对温度敏感度低的基准电压生成器,比如DRAM和闪存芯片。

因为传统的基准电源提供接近于硅带隙在电子伏下的电压,他不能用于最新的电源电压在1v以下深亚微米中。

曾经报道的采用电流模式的实现技术的CMOS带隙基准电源具有绕过电源电压限制的可能性。

但是,这项技术需要最小2v的电源电压(用耗尽型MOSTs提供),而且需要额外增加一个在模拟和混合电路中很少使用的复位电源信号。

最近报道了采用BiMOSE技术的电流模式带隙基准电源,但是低压运放不能用于数字CMOS技术中。

本文将会讨论低压带隙基准电源设计和提出一些有用的电路技术。

此外,还提出了一些在0.18-0.35μmCMOS技术的实现最小供电电源从0.9-1.5v的技术。

二CMOS带隙基准电源在带隙基准电源中,对温度低敏感的输出电压由加在pn结上的电压和与温度成正比的相加得到。

设输出电压Vbg大致与硅带隙在电子伏下的电压相等,有可能抵消它的温度敏感性。

在CMOS,采用竖向PNP的双极晶体管。

由于输出电压为1.2v,这种结构不能用于最新的的CMOS技术中,这种技术的电源电压从1.8V(0.18μm)到1.2V(0.13μm),到下一代技术规模中,将会降到0.9V。

带隙基准电压源启动电路

带隙基准电压源启动电路

带隙基准电压源启动电路
带隙基准电压源启动电路是电子领域中非常重要的一种电路,其
用途广泛,被广泛应用于各种电子设备,如计算机、手机、电视机等等。

带隙基准电压源启动电路可以将宽范围的电压变换成精确的电压,为电子设备提供更加稳定、精确的电压。

带隙基准电压源启动电路主要由基准电压、基准电流、比较器和
反馈电路四个部分组成。

其中,基准电压和基准电流是构成带隙基准
电压源的两个关键因素。

基准电流是通过调整电阻值来实现的,而基
准电压则是通过使用带隙结产生的。

带隙基准电压源启动电路在使用时需要注意一些细节,例如在设
计电路时需要注意防止误差,选择合适的电阻、电容和晶体管等元器件,以及在加工反馈电路时需要注意电路的布局和排线。

此外,在使
用带隙基准电压源启动电路时还需要注意保持电路的稳定性,防止电
压过高或过低导致电路损坏。

总的来说,带隙基准电压源启动电路是一种非常重要、有广泛用
途的电路。

它能够将宽范围的电压变换成精确、稳定的电压,给电子
设备提供了更加可靠、精确的电源。

因此,在电子领域中,学习和掌
握带隙基准电压源启动电路的原理和应用是非常必要的。

带隙基准电压源电路设计

带隙基准电压源电路设计

带隙基准电压源电路设计英文回答:Bandgap Voltage Reference Circuit Design.Bandgap voltage reference circuits are a critical component in many electronic systems, providing a stableand accurate voltage reference against which other circuits can be calibrated. They are particularly useful in applications where low power consumption, a wide operating temperature range, and high accuracy are required.The design of a bandgap voltage reference circuit typically involves the following steps:Choosing a suitable bandgap voltage: The bandgap voltage is the voltage difference between the base and emitter of a bipolar junction transistor (BJT) operating in the forward-active region. It is typically around 1.2 V at room temperature and has a positive temperature coefficient,meaning that it increases with increasing temperature.Designing a temperature-compensated circuit: The temperature dependence of the bandgap voltage can be compensated by using a combination of BJTs, resistors, and capacitors. The goal is to create a circuit that has a constant output voltage over a wide temperature range.Adding additional features: Depending on the specific application, additional features such as low-power operation, low noise, or voltage trimming may be required. These features can be implemented using additionalcircuitry or by carefully choosing the components used in the design.中文回答:带隙基准电压源电路设计。

1V电源的CMOS能隙电压基准源

1V电源的CMOS能隙电压基准源
文献[ 1 ]给出了一种可以工作在 1V 的能隙基 准源的结构原理 ,但是作者没有实现一个可以工作 在 1V 电压的完整电路. 本文成功实现了一个能工 作在 1V 下的完整的能隙基准源电路.
2 能隙基准源的原理
传统的能隙基准源是基于 PN 结正向压降的补 偿 ,来得到较小的电压温度系数. 一般传统结构的能 隙基准源输出电压为 :
V B GR
= V BE
+ nkT q
(1)
其中 V BE是二极管正向压降. 为了在室温得到零温 度系数 ,调整上式中的第二项 ,最终得到的零温度系 数电压约为硅材料在 0 K 时的能隙电压 ,能隙基准 源的名称即源于此.
本文给出的是工作在 1V 电源电压下的能隙基 准源 ,该电路的原理图如图 1 所示[1] . 文献 [ 1 ]给出 了其输出的参考电压为 :
Ζ 2005 中国电子学会
第4期
盛敬刚等 : 1V 电源的 CMOS 能隙电压基准源
827
图 1 1V 的能隙源核心电路 Fig. 1 Schematic of bandgap circuit wit h 1V supply
[ 1 ]没有实现一个可以工作在 1V 的完整的能隙基 准源的原因.
陈志良 男 ,1947 年出生 ,硕士 ,教授 ,中国电子学会高级会员 ,主要研究领域为数 、模混合和高压 、低功耗 VL SI 设计.
石秉学 教授 ,博士生导师 ,主要研究方向为高性能 DC2DC 变换器 、RF 集成电路的设计和人工神经网络的 VL SI 实现等.
2004208210 收到 ,2004211208 定稿
如图 3 所示 ,图中 M1 , M2 为两个沟道长度很 长而宽度较窄的 PMOS 管 ,其栅极直接到地上 ,当 作大电阻来用. M3 ,M4 用来控制电路的启动 ,电路

低压CMOS带隙基准电压源设计

低压CMOS带隙基准电压源设计

低压CMOS带隙基准电压源设计宁江华;王基石;杨发顺;丁召【摘要】基准源是模拟集成电路中的基本单元之一,它在高精度ADC,DAC,SoC等电路中起着重要作用,基准源的精度直接控制着这些电路的精度.阐述一个基于带隙基准结构的Sub-1 V、低功耗、低温度系数、高电源抑制比的CMOS基准电压源.并基于CSMC 0.5 μm Double Poly Mix Process对电路进行了仿真,得到理想的设计结果.【期刊名称】《现代电子技术》【年(卷),期】2010(033)007【总页数】3页(P115-117)【关键词】CMOS基准电压源;低功耗;Sub-1 V;高电源抑制比【作者】宁江华;王基石;杨发顺;丁召【作者单位】贵州大学,理学院,贵州,贵阳,550025;贵州大学,理学院,贵州,贵阳,550025;贵州大学,理学院,贵州,贵阳,550025;贵州省微纳电子与软件技术重点实验室,贵州,贵阳,550025;贵州大学,理学院,贵州,贵阳,550025;贵州省微纳电子与软件技术重点实验室,贵州,贵阳,550025【正文语种】中文【中图分类】TM130 引言基准电压源广泛应用于电源调节器、A/D和D/A转换器、数据采集系统,以及各种测量设备中。

近年来,随着微电子技术的迅速发展,低压低功耗已成为当今电路设计的重要标准之一。

比如,在一些使用电池的系统中,要求电源电压在3 V以下。

因此, 作为电源调节器、A/D和D/A转换器等电路核心功能模块之一的电压基准源,必然要求在低电源电压下工作。

在传统的带隙基准源设计中[1,2],输出电压常在1.25 V左右,这就限制了最小电源电压。

另一方面,共集电极的寄生BJT和运算放大器的共模输入电压,也限制了PTAT电流生成环路的低压设计。

近年来,一些文献力图解决这方面的问题[3-5] 。

归纳起来,前一问题可以通过合适的电阻分压来实现[6,7];第二个问题可以通过BiCMOS 工艺来实现[8],或通过低阈值电压的MOS 器件来实现[3,9],但工艺上的难度以及设计成本将上升。

基于一阶温度补偿技术的CMOS带隙基准电压源电路

基于一阶温度补偿技术的CMOS带隙基准电压源电路

为满足深亚微米级集成电路对低温漂、低功耗电源电压旳需求,本文提出了一种在0.25mN阱C MOS工艺下,采用一阶温度赔偿技术设计旳CMOS带隙基准电压源电路。

电路关键部分由双极晶体管构成,实现了VBE和VT旳线性叠加,获得近似零温度系数旳输出电压。

T—SPICE软件仿真表明,在3.3V电源电压下,当温度在-20~70℃之间变化时,该电路输出电压旳温度系数为10x10-6/℃,输出电压旳原则偏差为1mV,室温时电路旳功耗为5.283 1mW,属于低温漂、低功耗旳基准电压源。

近年来,集成电路旳迅速发展,基准电压源在模拟集成电路、数模混合电路以及系统集成芯片(SOC)中均有着非常广泛旳应用,对高新模拟电子技术旳应用和发展也起着至关重要旳作用,其精度和稳定性会直接影响整个系统旳性能。

因此,设计一种好旳基准源具有十分现实旳意义。

1 带隙基准电路旳基本原理带隙基准电压源旳目旳是产生一种对温度变化保持恒定旳量,由于双极型晶体管旳基极电压VBE,其温度系数在室温(300 K)时大概为-2.2 mV/K,而2个具有不一样电流密度旳双极型晶体管旳基极-发射极电压差VT,在室温时旳温度系数为+0.086 mV/K,由于VT与VBE旳电压温度系数相反,将其乘以合适旳系数后,再与前者进行加权,从而在一定范围内抵消VBE旳温度漂移特性,得到近似零温度漂移旳输出电压VREF,这是带隙电压源旳基本设计思想。

1.1 带隙基准电压源关键电路本文提出旳电路关键构造如图1所示,在电路中双极晶体管构成了电路旳关键,实现了VBE与VT旳线性叠加,获得近似为零温度系数旳输出电压。

图1中双极型晶体管Q1和Q2旳发射区面积相似,Q3和Q4旳发射区面积相似,考虑设计需求,取Q1和Q2旳发射区面积为Q3和Q4旳发射区面积旳8倍。

假设双极晶体管基极电流为零,运放旳增益足够大,则a点和b点旳电压相等,即:在实际电路中,通过计算可知当取R3/R1=2.3066时,可以得到室温下旳近似零温度系数旳输出参照电压。

亚1v曲率补偿cmos带隙基准源设计思路

亚1v曲率补偿cmos带隙基准源设计思路

亚1v曲率补偿CMOS带隙基准源设计思路随着集成电路技术的不断发展,电子产品对于基准源的要求也越来越高。

其中,曲率补偿CMOS带隙基准源作为一种新型的基准源设计方案,受到了广泛关注。

本文将围绕这一主题展开,介绍亚1v曲率补偿CMOS带隙基准源的设计思路。

1. 阐述亚1v曲率补偿CMOS带隙基准源的基本原理亚1v曲率补偿CMOS带隙基准源是基于CMOS工艺的一种新型基准源设计方案。

其基本原理是利用CMOS技术中的晶体管和电容器等器件,结合曲率补偿和带隙参考电压的原理,实现对基准源的高精度输出。

2. 分析常见的亚1v曲率补偿CMOS带隙基准源设计方案目前,针对亚1v曲率补偿CMOS带隙基准源的设计方案有多种,比如基于单电源电路的设计方案、基于电流源和电压源的混合设计方案等。

这些设计方案各有特点,可以根据具体的应用需求选择合适的方案。

3. 探讨亚1v曲率补偿CMOS带隙基准源设计中的关键技术问题在设计亚1v曲率补偿CMOS带隙基准源时,需要克服一些关键技术问题,比如温度漂移、功耗、线性度等。

针对这些问题,可以通过优化电路结构、选择合适的器件参数以及采用合适的校准技术等方法进行解决。

4. 提出优化亚1v曲率补偿CMOS带隙基准源的设计思路针对亚1v曲率补偿CMOS带隙基准源的设计,可以从多个方面进行优化,比如优化电路结构、选择高精度的器件、采用先进的校准技术等。

在设计过程中,还可以借鉴先进的模拟电路设计理念,确保设计的稳定性和可靠性。

5. 结语亚1v曲率补偿CMOS带隙基准源是一种具有广阔应用前景的新型基准源设计方案。

通过优化设计思路和克服关键技术问题,可以实现对基准源输出精度的提升,为电子产品的性能提升提供可靠的支撑。

以上便是关于亚1v曲率补偿CMOS带隙基准源设计思路的一些介绍,希望对读者有所帮助。

在未来的发展中,随着集成电路技术的不断进步,相信这一设计方案将会得到更广泛的应用,并为电子产品的性能提升带来新的活力。

带隙基准电路设计

带隙基准电路设计

带隙基准电路设计
嘿,朋友们!今天咱来聊聊带隙基准电路设计。

这玩意儿啊,就像是电路世界里的定海神针!
你想想看,在那复杂纷繁的电路海洋中,要是没有一个可靠的基准,那不就像船在大海上没了指南针,瞎转悠嘛!带隙基准电路就是那个能给其他电路指明方向、提供稳定参照的宝贝。

它就好比是一场比赛中的裁判,公正公平地给出标准,让其他电路元件能按部就班地工作。

要是没有它,那电路里还不得乱套呀!各种信号乱跑,功能都没法正常实现了。

设计带隙基准电路可不容易哦!得像个细心的工匠,一点一点地雕琢。

从选择合适的元件开始,这就跟挑食材做饭一样,得挑新鲜的、好的食材,才能做出美味的菜肴。

元件选不好,那后面可就难办咯!
然后呢,还得精心设计电路的布局,这可不是随便摆摆就行的。

就好像搭积木,得考虑怎么搭才最稳固、最合理。

每个元件的位置都有讲究,牵一发而动全身呐!
在调试的过程中,那可得有耐心。

有时候就像解谜一样,一点点地找问题,解决问题。

要是没耐心,那肯定不行呀!难道遇到点困难就打退堂鼓啦?那可不行!
而且啊,这带隙基准电路还得适应各种环境呢!就像人一样,得能经得住各种考验。

热了不行,冷了也不行,得始终保持稳定可靠。

你说它容易吗?
咱再想想,要是没有带隙基准电路,那些电子设备还能这么好用吗?手机说不定一会儿信号好,一会儿信号差;电脑可能会时不时地出故障。

哎呀,那可太糟糕了!
所以说呀,带隙基准电路设计真的太重要啦!咱可得重视起来,好好研究,把它设计得稳稳当当的。

让我们的电子世界因为它而更加精彩,更加可靠!这就是我对带隙基准电路设计的看法,你们觉得呢?。

带隙基准电路课程设计

带隙基准电路课程设计

带隙基准电路课程设计一、课程目标知识目标:1. 学生能理解带隙基准电路的基本原理,掌握其组成元件和工作机制。

2. 学生能掌握带隙基准电路的关键参数计算方法,并解释其稳定性和温度特性的影响因素。

3. 学生能描述带隙基准电路在模拟集成电路中的应用和重要性。

技能目标:1. 学生能够运用所学知识,设计简单的带隙基准电路,并进行仿真验证。

2. 学生通过分析带隙基准电路的测试数据,能够找出电路性能的不足,并提出相应的优化方案。

3. 学生能够利用Multisim、LTspice等电路仿真软件对带隙基准电路进行设计和性能分析。

情感态度价值观目标:1. 学生在课程学习中,培养对电子技术的兴趣和热情,提高解决实际问题的自信心。

2. 学生通过团队合作,培养良好的沟通能力和团队协作精神,增强集体荣誉感。

3. 学生在学习过程中,能够认识到带隙基准电路在集成电路领域的重要地位,激发为我国电子科技发展贡献力量的决心。

课程性质:本课程为电子技术专业课程,以带隙基准电路为研究对象,侧重于理论知识和实践技能的结合。

学生特点:学生具备一定的电子技术基础知识,对模拟电路有一定了解,但可能对带隙基准电路的具体应用和设计较为陌生。

教学要求:结合学生特点,采用案例教学、实践教学和团队合作等方式,引导学生掌握带隙基准电路的相关知识,提高学生的设计能力和实践能力。

通过本课程的学习,使学生在知识、技能和情感态度价值观等方面均有所提升。

和二、教学内容1. 带隙基准电路基本原理及组成元件:讲解带隙基准电压的概念,分析带隙基准电路的组成元件,如运放、电阻、三极管等,以及各元件在电路中的作用。

2. 带隙基准电路关键参数计算:引导学生掌握带隙基准电路的稳定性和温度系数的计算方法,探讨如何优化这些参数以实现高精度基准电压输出。

3. 带隙基准电路的应用:介绍带隙基准电路在模拟集成电路中的应用场景,如运算放大器、ADC、DAC等,并分析其在这些电路中的作用。

4. 带隙基准电路设计及仿真:指导学生利用电路设计软件,如Multisim、LTspice,设计简单的带隙基准电路,并进行仿真测试,分析电路性能。

基于体驱动技术的低压CMOS带隙基准电路设计

基于体驱动技术的低压CMOS带隙基准电路设计

基于体驱动技术的低压CMOS带隙基准电路设计
王炜;王晓娟;刘涛
【期刊名称】《合肥工业大学学报(自然科学版)》
【年(卷),期】2007(030)004
【摘要】为满足低电源电压设备对精密电压基准的需求,文章设计了一款低压CMOS带隙基准电路.该电路的放大器使用体驱动技术,提高了输入电压共模范围;基准电路采用电阻分压结构,通过调节电阻之间的比值获得所需要的基准电压;并采用TSMC 0.35μm CMOS工艺模型对电路进行了仿真,电源电压工作在1 V,输出电压在550 mV左右,在-40~120 ℃范围内温度漂移大约为19×10-6 ℃.
【总页数】4页(P416-419)
【作者】王炜;王晓娟;刘涛
【作者单位】合肥工业大学,电气与自动化工程学院,安徽,合肥,230009;合肥工业大学,电气与自动化工程学院,安徽,合肥,230009;合肥工业大学,电气与自动化工程学院,安徽,合肥,230009
【正文语种】中文
【中图分类】TN47
【相关文献】
1.基于MOSFET失配分析的低压高精度CMOS带隙基准源 [J], 刘帘曦;杨银堂;朱樟明
2.基于标准CMOS工艺的抗辐射带隙基准电路设计 [J], 王鹏
3.衬底驱动超低压CMOS带隙基准电压源 [J], 张海军;杨银堂;朱樟明;张宝君
4.一种基于斩波调制的低压高精度CMOS带隙基准源 [J], 刘帘曦;杨银堂;朱樟明
5.低压低功耗CMOS带隙电压基准及启动电路设计 [J], 许长喜
因版权原因,仅展示原文概要,查看原文内容请购买。

带隙电压基准的设计设计

带隙电压基准的设计设计

摘要基准电压源是模拟电路设计中广泛采用的一个关键的基本模块。

所谓基准电压源就是能提供高稳定度基准量的电源,这种基准源与电源、工艺参数和温度的关系很小,但是它的温度稳定性以及抗噪性能影响着整个电路系统的精度和性能。

本文的目的便是设计一种基于CMOS带隙基准电压源。

本文首先介绍了基准电压源的国内外发展现状及趋势。

然后详细介绍了MOS器件的基本原理、基准电压源电路原理,并对不同的带隙基准源结构进行了比较。

在带隙基准电压基准电路设计中,首先对所采用的h05mixddst02v13库中的阈值电压、沟道长度调制系数、跨导参数进行提取,对衬底pnp管的温度特性进行分析,再对电路中的各个管子的宽长比、电容、电阻值进行手动计算,最后通过Hspice软件对电路进行仿真验证。

模拟和仿真结果表明,电路实现了良好的温度特性,0℃~100℃温度范围内,基准电压温度系数大约为0.25mV/℃,输出电压为1.0V。

关键词:MOS器件;带隙基准电压源;参数提取;温度系数;输出电压;AbstractThe reference voltage source is a vital basic module is widely used in analog circuit design. The reference voltage source is able to provide high stability reference amount of power, the reference source and power supply, process parameters and the temperature is very small, but its temperature stability and anti-noise performance affects the precision and performance of the whole system. The purpose of this paper is the design of a CMOS bandgap voltage reference based on.This paper first introduces the present situation and development trend of voltage reference at home and abroad. And then introduces the basic principle of MOS device, reference voltage source circuit principle, and the bandgap structure were compared with different. In the bandgap voltage reference circuit design, first on the threshold voltage, the h05mixddst02v13 Library of the channel length modulation coefficient, transconductance parameter extraction, analysis of temperature characteristics of a substrate of PNP pipe, the pipe of each circuit in the ratio of width to length, capacitance, resistance value for manual calculation, finally the circuit was simulated by Hspice software.Simulation results show that, circuit has good temperature performance, 0 ℃ ~ 100 ℃temperature range, the temperature coefficient of the reference voltage is about 0.25mV/ ℃, the output voltage is 1.0V.Keywords: MOS device; bandgap voltage reference; extraction; output voltage temperature coefficient;目录0 前言 (1)1 MOS器件原理 (3)1.1基本概念 (3)1.1.1 MOSFET的结构 (3)1.2 MOS的I/V特性 (4)1.2.1 阈值电压 (4)1.3 二级效应 (5)1.3.1 体效应 (5)1.3.2 沟道长度调制 (6)1.3.3 亚阈值导电性 (6)1.3.4 电压限制 (7)2 基准电压源电路原理 (8)2.1基准电压源的结构 (8)2.1.1直接采用电阻和管分压的基准电压源 (8)2.1.2有源器件与电阻串联组成的基准电压源 (9)2.1.3带隙基准电压源 (11)2.2带隙基准电压源的基本原理 (11)2.2.1与绝对温度成正比的电压 (12)2.2.2负温度系数电压VBE (13)2.3带隙基准源的几种结构 (14)2.3.1 widlar带隙基准源 (14)2.3.2 Brokaw带隙基准源 (15)2.3.3使用横向BJT的CMOS带隙基准源 (15)3 基准电压源电路设计 (17)3.1基准源的整体结构 (17)3.2参数提取 (18)3.2.1 MOS管阈值电压的提取 (18)3.2.2 MOS管的跨导参数 (19)3.2.3 MOS管的沟道长度调制效应系数 (21)3.3运算放大器电路结构以及尺寸计算 (22)3.3.1运算放大器结构及指标 (22)3.3.2根据运放手动计算 (23)3.4带隙电压基准电路结构以及计算 (30)3.4.1带隙电压基准核心电路 (30)3.4.2 Vbe结的温度系数及结电压的计算 (30)3.4.3 Vbe的温度系数计算 (31)3.4.4带隙电路零温度系数的计算 (32)4 电路仿真 (33)4.1仿真工具介绍 (33)4.2失调电压仿真验证 (33)4.3输入共模范围 (34)4.4幅频相频特性 (35)4.5带隙电压基准核心电路仿真 (35)5 结论 (36)致谢 (37)参考文献 (38)附录A: (39)附录B: (45)附录C: (54)辽宁工程技术大学毕业设计(论文)0 前言基准电压源(Reference V oltage)是指在模拟电路或混合信号电路中用作电压基准的具有相对较高精度和稳定度的参考电压源。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

1v附近下电源电压的运放和启动电路的CMOS带隙基准电路设计摘要----在数字CMOS技术中,带隙基准电路的设计提出了一些设计难题,应为电源电压低于硅带隙在电子伏下的电压(1.2v)。

有一种旨在解决由电源低压所引起的的主要问题的电流模式结构得到使用,但是应用在运放和专用启动电路中值得我们警惕。

即使像耗尽型MOS管这样的非标准器件有助于管理供电比例,它们也很少使用且不好控制。

所以,他们必须避免放在一个具有高移植性的健全电路设计中。

本文提出的这些电路可以适用于低压运放并解决了在达到合适电源电压偏置点的主要问题。

在数字0.18-0.35μm技术中,一些带隙基准电路可以在最小电源电压的为0.9到1.5v的情况下实现500mv的标称输出。

关键词带隙基准CMOS集成电路低压设计电压基准一介绍现在,模拟和数字电路都需要对温度敏感度低的基准电压生成器,比如DRAM和闪存芯片。

因为传统的基准电源提供接近于硅带隙在电子伏下的电压,他不能用于最新的电源电压在1v以下深亚微米中。

曾经报道的采用电流模式的实现技术的CMOS带隙基准电源具有绕过电源电压限制的可能性。

但是,这项技术需要最小2v的电源电压(用耗尽型MOSTs提供),而且需要额外增加一个在模拟和混合电路中很少使用的复位电源信号。

最近报道了采用BiMOSE技术的电流模式带隙基准电源,但是低压运放不能用于数字CMOS技术中。

本文将会讨论低压带隙基准电源设计和提出一些有用的电路技术。

此外,还提出了一些在0.18-0.35μmCMOS技术的实现最小供电电源从0.9-1.5v的技术。

二CMOS带隙基准电源在带隙基准电源中,对温度低敏感的输出电压由加在pn结上的电压和与温度成正比的相加得到。

设输出电压Vbg大致与硅带隙在电子伏下的电压相等,有可能抵消它的温度敏感性。

在CMOS,采用竖向PNP的双极晶体管。

由于输出电压为1.2v,这种结构不能用于最新的的CMOS 技术中,这种技术的电源电压从1.8V(0.18μm)到1.2V(0.13μm),到下一代技术规模中,将会降到0.9V。

使用pn结二极管代替非标准设备可以应对逐渐减小的电源电压,但是再现性、可移植性差,以及需要非标准设备。

相反,通过使用电阻,我们可以实现0.7v的亚1v输出电压。

但是,这项技术不适用于工作在温度变化范围很大的高精度基准电源,因为降低由电阻得到的电压会大大增加曲率错误。

在Fig1中的低压电流模式带隙基准电源,X和Y节点的电源通过运放保持相等,因为R1=R2,I1b=I2bb.因为通过M1和M2的电流也相等,I1a=I2a,R3的压降是(kT/q)ln(N)。

由此,通过M2的电流Ib为(1/R3)(kT/q)ln(N)+Vd1/R2,二极管上的压降Vd1恒等于Vx。

第一个贡献正比于绝对温度,但是第二个随温度升高的电压:通过选择N,R2和R3是dIb/dT约等于0,一个对温度敏感度低的任意Vref可通过温度系数低的R4得到。

三带隙基准电源最近发现了电流模式带隙基准电源有一些限制。

最小的供应电压大约为2v,远高于最新CMOS电路支持的电源电压。

此外,耗尽型晶体管很少用于运放中,而且在追求可移植性的电路中应该依靠标准的COMS器件。

最后,依靠使用额外电压复位信号而使电源正确启动的电路不能用与模拟和混合电路中。

分析图1中的电流模式电路可知,理论上它所提供的最小电源电压是Vd1+Vdssat-m1,Vdssat-m1是M1的饱和电压。

因为Vd1约等于0.65V,Vdssat-m1约等于0.1V,理论上可以使供应电压低到0.75V。

当是供应如此低的的电压很难达到足够的增益和和稳定性。

四运放的设计在图1 中,运放的输出电压Vx约等于0.65V,它是D1两端的电源且独立于电源电压。

如果更换更简单、安静的器件的措施的话,运放的输入级可以用pMOSE器件也可以用nMOSE 器件。

在图2中,我们提出了三种解决方案。

为了足够的稳定性,每个运放都采用了R-C补偿网络。

在每个结构中,偏置电流可从带隙基准源本身产生(虚线),也可从由原电压Vb 引脚产生,我们更多采用前一个方案,因为它提供了敏感性更低的电源电压,但是它引起了非必要偏压点上少许电压增加,这个偏压点是没有电流通过的带隙核心。

此外,为了使偏压电压降低,我们要使输入晶体管的栅极长度和面积很大。

实事上,晶圆基准源的伸展主要得益于运放的偏移电压,另外的一小部分来源于pMOS镜像电流源和基底PNP管。

为了比较这些方案的优缺点,我们考虑在0.35μm技术下,我们考虑典型阈值电压为0.5V 的nMOS管和0.6V的pMOS管,注意到最新的数字CMOS技术中,这些值并没有太大的改变。

图2(a)中,对于pMOS方案,电源电压低于1.5V将使微电流发生器M0工作在饱和区,使偏置电流It升高,降低了共模抑制比。

当电源电压为1.2V时,输入器件进入弱反转工作模式,M0的电源Vds为几十毫伏。

当电源电压低于1.2V时,It突然下降,运放不能提供足够的循环增益和共模抑制比使带隙保持在正确的偏置点。

与pMOS相对,图2(b)中使用nMOS的器件可以允许共模输入电压低至0V, 所以可以简化启动电路的设计。

此外,偏置电流It几乎独立于电源电压,有了更高的电源抑制比。

然而,由于电平漂移,最低电源为1.5V并有较高的偏移电压。

图2(c)中的是针对电源电压小于1V的改进设计,事实上,pMOS电平转换器已经被移除,当栅极电压等于Vx(0.65V)时,nMOS的输入设备偏向于弱反转。

输入级负载上的pMOS镜像电流由一个由共模反馈控制的对称主动加载驱动取代。

由于电源电压极低,共模反馈不能由差动级实施,当是它可由尾电流发生器分为两个相同晶体管M0A和M0B实现,它们的栅极电压由差动级的输出电压控制。

输出地共模电压越高,尾电流就越大。

这种反馈控制使得M1和M2的漏级电压固定在Vtn,使M0A和M0B工作在弱反转区域。

然而我们应该注意关于差分级输出的所需共模输出电压和测量电压之间的区别,比如M6的珊源级电压Vgs,导致了系统电压失调。

如果把M6的漏电流设为It,这种情况就容易避免,即使其相等于差分级的尾电流。

最小的电源电压是有负载晶体管M3和M4以及工作在饱和区的pMOS镜像电流管决定的。

仿真结果表明,27℃,电源电压下降为0.75V时,开环增益大于50dB。

纵横比较图2运放的结果见于表I. B启动问题及对策因为没有电流通过在带隙核心的工作点及Vx=Vy=0,图1中的电流模式带隙基准电源的启动电路有一些问题。

即使运放没有提供足够的增益,这个工作点仍然可能稳定,因为带隙核心和有限的共模输出范围产生了偏流。

此外,启动电路可能因为运放的偏移电压使电压偏置点错误而使运放失败。

这个由启动电路所引起的扰动必须消除,或使其对电路的影响达到最小。

传统的电路解决方案不能用于这里,因为输出地基准电压比二极管的压降还低。

在图1中的带隙基准电源的两侧有两个备选的启动电路方案。

右边的方案是基于由复位信号控制的开关,他在电源接通时短暂闭合,从而迫使运放输出低压,并引起带隙核心臂的偏流。

图1右边则是另一种选择,它的扩展展示在了图3中,三个控制电流发生器抑制了带隙核心X和Y节点的电流并为运放提供了偏流IB。

注意到当运放器偏流可以从电源产生时,我们并不需要IB。

为了使电路在正确的偏置点下运行并覆盖运放的偏移电压,Ix必须远大于Iy。

图3右边说明了控制pMOS的三种可能方法。

第一种是电源复位信号。

第二种最为简单,因为它利用了由电源产生的恒定电流,所以不需要额外低的电源复位信号。

在这里,扰乱电流Ix 和Iy必须尽可能地小,以使对带隙基准电源电路的扰动最小,但它们可有效使电路偏移错误的偏置点。

为了这个目标,运放必须在错误的偏置点上提供足够的增益,而这只有图2(c)中的电路才可以提供。

图3底部最后一种解决方案,它避免了额外的电源复位信号和带隙基准电源的扰动,在这里,比较器比较输出的基准电压和由电阻分压器提升的二极管电压。

(Vrs≈Vref/2),只要输出电压小于Vrs,就有启动电流。

重要的是运放提供足够的增益来覆盖有启动比较形成的第二反馈环。

否则,有可能将电路设置在错误的偏置点或发生震荡行为。

四实验结果将图2的运放和图3的启动电路连接起来组成基本的电流模式带隙基准电源的核心部分,三个基准电源电路设计为N=19,偏流为10μA。

第一个(BG-A)使用pMOS运放【图2(c)】和使用电源复位信号的启动电路【图3(1)】,第二个(BG-B)使用有输入跟随器nMOS运放【图2(b)与最简单的启动电路相连。

这两个带隙基准电源都使用了数字0.35μm技术,此外,BG-B还使用了0.18μm技术(见图4)。

Vref设计为500mv左右。

然后在不同的电源电压和很大温度范围内侧量Vref,相关数据见图5和图6,。

测量显示BG-A 和BG-B的最小基准电压分别为1V和0.5V。

测量显示,BG-A 和BG-B来说,基准电压的敏感度分别为:在1-2.5V 为2mV/v和1.5-2.7V为2mV/v。

图7显示了BG-B(0.35μm)中Vref的扰动在不同温度和基准电压下超过16份的样本,小于4%超出4σ。

关于0.18μm,测量了超过1000个样本显示,在27℃下,标准偏差只有3.5mV。

此外,使用0.35μm技术,我们将使用由原差分负载的nMOS运放和图3 (III)中的启动电路连在一起。

图8展示了27℃下基准电压的仿真结果和它们的敏感度。

考虑到误差对器件的影响和温度向下延伸到0℃,BG-C的最小基准电压为0.85v。

在100Hz,27摄氏度的条件下,BG-A(1.2V)的仿真输出噪声为230nV/√Hz,BG-B (1.5V,0.35μm)为170nV/√Hz, BG-C(0.9V)为170nV/√Hz.鸣谢。

相关文档
最新文档