华工2019上“数字电子技术”作业(五大题共16小题)

合集下载

华工网络数字电子技术作业

华工网络数字电子技术作业

第10章作业
在图(a)所示的施密特触发器电路中,已知R1=10kΩ,R2=30kΩ。G1和G2为CMOS反相器,VDD=15V。
(1)试计算电路的正向阈值电压VT+、负向阈值电压VT-和回差电压△VT。
(2)若将图(b)给出的电压信号加到图(a)电路的输入端,试画出输出电压的波形。

图是用TTL门电路接成的微分型单稳态触发器,其中Rd阻值足够大,保证稳态vA时为高电平。R的阻值很小,保证稳态时vI2为低电平。试分析该电路在给定触发信号vI作用下的工作过程,画出vA、vO1、vI2和vO的电压波形。Cd的电容量很小,它与Rd组成微分电路。

VDD=15V,VT+=9V,VT-=4V,试问:
(1)为了得到占空比为q=50%的输出脉冲,R1与R2的比值应取多少
(2)若给定R1=3kΩ,R2=Ω,C=μF,电路的振荡频率为多少输出脉冲的占空比又是多少
图是用555定时器组成的开机延时电路。若给定C=25μF,R=91kΩ,VCC=12V,试计算常闭开关S断开以后经过多长的延迟时间vO才跳变为高电平。

在图(a)所示电路中已知三极管导通时VBE=,饱和压降VCE(sat)=,饱和导通内阻为RCE(sat)=20Ω,三极管的电流放大系数β=100。OC门G1输出管截止时的漏电流约为50μA,导通时允许的最大负载电流为16mA,输出低电平≤。G2~G5均为74系列TTL电路,其中G2为反相器,G3和G4是与非门,G5是或非门,它们的输入特性如图(b)所法计数器74LS161组成的脉冲分频电路,ROM的数据表如表所示。试画出在CLK信号连续作用下D3、D2、D1和D0输出的电压波形,并说明它们和CLK信号频率之比。

第8章作业

华中科技大学数电试题

华中科技大学数电试题

数字电子技术基础试卷(本科)及参考答案试卷七一、选择题(每小题2分,共16分)6.TTL与非门在电路中使用时,多余输入端的处理一般是()。

a. 悬空b. 通过一合适电阻接地c. 通过一合适电阻接电源7.欲用两输入与非门构成一个二—十进制译码器,最少要用()两输入与非门。

a. 16b. 20c. 28d. 448.用六管静态存储单元构成1024bit的RAM,如果输出为Y1Y2,则地址为(),MOS管的个数为()。

a. A0~ A7b. A0~ A8c. A0~ A9d. 4096e. 6144f. 8192七、(15分)设计一个将余3BCD码转换为余3循环BCD码(修改的格雷码,“0”的码组为“0010”)的码制变换电路。

画出用与非门组成的逻辑电路图。

八、(15分)试用74161和尽量少的门电路设计一个秒计数器,(在60秒时产生分进位信号)。

试卷七参考答案一、6.c7.d8.b,e七、1.设输入为A、B、C、D,输出为W、X、Y、Z,余3 BCD码转换为余3循环BCD 码如表A7所示。

表A7用卡诺图化简得输出的逻辑函数表达式分别为A W =,B A B A X ⋅=,C B C B Y ⋅=,D C D C Z ⋅=2.逻辑电路图(略)八、1.秒计数器应为BCD 码60进制计数器,即个位为10进制计数器,十位为6进制计数器。

当个位计到9时,再来一个脉冲,个位回0,十位进行加1计数。

因此,个位计到9产生置数信号,并控制高位片的使能输入端,在下一个CP 的上升沿来后,个位清零,同时使十位加1。

秒计数器如图A8所示,C 为在60秒时产生分进位信号。

图A8试卷八及参考答案试卷八一、(12分)二极管电路如图1所示,试分析判断D 1、D 2导通、截止情况。

假设D 1、D 2为理想二极管,求AO 两端电压V AO 。

O图1七、(15分)1.将逻辑函数BD C B C AB Y +++=写成与非—与非式; 2.写出CD C B A Y ++=)(的反演式;3.组合逻辑电路和时序逻辑电路有什么区别?有什么联系? 4.将下列十进制数转换为二进制数和二—十进制BCD 码:(1)10 (2)5985.一个n位D/A转换器,可以达到的精度为多少?若一D/A转换器满刻度输出电压为10V,当要求1mV的分辨率时,输入数字量的位数n至少应为多少?八、(12分)图8所示是一双相时钟发生器。

数字电子技术基础试题及答案

数字电子技术基础试题及答案

数字电子技术基础试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑门是()。

A. 与门B. 或门C. 非门D. 异或门答案:C2. 下列哪个不是TTL逻辑门的类型?()A. 与非门B. 或非门C. 同或门D. 非门答案:C3. 一个D触发器的初始状态为1,当输入D=0时,时钟脉冲上升沿到达后,输出Q的状态为()。

A. 0B. 1C. 不确定D. 无变化答案:A4. 以下哪个逻辑表达式是正确的?()A. A+A=AB. A·A=AC. A+A=0D. A·A=0答案:B5. 一个4位二进制计数器,从0000开始计数,当计数到1111时,下一个状态是()。

A. 0000B. 1000C. 10000D. 0111答案:A6. 在数字电路中,若要实现一个逻辑函数,下列哪种方法最为经济?()A. 使用与非门B. 使用或非门C. 使用与门D. 使用或门答案:A7. 一个三态输出门,当控制端为高电平时,输出状态为()。

A. 高阻态B. 低电平C. 高电平D. 低阻态答案:C8. 以下哪个是BCD码的特点?()A. 每个十进制数字对应一个唯一的二进制代码B. 每个二进制数字对应一个唯一的十进制数字C. 每个二进制数字对应一个唯一的十六进制数字D. 每个十进制数字对应多个二进制代码答案:A9. 在数字电路中,一个反相器的逻辑功能是()。

A. 与B. 或C. 非D. 异或答案:C10. 一个JK触发器在时钟脉冲上升沿到达时,如果J=1,K=0,则触发器的状态()。

A. 保持不变B. 翻转C. 置0D. 置1答案:D二、填空题(每题2分,共20分)1. 一个2输入的与门,当两个输入都为1时,输出为______。

答案:12. 在数字电路中,一个D触发器的D端输入为0,时钟脉冲上升沿到达后,输出Q的状态为______。

答案:03. 一个4位二进制计数器,如果初始状态为0101,下一个状态为______。

华南理工大学数字电子技术试卷精华版全集

华南理工大学数字电子技术试卷精华版全集

1).8421BCD码对应的十进制数是:(*知识点:BCD码)(A)2356 (B)934 (C)4712 (D)23552).n个变量可组成多少个最小项(*知识点:最小项)(A)n (B)2n (C)2n (D)2n-13)已知函数F的卡诺图如图1-1, 试求其最简与或表达式(*知识点:卡诺图化简)4)如果在时钟脉冲CP=1期间, 由于干扰的原因使触发器的数据输入信号经常有变化,此时不能选用什么结构的触发器(** 知识点:主从结构触发器的动作特点)(A)TTL 主从 (B)边沿 (C)维持阻塞 (D)同步RS5)已知函数,该函数的反函数是(*知识点:求反函数)6)为构成1024×4的RAM, 需要多少片256×1的RAM(** 知识点:RAM的扩展)(A)16 (B)4 (C)8 (D)127)欲得到一个频率高度稳定的矩形波, 应采用什么电路(*知识点:石英晶体多谐振荡器)(A) 计数器 (B)单稳态触发器(C)施密特触发器 (D)石英晶体多谐振荡器8)若将一个频率为10KH Z的矩形波变换成一个1KH Z的矩形波, 应采用什么电路(** 知识点:计数器的分频功能)(A)T'触发器(B)十进制计数器(C)环形计数器 (D)施密特触发器9)一个八位D/A转换器的最小输出电压增量为, 当输入代码为01001100时, 输出电压V O为多少伏(** 知识点:D/A转换器)(A) (B) (C) (D)10) 对于TTL门电路来说,下列各图哪个是正确的( *** 知识点:TTL门电路)二.分析题.1.逻辑电路及输入端CP、D的波形如图2-1, 设Q0=Q1=Q2=0(10分)(** 知识点:移位寄存器)(1)试画出在CP、D作用下,输出端Q0、Q1、Q2的波形;(2)说明电路的逻辑功能.2.由555定时器构成的单稳态电路如图2-2, 试回答下列问题(15分)(**** 知识点:555定时器)(1)该电路的暂稳态持续时间two=(2)根据two的值确定图2-2中, 哪个适合作为电路的输入触发信号, 并画出与其相应的V C和V O波形.555定时器功能表4脚6脚2脚3脚7脚0××0导通1>2/3V CC>1/3V CC0导通1<2/3V CC>1/3V CC不变不变1<2/3V CC<1/3V CC1截止1>2/3V CC<1/3V CC1截止三.设计题:1.已知函数, 试用以下几种组件实现电路(15分)(*** 知识点:用MSI进行组合逻辑电路的设计)(1)八选一数据选择器(2)四线-十六线译码器和多输入端与非门.2。

华南理工大学数字电子技术试卷(含答案)

华南理工大学数字电子技术试卷(含答案)

诚信招考,测验舞弊将带来严厉结果!华南理工大年夜学期末测验《数字电子技艺》试卷A本卷须知:1.考前请将密封线内填写清晰;2.一切谜底请单刀直入答在试卷上(或答题纸上);3.测验办法:闭卷;。

一.单项选择题:〔在每题的备选谜底当选出一个准确的谜底,并将准确谜底的1A.10000000B.000100101000C.100000000D.1001010002.曾经清晰函数F的卡诺图如图1-1,试求其最简与或表白式(C)3.曾经清晰函数的反演式为,其原函数为〔B〕。

A.B.C.D.4.关于TTL数字集成电路来说,以下说法谁人是过失的:B〔A〕电源电压极性不得接反,其额外值为5V;〔B〕不使用的输入端接1;〔C〕输入端可串接电阻,但电阻值不该太大年夜;〔D〕OC门输入端能够并接。

5.欲将正弦旗号暗记转换成与之频率一样的脉冲旗号暗记,使用BA.T,触发器B.施密特触发器C.A/D转换器D.移位存放器6.以下A/D转换器直达换速率最快的是〔 A〕。

A.并联比拟型B.双积分型C.计数型D.逐次渐近型7.一个含有32768个存储单位的ROM,有8个数据输入端,其地点输入端有〔C〕个。

CA. 10B.11C.12D.88.如图1-2,在TTL门构成的电路中,与非门的输入电流为I iL≤–1mA‚I iH≤20μA。

G1输入低电平常输入电流的最大年夜值为I OL(max)=10mA,输入高电平常最大年夜输入电流为I OH(max)=–0.4mA。

门G1的扇出系数是〔〕。

A.1B.4C.5D.109.十数制数2006.375转换为二进制数是:10.TTL或非门过剩输入真个处置是:A.悬空B.接高电平C.接低电平D.接〞1〞二.填空题(每题2分,共20分)1.CMOS传输门的静态功耗特不小,当输入旗号暗记的频率添加时,其功耗将______________。

2.写出四种逻辑函数的表现办法:_______________________________________________________________;3.逻辑电路中,高电平用1表现,低电平用0表现,那么称为___逻辑;4.把JK触发器改成T触发器的办法是_____________。

华工网络数字电子技术作业

华工网络数字电子技术作业
第1章作业
1.1为了将600份文件顺序编码,如果采用二进制代码,最少需要用几位?如果改用八进制或十六进制代码,则最少各需要用几位?
答:如用二进制最少需10位,用八进制最少需4位,用十六进制最少需3位
1.4将下列二进制数转换为等值的十进制数。
(1)(101.011)2;(3)(1111.1111)2。
解(2):
1.14用二进制补码运算计算下列各式。式中的4位二进制数是不带符号位的绝对值。如果和为负数,请求出负数的绝对值。(提示:所用补码的有效位数应足够表示代数和的最大绝对值。)
(2)1101+1011;(4)1101-1011;(6)1011-1101;(8)-1101-1011。
解:
第2章作业
解(1)(101.011)2 =5.375 (3)(1111.1111)2=15.9375
1.5将下列二进制数转换为等值的八进制数和十六进制数。
(2)(1001.1101)2;(4)(101100.110011)2。
解:(2)(1001.1101)2=(11.64)8=(9.D)16(4)(101100.110011)2=(54.63)8=()16
4.24用8选1数据选择器设计一个函数发生器电路,它的功能如表P4.24所示。
表P4.24
第5章作业
5.2画出图P5.2由或非门组成的SR锁存器输出端Q、 的电压波形,输入端SD、RD的电压波形如图中所示。
解:如图所示P5.2
5.5在图P5.5所示电路中,若CLK、S、R的电压波形如图中所示,试画出Q和 端与之对应的电压波形。假定触发器的初始状态为Q=0。
图P5.24
第6章作业
6.4试分析图P6.4时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,检查电路能否自启动。

2019华工 数字电子 随堂练习

2019华工 数字电子 随堂练习

第一章数制和码制1.(单选题) 为了给800份文件顺序编码,如果采用十六进制代码,最少需要()位。

A. 1B. 2C. 3D. 4答题: A. B. C. D. (已提交)参考答案:C问题解析:2.(单选题) 与二进制数等值的十进制数为()。

A. 9.21B. 9.3125C. 9.05D. 9.5答题: A. B. C. D. (已提交)参考答案:B问题解析:3.(单选题) 与二进制数等值的十六进制数为()。

A. B0.C3B. C. 2C.C3D. 答题: A. B. C. D. (已提交)参考答案:D问题解析:4.(单选题) 为了给800份文件顺序编码,如果采用二进制代码,最少需要()位。

A. 9B. 10C. 11D. 12答题: A. B. C. D. (已提交)参考答案:B问题解析:5.(单选题) 与二进制数等值的十进制数为()。

A. 6.11B. 6.21C. 6.625D. 6.5答题: A. B. C. D. (已提交)参考答案:C问题解析:6.(单选题) 与二进制数等值的八进制数为()。

A. 6.44B. 6.41C. 3.44D. 3.41答题: A. B. C. D. (已提交)参考答案:A问题解析:7.(单选题) 把十进制数103表示成十六进制数为( )。

A.63 B.67 C.68 D.6A答题: A. B. C. D. (已提交)参考答案:B问题解析:8.(单选题) 十进制数-3用8位二进制补码表示,写成十六进制数为( ) 。

A.83 B.FC C.FD D.03答题: A. B. C. D. (已提交)参考答案:C问题解析:9.(单选题) 用8421BCD码表示十进制数51,则相应的二进制代码为( ) 。

A.01010001 B.101001 C.110011 D.00110011答题: A. B. C. D. (已提交)参考答案:A问题解析:10.(单选题) 与十进制数136对应的十六进制数为( ) 。

数字电子技术试题五参考答案.doc

数字电子技术试题五参考答案.doc

数字电子技术试题五参考答案一、单项选择题(每题2分,共10分)1. B2. C3. A4. C5. B 二、填空题(每空1分,共10分)1.(A +可(C + D ); AC + CD2. 10.10110111; 1010013.单稳态电路;施密特触发器;多谐振荡器4.双积分;并联比较5. 2三、化简题(每题5分,共10分)1. L = B + ABC + ^AC + AB= B + AC + A + C + A + B=1 ..... 5 分。

2. L = ABCD + ABCD + AB + ABC=ABCD + A 万C 万 + ABCD + ABCD + ABCD 卡诺图如右图所示……3分根据卡诺图化简结果为L = AB +ACD ……2分四、电路分析题(共30分)1. ................................ 真值表如右表 6分逻辑功能为 L = A®B ……4分2. 当厶E = 0时,图2.1(a )所示译码器能正常工作。

所显示的字符即为A3A2A1A0所表示的十进制数,显示的 字符序列为0、1、6、9、4…当LE 由0跳变为1时,数字4被锁存,持续显示4。

……5个字符各2分3. 本题电路是由74HCT161用“反馈置数法”构成的计数器。

设电路的初态为并行置入的数据D3D2D1 D 0=0101,在第10个计数脉冲作用后,0302000变成1111,使进位信号TC=1,并行置数使能端由1变 成0,因此在第11个计数脉冲作用后,数据输入端D 3 D 2 D J D O =O1O1的状态被置入计数器,使 23222120=0101,为新的计数周期作好准备。

……5分电路的转态图如下图所示,它有11个状态,是一个十一进制计数器。

……5分五、电路设计题(每题10分,共20分)1. 8位相同数值比较要求对应的2个数相等。

首先设计两个1位二进制数相等的比较器,设两个1位二进制 数为A’、民,输出为心,则列出1位二进制数相等时的真值表,如表所示。

华南理工大学数字电子技术试卷精华版全集

华南理工大学数字电子技术试卷精华版全集

1).8421BCD码100100110100对应的十进制数是:(*知识点:BCD码)(A)2356 (B)934 (C)4712 (D)23552).n个变量可组成多少个最小项?(*知识点:最小项)(A)n (B)2n (C)2n (D)2n-13)已知函数F的卡诺图如图1-1, 试求其最简与或表达式(*知识点:卡诺图化简)4)如果在时钟脉冲CP=1期间, 由于干扰的原因使触发器的数据输入信号经常有变化,此时不能选用什么结构的触发器?(** 知识点:主从结构触发器的动作特点)(A)TTL 主从(B)边沿(C)维持阻塞(D)同步RS5)已知函数,该函数的反函数是(*知识点:求反函数)6)为构成1024×4的RAM, 需要多少片256×1的RAM?(** 知识点:RAM的扩展)(A)16 (B)4 (C)8 (D)127)欲得到一个频率高度稳定的矩形波, 应采用什么电路(*知识点:石英晶体多谐振荡器)(A) 计数器(B)单稳态触发器(C)施密特触发器(D)石英晶体多谐振荡器8)若将一个频率为10KH Z的矩形波变换成一个1KH Z的矩形波, 应采用什么电路?(** 知识点:计数器的分频功能)(A)T'触发器 (B)十进制计数器(C)环形计数器(D)施密特触发器9)一个八位D/A转换器的最小输出电压增量为0.02V, 当输入代码为01001100时, 输出电压V O为多少伏?(** 知识点:D/A转换器)(A)0.76V (B)3.04V (C)1.40V (D)1.52V10) 对于TTL门电路来说,下列各图哪个是正确的?( *** 知识点:TTL门电路)二.分析题.1.逻辑电路及输入端CP、D的波形如图2-1, 设Q0=Q1=Q2=0(10分)(** 知识点:移位寄存器)(1)试画出在CP、D作用下,输出端Q0、Q1、Q2的波形;(2)说明电路的逻辑功能.2.由555定时器构成的单稳态电路如图2-2, 试回答下列问题(15分)(**** 知识点:555定时器)(1)该电路的暂稳态持续时间two=?(2)根据two的值确定图2-2中, 哪个适合作为电路的输入触发信号, 并画出与其相应的V C和V O波形.三.设计题:1.已知函数, 试用以下几种组件实现电路(15分)(*** 知识点:用MSI进行组合逻辑电路的设计)(1)八选一数据选择器(2)四线-十六线译码器和多输入端与非门.2。

华中科技大学数字电子技术基础试卷

华中科技大学数字电子技术基础试卷

数字电子技术基础试卷(本科)及参考答案试卷一及其参考答案试卷一一、(20分)选择填空。

从每个小题的四个选项中选出一个正确答案,并将其编号填入该题后的括号中。

1.十进制数3.625的二进制数和8421BCD码分别为()A.11.11 和11.001 B.11.101 和0011.011000100101C.11.01 和11.011000100101 D.11.101 和11.1012.下列几种说法中错误的是()A.任何逻辑函数都可以用卡诺图表示。

B.逻辑函数的卡诺图是唯一的。

C.同一个卡诺图化简结果可能不是唯一的。

D.卡诺图中1的个数和0的个数相同。

3.和TTL电路相比,CMOS电路最突出的优点在于()A.可靠性高B.抗干扰能力强C.速度快D.功耗低4.为了把串行输入的数据转换为并行输出的数据,可以使用()A.寄存器B.移位寄存器C.计数器D.存储器5.单稳态触发器的输出脉冲的宽度取决于()A.触发脉冲的宽度B.触发脉冲的幅度C.电路本身的电容、电阻的参数D.电源电压的数值6.为了提高多谐振荡器频率的稳定性,最有效的方法是()A.提高电容、电阻的精度B.提高电源的稳定度C.采用石英晶体振荡器C.保持环境温度不变7.已知时钟脉冲频率为f cp,欲得到频率为0.2f cp的矩形波应采用()A.五进制计数器B.五位二进制计数器C.单稳态触发器C.多谐振荡器8.在图1-8用555定时器组成的施密特触发电路中,它的回差电压等于()A.5V B.2VC.4V D.3V图1-8二、(12分)已知输入信号A、B、C的波形,试画出图2所示各电路输出(L1、L2、L3)的波形。

设触发器的初态为0。

ABC1图2三、(10分)如图3所示,为检测水箱的液位,在A、B、C、三个地方安置了三个水位检测元件,当水面低于检测元件时,检测元件输出低电平,水面高于检测元件时,检测元件输出高电平。

试用与非门设计一个水位状态显示电路,要求:当水面在A、B之间的正常状态时,仅绿灯G亮;水面在B、C 间或A以上的异常状态时,仅黄Y灯亮;水面在C以下的危险状态时,仅红灯R亮。

数字电子技术试题(含答案)

数字电子技术试题(含答案)

精品文档:名姓考试试题(卷A )专业: 考试科目: 数字电子技术 适用班级:、单项选择题:(请在答题纸答题)(每小题2分,共20分)1、十进制数35转换为二进制数为( A. 11001B.100011 :号证考准-二二二二:级班---------------:业专) 卷 (题 试 试考 末 期记 标何 任 作 准不 内 以 线封 密C. 10101D.1101102、十六进制数 A05CH 转换为二进制数为( A.1011 0000 0101 1011 B.1010 0010 0101 1000 C.1010 0000 0101 1100 D.1000 0010 0110 10103、十进制数86转换为BCD 码应为(A.01010110B.10000110C.00111001D.011010004、已知Y=A+BC 则下列说法正确的是(A.当 A=0 B=1、C=0 时,Y=1B.C.当 A=1、B=0、C=0 时,Y=1D.5、A=0、 A=1、B=0、C=1 时,Y=1 B=0、C=0 时,Y=0 F 列逻辑代数基本运算关系式中不正确的是( A.A+A=A B.A • A=A 6、二输入端的或非门,其输入端为A.ABB.C.A+0=0 )D.A+1=1A 、B ,输出端为Y,则其表达式Y=(C.ABD.A+B7、基本RS 触发器如图所示, A.S=R=0B.S=R=1欲使该触发器保持原态,则输入信号为(C.S=1 R=0D.S=0 R=1&要使JK触发器处于计数状态,则必须使()D.J=1 ,K=0A.J=K=1B.J=K=0C.J=0,K=19、下列触发器中没有计数功能的是()A.RS触发器B.T触发器C.JK触发器D.T /触发器10、组合电路中的冒险,偏“0”冒险Y =( )A. AAB. A AC.A+OD.A+1二、填空题:(请在答题纸答题)(每空2分,共30分)1、逻辑函数的表示方法有___________ 、_____________ 、____________________________________ 、___________ 、___________ 五种形式。

华南理工大学继续教育学院数字电子技术及应用第1-5单元习题答案

华南理工大学继续教育学院数字电子技术及应用第1-5单元习题答案
表题 2-3(1) ABCY 0000 0011 0101 0111 1001 1011 1101 1110
函数式为:Y ABC ABC ABC • ABC
电路图如图题 2-3(1)所示:
(2)设 A、B、C 为输入变量,当输入奇数个 1 时输出为,否则为 0,真值表如表题 2-3(2) 所示:
A
=1
B
C
= 1 Y2
(a)
(b)
图题 2-2
解:(a)图Y AB B C CD 0
(b)图Y1 AB• (A B)C AB (A B)C,Y2 A B C
2-3 试采用与非门设计下列逻辑电路:
(1)三变量非一致电路; (2)三变量判奇电路(含 1 的个数); (3)三变量多数表决电路。 解:(1)设 A、B、C 为输入变量,当输入不一致时输出为 1,一致时为 0,真值表如表题 2-3(1)所示:
自我检测题:
一、填空题
1-1 (1001010)2 =( 112 )8 =( 4A )16 =( 74
)10
1-2 (37.375)10 =( 100101.011 )2 =( 45.3 )8 =( 25.6 )16
1-3 (CE)16=( 11001110 )2 =( 316 )8 =( 206 )10 =( 001000000110 )8421BCD 1-4 在逻辑代数运算的基本公式中,利用分配律可得 A(B+C)= AB+AC ,A+BC=
答:
Z(A, B,C, D) m(0,1,2,5,6,7,8,9,13,14) ABC ACD BCD BCD BC
(5) Z ABC ABC AC 答: Z ABC ABC AC A
(6) Z(A, B,C, D) m(0,1,2,3,4) d(5,7) 答: Z(A, B,C, D) m(0,1,2,3,4) d(5,7) AB AC (7) Z(A, B,C, D) m(2,3,7,8,11,14) d(0,5,10,15) 答: Z(A, B,C, D) m(2,3,7,8,11,14) d(0,5,10,15) BD CD AC

数字电子技术习题附答案

数字电子技术习题附答案

数字电子技术习题附答案(共20页)--本页仅作为文档封面,使用时请直接删除即可----内页可以根据需求调整合适字体及大小--一、填空题。

1.基本的逻辑门电路有 与 , 或 , 非 。

2.基本逻辑运算有_与_、或、非3种。

3.描述逻辑函数各个变量取值组合与函数值对应关系的表格叫 真值表 。

4.十进制数72用二进制数表示为 1001000 ,用8421BCD 码表示为 01110010 。

二进制数111101用十进制数表示为 615.数制转换: (8F)16 = ( 143 )10= ( )2 = ( 217 )8;(3EC)H = ( 1004 )D ; (2003) D = ()B = ( 3723)O 。

6.有一数码,作为自然二进制数时,它相当于十进制数 147 ,作为8421BCD 码时,它相当于十进制数 93 。

7.10=( )2 = ( )8421BCD 。

8.在8421BCD 码中,用 4 位二进制数表示一位十进制数。

9.在逻辑运算中,1+1= 1 ;十进制运算中1+1= 2 ;二进制运算中1+1= 10 。

10、表示逻辑函数功能的常用方法有逻辑表达式、逻辑真值表、卡诺图等。

11.将2004个“1”异或得到的结果是( 0 )。

12.TTL 门电路中,输出端能并联使用的有__OC 门__和三态门。

13. 在TTL 与非门电路的一个输入端与地之间接一个10K 电阻,则相当于在该输入端输入 高 电平。

14.TTL 与非门多余输入端的处理方法通常有 接至正电源 , 接至固定高电平 , 接至使用端 。

逻辑门是 单 极型门电路,而TTL 逻辑门是 双 极型门电路。

16.与TTL 电路相比,COM 电路具有功耗 低 、抗干扰能力 强 、便于大规模集成等优点。

门电路的电源电压一般为 5 V , CMOS 电路的电源电压为 3—18 V 。

门的输出端可并联使用,实现线与功能;三态门可用来实现数据的双向传递、总线结构等。

数字电子技术基础习题及答案

数字电子技术基础习题及答案

数字电子技术试卷(1)一. 填空(16)1.十进制数123的二进制数是 1111011 ;十六进制数是 7B 。

2.是8421BCD 码,其十进制为 861。

3.逻辑代数的三种基本运算是 与 , 或 和 非 。

4.三态门的工作状态是 0 , 1 , 高阻 。

5.描述触发器逻辑功能的方法有 真值表,逻辑图,逻辑表达式,卡诺图,波形图。

6.施密特触发器的主要应用是 波形的整形 。

7.设4位D/A 转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为。

8.实现A/D 转换的主要方法有 , , 。

三.化简逻辑函数(14)1.用公式法化简--+++=A D DCE BD B A Y ,化为最简与或表达式。

解;D B A Y +=-2.用卡诺图化简∑∑=mdD C B A Y ),,,,()+,,,,(84210107653),,,(,化为最简与或表达式。

四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。

(15)解;C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。

五.触发器电路如图2(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)(15)解;(1)AQ Q Q n +=-+1,(2)、A Qn =+1六.试用触发器和门电路设计一个同步的五进制计数器。

(15)七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O ,V C的工作波形,并求出振荡频率。

(15)数字电子技术试卷(2)二. 填空(16)1.十进制数的二进制数是 ;十六进制数是 。

2.逻辑代数中逻辑变量得取值为 0、1 。

3.组合逻辑电路的输出状态只与 当前输入 有关而与电路 原状态无关 。

4.三态门的输出有0、1、高阻 ,三种状态,当多个三态门的输出端连在一根总线上使用时,应注意 只能有1个三态门被选通。

数字电子技术试题及答案(题库)

数字电子技术试题及答案(题库)

数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。

2 . 逻辑函数L = + A+ B+ C +D = 。

3 . 三态门输出的三种状态分别为:、和。

4 . 主从型JK触发器的特性方程= 。

5 . 用4个触发器可以存储位二进制数。

6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。

二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。

图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。

A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。

A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。

A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。

图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。

图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。

图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。

A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。

A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。

A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。

数电期末考试题及答案华工

数电期末考试题及答案华工

数电期末考试题及答案华工一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是()。

A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑答案:A2. 下列哪个不是数字电路的优点?()A. 高速度B. 低功耗C. 易于集成D. 体积大答案:D3. 在以下触发器中,具有记忆功能的触发器是()。

A. 与非门B. 或非门C. D触发器D. 异或门答案:C4. 一个完整的数字系统通常由以下哪两个部分组成?()A. 模拟部分和数字部分B. 硬件部分和软件部分C. 输入部分和输出部分D. 运算部分和存储部分答案:B5. 以下哪个不是数字电路设计中常用的工具?()A. 逻辑仿真软件B. 波形发生器C. 模拟示波器D. 电阻测试仪答案:D...(此处省略其他选择题及答案)二、填空题(每题2分,共20分)1. 一个四位二进制计数器可以计数到______。

答案:152. 一个典型的数字电路设计流程包括逻辑设计、______、测试和验证。

答案:电路实现3. 在数字电路中,______是最基本的逻辑单元。

答案:逻辑门4. 一个简单的加法器可以完成二进制数的______和加法运算。

答案:加5. 一个时钟周期包括上升沿和______。

答案:下降沿...(此处省略其他填空题及答案)三、简答题(每题10分,共30分)1. 简述数字电路与模拟电路的区别。

答案:数字电路与模拟电路的主要区别在于信号的形式和处理方式。

数字电路处理的是离散的数字信号,通常只有两个状态,如二进制的0和1,而模拟电路处理的是连续变化的模拟信号,可以有无限多的状态。

数字电路具有更高的抗干扰能力,且易于集成和大规模生产,而模拟电路则在信号处理和放大方面有其优势。

2. 解释什么是时序逻辑电路,并给出一个例子。

答案:时序逻辑电路是一种包含存储元件的数字电路,其输出不仅取决于当前的输入,还取决于电路的历史状态。

例如,一个简单的触发器就是一个时序逻辑电路,它可以存储一个位的信息,并根据输入信号改变其状态。

2019上“数字电子技术”作业(五大题共16小题) -

2019上“数字电子技术”作业(五大题共16小题) -
图2-1
2、写出如图2-2所示电路中门电路的类型,并分别写出下图中当控制信号EN=0和EN=1时输出端Y1、Y2、Y的表达式或逻辑状态。
图2-2
3、电路如图2-3所示,写出触发器输入端D的表达式、是CLK的上升沿或下降沿触发、触发时次态Q*的表达式,并说明该电路对于输入信号A来讲相当于哪种逻辑功能的触发器。
(1)列出真值表;
(2)写出输出S和CO的最小项之和表达式;
(3)利用卡诺图分别将S和CO化为最简与或表达式;
(4)分别将S和ቤተ መጻሕፍቲ ባይዱO化为与非-与非表达式;
(5)从整体考虑,画出最简的全部用与非门构成的逻辑图。
2、试用3线-8线译码器74HC138设计一个电路,其输入ABC为三位二进制数,输出Y3Y2Y1Y0为输入的2倍加1。要求:(1)按给定输入和输出顺序列出真值表;(2)分别写出Y3、Y2、Y1、Y0的最小项之和表达式;(3)若规定A接A2、B接A1、C接A0,画出用74HC138实现该功能的电路图。74HC138的功能表和逻辑图分别如图3-1、图3-2所示。
图2-5
6、四片RAM2114(1K4)组成的RAM容量扩展电路如图2-6所示。问:(1)该扩展电路的存储容量为多少?(2)该电路采用何种容量扩展方式?并简要说明原因。
图2-6
7、将数字信号转换为模拟信号需要采用什么类型的转换器?若该转换器由电阻网络和集成运放以反相求和运算的形式构成(4位数字量),假设参考电压VREF= -8V,那么当4位数字量输入d3d2d1d0分别为0101时输出模拟电压vo等于多少?
图3-3图3-4图3-5
四、时序逻辑电路分析与设计(3小题)
1、逻辑电路如图4-1所示,各触发器的初始状态均为“0”。试分析:(1)该计数器是同步计数器还是异步计数器?(2)写出各触发器的驱动方程和状态方程;(3)画出完整的状态转换图;(4)说明是几进制计数器,能否自启动?
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

一、逻辑代数基础(逻辑函数化简、变换)(1小题)
1、函数Y(A,B,C,D)m(0,2,7,13,15)d(1,3,4,5,6,8,10),要求:(1)利用卡诺图
将Y化为最简的“与或”表达式;(2)将该最简的“与或”表达式变换为与非-与非式;(3)将该最简的“与或”表达式变换为或非-或非式。

二、器件(门电路、触发器、存储器、ADC/DAC)(8小题)
1、写出如图2-1所示电路中门电路的类型,并写出输出端Y i、丫
2、Y的表达式。

Y2=C&D
Y=Y1&Y2
2、写出如图2-2所示电路中门电路的类型,并分别写出下图中当控制信号EN=0和EN=1时输出端丫1、丫2、Y的表达式或逻辑状态。

答: EN=0, Y1= ( A&B)' Y2=高阻抗,Y= (A&B )'
EN=1,Y1 =高阻抗,Y2=( C&D)' ,Y= (C&D)'
3、电路如图2-3所示,写出触发器输入端D的表达式、是CLK的上升沿或下降沿触发、触发时次态Q*的表达式,并说明该电路对于输入信号A来讲相当于哪种逻辑功能的触发器。

4、电路如图2-4所示,写出触发器输入端 J 、K 的表达式、是CLK 的上升沿或下降沿触发、 触发时输出次态 Q*的表达式,并说明该电路对于输入信号 A 来讲相当于哪种逻辑功能的触 发器。

5、存储器2114的逻辑符号如图 2-5所示,问:(1)是RAM 还是ROM ? ( 2)2114的地

线、数据线分别为几根?(
3)2114的容量是多少?
2114
答:(1)存储器2114是RAM ;
(2) 2114地址线10根,数据线4根; (3) 2114 的容量是 1K*4bit 。

6、四片RAM2114( 1K 4)组成的RAM 容量扩展电路如图 2-6所示。

问:(1)该扩展电路 的存储容量为多少? ( 2)该电路采用何种容量扩展方式?并简要说明原因。

1J >C1 1K
Q
c o ---- Q'
CLK
图2-4
A 9
A 。

D 3 R/ W
D o
CS
Q Q'
图2-3
号 /
图2-5
图2-6
7、将数字信号转换为模拟信号需要采用什么类型的转换器?若该转换器由电阻网络和集成
运放以反相求和运算的形式构成(4位数字量),假设参考电压V REF = -8V,那么当4位数字量输入d3d2d i d o分别为0101时输出模拟电压V。

等于多少?
8、将模拟信号转换为数字信号需要采用什么类型的转换器?如果要把最大幅值为 5.1V的模拟信号转换为数字信号,且要求模拟信号每变化20mV使得数字信号最低位(LSB)发生变化,则至少应选用多少位的转换器?并说明该转换器的分辨率是多少?
三、组合逻辑电路的设计(3小题)
1、设计一个全加器,设输入为A、B、C,输出为S (和)、C O(进位)。

(1)列出真值表;
(2)写出输出S和C O的最小项之和表达式;
(3)利用卡诺图分别将S和C O化为最简与或表达式;
(4)分别将S和C O化为与非-与非表达式;
(5)从整体考虑,画出最简的全部用与非门构成的逻辑图。

2、试用3线-8线译码器74HC138设计一个电路,其输入ABC为三位二进制数,输出丫3丫2丫1丫0
为输入的2倍加1。

要求:(1 )按给定输入和输出顺序列出真值表;(2)分别写出丫3、丫2、丫1、Y O的最小项之和表达式;(3)若规定A接A2、B接A1、C接A o,画出用74HC138实
现该功能的电路图。

74HC138的功能表和逻辑图分别如图3-1、图3-2所示。

图3-2
3、试用8选1数据选择器74LS152设计一个函数发生电路,当选择输入端 S i 、S o 为不同状 态时F 与A 、B 的关系如图3-3所示。

要求:(1)写出函数F (SpS 0,A,B )的表达式;(2) 若规定S 1接A 2、S o 接A 1、A 接A o ,画出用74LS152实现该功能的电路图。

74LS152的功
能表和逻辑图分别如图 3-4、3-5所示。

四、时序逻辑电路分析与设计 (3小题)
1、逻辑电路如图4-1所示,各触发器的初始状态均为“ 0”试分析:(1 )该计数器是同步 计数器还是异步计数器? ( 2)写出各触发器的驱动方程和状态方程; (3 )画出完整的状态 转换图;(4)说明是几进制计数器,能否自启动?
S i S 2 S 3
A i A o
丫6 丫5” 丫4 A 丫宀
Y2>-
图3-1
74LS152的功能表 图3-3
图3-5
图3-4
图4-1
2、由同步十六进制计数器 74LS161和门电路组成的计数器电路如图
4-2所示。

74LS161的
功能表如图4-3、图4-4所示。

问:(1)本电路采用反馈置数法还是反馈清零法?并写出相 应的控制端表达式;(2)本电路构成多少进制的计数器?加法还是减法?( 状态转换图(含全部无效状态),并说明能否自启动。

3、试用同步十六进制计数器 74LS161和尽量少的门电路设计一个 11进制计数器。

要求采 用反馈置数法,置数初值为
0000。

74LS161功能表如图4-5,逻辑符号如图4-6所示。

(1) 画出电路图,要求所有输入引脚不能悬空。

(2) 根据你的设计,如果 CLK 时钟周期为1ms ,则Q 3、Q ?的周期分别为多少?
CLK
D i > C i
D 2 > C 2
Q 2
3)画出完整的
CLK R D L D EP
ET
功能 X
0 X X X 异步置零 J-
1 0 X
X
同步预置数 X 1 1 0
1 保持 X
1 1 X
0 保持 (但 C=0 ) -T 1
1
1
1
计数
—EP D 0 D 1 D 2 D 3 C 'ET
74LS161 —沙CLK 小小小小
Q 0 Q 1 Q 2 Q 3
LD' R'D
图4-4 C o
D o 计数脉冲
rQi
Q
Q 2
74LS161的功能表
图4-3
(3) 根据你的设计,如果Q 3Q 2Q 1Q 0的初值是1010,则次态是什么状态?如果初值是 1011,
则次态应该是什么状态?
(4) 能否直接利用 Q 3作为进位输出?如果可以其属于上升沿还是下降沿触发进位?
图4-5
图4-6
五、脉冲波形产生与变换(由 555定时器所构成)(1小题)
1、由555定时器组成的电路分别如图 5-1、5-
2、5-3所示,555定时器的功能表如图 5-4所 示。

问:(1 )哪个电路构成单稳态触发器?试定性画出单稳态触发器的输入 V |、输出v O 的
电压波形图;并写出单稳态触发器的暂稳态持续时间 t W 的计算式;(2)哪个电路构成多谐
振荡器?试定性画出多谐振荡器电压
v I 和V O 的波形图,并写出多谐振荡器输出 V O 的周期T
和频率f 的计算式;(3)哪个电路构成施密特触发器?其正向阈值电压、负向阈值电压、回 差电压分别为多少?若输入
V |的波形如图5-5所示,试定性画出对应的
V O 的波形图。

1 ------------------- 4 >—• -------------- O 1
+V CC
8 4
7
6
L 555 3
* 4—| 2 V 。

1 5
------ ,丰 0.01(F R R 2
V I 图5-2
n
I
1

—O
+V CC
J 7
6
8 4
3
2
555 V O
C
1
5

>
0.01 p F
V |
图5-1 图5-3
CLK R D L D EP ET
功能 X
0 X X X 异步置零 J"
1 0 X
X
同步预置数 X 1 1 0
1 保持 X
1 1 X
0 保持
(但 C=0 ) r
1
1
1
1
计数
Ep D o D 1 D 2 D 3 C
ET ACLK
74LS161
LD'
5------
Q 0 Q 1 Q 2 Q 3
°一R D
74LS161的功能表
555定时器功能表
输入输出
R D 4脚V I1 (TH )
6脚
V I2 (TR / )
2脚
V O
3脚
DISC
7脚
0X X0导通
12
3V CC
1
3V C
C0导通
-V CC
3
1
3V C
C保持保持
2
3V cc
1
空V cc1截止
3V CC弘1截止
图5-4 图5-5。

相关文档
最新文档