硬件工程师考试试题 答案
硬件工程师招聘笔试题与参考答案(某大型央企)2025年
2025年招聘硬件工程师笔试题与参考答案(某大型央企)(答案在后面)一、单项选择题(本大题有10小题,每小题2分,共20分)1、在数字逻辑电路设计中,最基本的逻辑门不包括以下哪一种?A. 与门B. 或门C. 非门D. 同或门2、在计算机系统中,用来存放CPU当前正在执行的指令的寄存器是?A. 程序计数器(PC)B. 指令寄存器(IR)C. 数据寄存器(DR)D. 状态寄存器(SR)3、以下哪个不是硬件工程师在电路设计中需要遵循的原则?A、可靠性原则B、经济性原则C、环保性原则D、美观性原则4、在数字电路中,一个标准的TTL与非门输入端接有3个低电平信号,输出端接有4个高电平信号,该与非门的输入逻辑表达式为:A、Y = AB’ + C’D’B、Y = A + B + C + DC、Y = AB + CDD、Y = A’ + B’ + C’ + D’5、以下哪种类型的存储器在计算机系统中通常用作主存储器?A. 硬盘驱动器(HDD)B. 固态硬盘(SSD)C. 只读存储器(ROM)D. 动态随机存取存储器(DRAM)6、在硬件设计中,以下哪种接口用于连接计算机与外部显示设备?A. USBB. SATAC. PCIeD. HDMI7、题干:以下哪种电子元件在数字电路中主要用作存储信息?A. 电阻B. 电容C. 晶体管D. 寄存器8、题干:在计算机系统中,以下哪个部件负责将用户输入的字符转换成相应的ASCII码?A. 中央处理器(CPU)B. 存储器C. 输入设备D. 输出设备9、在以下哪种情况下,一个数字信号被描述为“过采样”?A. 采样频率低于奈奎斯特频率B. 采样频率等于奈奎斯特频率C. 采样频率高于奈奎斯特频率D. 采样频率低于信号的最高频率 10、在数字信号处理中,以下哪个概念与“零阶保持器”相对应?A. 滤波器B. 离散傅里叶变换(DFT)C. 滑动平均滤波器D. 零阶保持器二、多项选择题(本大题有10小题,每小题4分,共40分)1、题干:以下哪些技术属于硬件工程师在嵌入式系统设计中常用的技术?()A、C语言编程B、Verilog或VHDL硬件描述语言C、PCB设计D、Linux操作系统E、数字信号处理2、题干:以下哪些硬件接口属于USB接口标准的一部分?()A、USB 1.1B、USB 2.0C、USB 3.0D、USB Type-CE、串行接口(RS-232)3、以下哪些技术或设备属于硬件工程师在嵌入式系统开发中常用的?()A. ARM处理器B. FPGA(现场可编程门阵列)C. 磁盘阵列D. USB接口4、在硬件设计过程中,以下哪些测试方法可以帮助硬件工程师验证电路设计的正确性?()A. 功能仿真B. 实验室测试C. 现场调试D. 用户反馈5、以下哪些是硬件工程师在设计和验证电路时需要考虑的电气特性?()A. 电压波动B. 电流稳定性C. 信号完整性D. 热设计E. 电磁兼容性6、以下关于SMT(表面贴装技术)的说法,正确的是?()A. SMT可以提高电路的组装密度B. SMT可以提高电路的可靠性C. SMT对电路板的设计要求较高D. SMT的制造成本较高E. SMT适用于大规模生产7、以下哪些属于硬件工程师在产品设计阶段需要考虑的因素?()A. 成本控制B. 可靠性设计C. 易用性设计D. 环境适应性设计E. 法律法规要求8、以下关于硬件测试的描述,正确的是?()A. 硬件测试分为功能测试、性能测试、兼容性测试等B. 功能测试主要检查硬件的功能是否满足设计要求C. 性能测试主要检查硬件的性能指标是否达到设计目标D. 兼容性测试主要检查硬件在不同操作系统、软件环境下的运行情况E. 以上都是9、以下哪些组件属于硬件工程师在设计和制造嵌入式系统时可能需要使用的?()A、微控制器(MCU)B、场效应晶体管(MOSFET)C、可编程逻辑器件(PLD)D、光耦合器E、RF模块 10、下列哪些技术或方法在硬件设计过程中有助于提高系统的可靠性?()A、冗余设计B、热设计分析C、电磁兼容性(EMC)测试D、故障检测和自恢复机制E、材料老化测试三、判断题(本大题有10小题,每小题2分,共20分)1、硬件工程师在进行电路板设计时,只需要考虑电路的电气性能,无需考虑机械结构设计。
2025年软件资格考试计算机硬件工程师(中级)(基础知识、应用技术)合卷试题与参考答案
2025年软件资格考试计算机硬件工程师(基础知识、应用技术)合卷(中级)自测试题(答案在后面)一、基础知识(客观选择题,75题,每题1分,共75分)1、在计算机系统中,CPU是由哪两个主要部分组成的?A. 控制器与运算器B. 存储器与控制器C. 运算器与存储器D. 输入设备与输出设备2、下列选项中哪一个不是常见的半导体材料?A. 硅(Si)B. 锗(Ge)C. 铜(Cu)D. 金刚石(Diamond)3、在计算机硬件中,以下哪个部件负责存储计算机的操作系统和启动时需要的程序和数据?A. 处理器(CPU)B. 主存储器(RAM)C. 硬盘驱动器(HDD)D. 显卡(GPU)4、在计算机的冯·诺依曼架构中,CPU中的哪个部件负责执行指令?A. 控制器(Control Unit,CU)B. 运算器(Arithmetic Logic Unit,ALU)C. 存储器(Memory)D. 输入/输出设备(I/O Devices)5、在计算机系统中,Cache(缓存)的作用是什么?A. 增加主存容量B. 提高CPU与主存之间的数据传输速率C. 减少CPU的功耗D. 增加硬盘的存储容量6、以下哪个部件不属于计算机的五大组成部分?A. 输入设备B. 输出设备C. 运算器D. 显示器7、在计算机硬件系统中,负责执行算术逻辑运算的部件是?A. 控制器B. 存储器C. 运算器D. 输入/输出设备8、下列关于RAM(随机存取存储器)的描述,哪一项是不正确的?A. RAM是一种易失性存储器。
B. 当电源关闭时,RAM中的信息会丢失。
C. RAM可以永久保存数据。
D. 计算机运行过程中,RAM用作临时存储区域来存放正在处理的数据。
9、计算机硬件中,以下哪种存储器在断电后会丢失存储的数据?A. RAM(随机存取存储器)B. ROM(只读存储器)C. PROM(可编程只读存储器)D. EEPROM(电可擦可编程只读存储器) 10、以下关于计算机硬件系统组成中CPU、内存和硬盘的描述,正确的是:A. CPU负责存储程序和数据,内存负责处理数据和指令B. 内存负责存储程序和数据,硬盘负责处理数据和指令C. CPU负责处理数据和指令,内存负责存储程序和数据D. 硬盘负责处理数据和指令,内存负责存储程序和数据11、在现代计算机系统中,CPU与主存之间的数据传输宽度通常指的是什么?A、CPU的时钟频率B、内存总线的位宽C、硬盘的数据传输率D、I/O设备的数据吞吐量12、下列哪一项不是影响CPU性能的主要因素?A、时钟频率B、核心数量C、散热设计D、操作系统版本13、计算机硬件系统由哪几个主要部分组成?A. 中央处理器、存储器、输入设备、输出设备B. 中央处理器、运算器、控制器、存储器C. 输入设备、输出设备、运算器、控制器D. 中央处理器、控制器、存储器、外部设备14、以下哪个是计算机硬件系统的核心部件?A. 运算器B. 控制器C. 存储器D. 中央处理器15、在计算机硬件系统中,哪个部件负责将各种输入设备的数据转换成计算机可以处理的二进制形式,并将计算机处理后的数据转换为人们可理解的形式输出?A. 控制器B. 运算器C. 存储器D. 输入/输出(I/O)接口16、以下关于RAM(随机存取存储器)和ROM(只读存储器)的说法正确的是?A. RAM断电后信息不会丢失,而ROM断电后信息会丢失。
硬件工程师笔试试题集锦(均有参考答案)
(2)
注意适当加入旁路电容与时测试用; 注意适当加入 0 欧电阻、电感和磁珠以实现抗干扰和阻抗匹配; PCB 设计阶段 自己设计的元器件封装要特别注意以防止板打出来后元器件无法焊接; FM 部分走线要尽量短而粗,电源和地线也要尽可能粗; 旁路电容、晶振要尽量靠近芯片对应管脚; 注意美观与使用方便; 说明自己需要的工艺以及对制板的要求; 防止出现芯片焊错位置,管脚不对应; 防止出现虚焊、漏焊、搭焊等; 先调试电源模块,然后调试控制模块,然后再调试其它模块; 上电时动作要迅速,发现不会出现短路时在彻底接通电源; 调试一个模块时适当隔离其它模块; 各模块的技术指标一定要大于客户的要求; 由于整机调试时仍然会出现很多问题,而且这些问题往往更难解决,如
1、下面是一些基本的数字电路知识问题,请简要回答之。 (1) 什么是 Setup 和 Hold 时间? 答:Setup/Hold Time 用于测试芯片对输入信号和时钟信号之间的时间要求。 建立时间(Setup Time)是指触发器的时钟信号上升沿到来以前,数据能够保持稳 定不变的时间。 输入数据信号应提前时钟上升沿(如上升沿有效)T 时间到达芯片, 这个 T 就是建立时间通常所说的 Setup Time。如不满足 Setup Time,这个数据就 不能被这一时钟打入触发器,只有在下一个时钟上升沿到来时,数据才能被打入 触发器。 保持时间(Hold Time)是指触发器的时钟信号上升沿到来以后,数据保 持稳定不变的时间。如果 Hold Time 不够,数据同样不能被打入触发器。 (2) 什么是竞争与冒险现象?怎样判断?如何消除? 答:在组合逻辑电路中,由于门电路的输入信号经过的通路不尽相同,所产 生的延时也就会不同,从而导致到达该门的时间不一致,我们把这种现象叫做竞 争。由于竞争而在电路输出端可能产生尖峰脉冲或毛刺的现象叫冒险。如果布尔 式中有相反的信号则可能产生竞争和冒险现象。解决方法:一是添加布尔式的消 去项,二是在芯片外部加电容。 (3) 请画出用 D 触发器实现 2 倍分频的逻辑电路? 答:把 D 触发器的输出端加非门接到 D 端即可,如下图所示:
常见硬件工程师笔试题(标准答案)
硬件工程师笔试题一、电路分析:1、竞争与冒险在组合逻辑中,在输入端的不同通道数字信号中经过了不同的延时,导致到达该门的时间不一致叫竞争。
因此在输出端可能产生短时脉冲(尖峰脉冲)的现象叫冒险。
常用的消除竞争冒险的方法有:输入端加滤波电容、选通脉冲、修改逻辑设计等。
2、同步与异步同步逻辑是时钟之间有固定的因果关系。
异步逻辑是各时钟之间没有固定的因果关系。
同步电路:存储电路中所有触发器的时钟输入端都接同一个时钟脉冲源,因而所有触发器的状态的变化都与所加的时钟脉冲信号同步。
异步电路:电路没有统一的时钟,有些触发器的时钟输入端与时钟脉冲源相连,只有这些触发器的状态变化与时钟脉冲同步,而其它的触发器的状态变化不与时钟脉冲同步。
异步电路不使用时钟脉冲做同步,其子系统是使用特殊的“开始”和“完成”信号使之同步同步就是双方有一个共同的时钟,当发送时,接收方同时准备接收。
异步双方不需要共同的时钟,也就是接收方不知道发送方什么时候发送,所以在发送的信息中就要有提示接收方开始接收的信息,如开始位,结束时有停止位3、仿真软件:Proteus4、Setup 和Hold timeSetup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求。
建立时间是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间。
输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。
保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。
如果hold time不够,数据同样不能被打入触发器。
5、IC设计中同步复位与异步复位的区别同步复位在时钟沿采集复位信号,完成复位动作。
异步复位不管时钟,只要复位信号满足条件,就完成复位动作。
异步复位对复位信号要求比较高,不能有毛刺,如果其与时钟关系不确定,也可能出现亚稳态。
硬件工程师考试复习题
硬件工程师考试复习题参考答案一、单选题二、多选题一、单选题二、多选题三、解答题1、写出BIOS芯片的主要作用是什么?BIOS实际上是被固化到计算机中的一组程序,为计算机提供最低级的、最直接的硬件控制。
准确地说,BIOS是硬件与软件程序(操作系统和应用软件)之间的一个“转换器”或者说是接口程序,负责解决计算机硬件的即时需求,是按软件对硬件的操作要求具体执行的程序。
2、写出不识别内存的检测过程。
内存接口电路维修检测,先检测 3.3V电源和时钟信号是否正常,内存接口上时钟信号有CLK[0:3]和主时钟信号SMBCLK两个。
然后使用示波器检测WE#、RAS和CAS信号,根据以上信号功能,测量信号的有效情况和跳变情况。
另外,如果故障还不能确定,下一步就需要检测数据线和地址线。
需要说明的是我们利用内存接口信号主要检测GMCH芯片的信号。
3、写出PCI总线故障的检测流程。
首先检测电源电压、时钟、Reset信号、中断控制信号、DMA控制信号和数据地址线。
检测控制信号Reset信号、中断控制信号、DMA控制信号时,注意有效电平和跳变情况,还要注意Reset信号、中断控制信号、DMA控制信号什么情况下应该有效。
这样通过PCI接口信号的检测就是检测了芯片组的性质。
4、说出4条以上总线在主板上主要功能。
1.CPU总线(也可以叫做前端系统总线FSB)是外部总线速度最快的总线;连接CPU、北桥和存储器的高速总线,减轻系统总线负担;2.AGP总线:用于连接北桥芯片和显卡之间的设备;3.PCI总线:用于连接高速I/O设备。
4.ISA总线(或者LPC总线)数据通路“转换器”;主板最底层的是I/O和低速设备。
5、简述AGP接口故障的检测流程。
首先检测AGP接口的电源,接口上的电源电压主要有VCC3、 12V和VDDQ,测量时要注意电源电压,然后还要测量B7的主时钟,时钟是由时钟发生器产生,测量控制信号,主要有Reset、GREQ等,注意信号的有效电平和跳变情况,还可以测量数据地址线的状态。
硬件工程师招聘笔试题及解答(某大型国企)
招聘硬件工程师笔试题及解答(某大型国企)(答案在后面)一、单项选择题(本大题有10小题,每小题2分,共20分)1、以下哪个不是硬件工程师常用的电子设计自动化(EDA)工具?A、Altium DesignerB、CadenceC、Microsoft OfficeD、Eagle2、在数字电路设计中,以下哪种电路具有非破坏性读出特性?A、SR锁存器B、D触发器C、JK触发器D、T触发器3、以下哪种电子元件在电路中主要起到整流作用?()A. 电阻B. 电容C. 二极管D. 电感4、以下哪个参数是衡量晶体管放大能力的指标?()A. 饱和电压B. 开关电压C. 共基极电流增益D. 共射极电流增益5、某硬件工程师在进行电路设计时,需要选择一种适合高速信号传输的传输线。
以下选项中,哪一种传输线最适合高速信号传输?A. 同轴电缆B. 双绞线C. 无线传输D. 平行电缆6、在硬件设计中,以下哪个元件通常用于将模拟信号转换为数字信号?A. 运算放大器B. 电压比较器C. 模数转换器(ADC)D. 集成运算放大器7、在硬件设计中,以下哪种接口通常用于高速数据传输?A、USB接口B、I2C接口C、SPI接口D、PCI接口8、在硬件电路设计中,以下哪种元件通常用于产生稳定的直流电压?A、电阻B、电容C、二极管D、稳压二极管9、在数字电路中,用于表示逻辑状态的高电平通常指的是:A. 5VB. 3.3VC. 2.5VD. 1.8V 10、以下哪种类型的存储器在断电后会丢失存储的数据?A. 只读存储器(ROM)B. 随机存取存储器(RAM)C. 闪存(Flash Memory)D. 静态随机存取存储器(SRAM)二、多项选择题(本大题有10小题,每小题4分,共40分)1、以下哪些技术属于嵌入式系统硬件设计常用的技术?()A. 数字电路设计B. 模拟电路设计C. PCB(印刷电路板)设计D. 微控制器编程E. FPGA(现场可编程门阵列)设计2、在硬件工程师面试中,以下哪些指标可以用来评估候选人的硬件设计能力?()A. 熟悉的硬件设计工具B. 具有实际硬件项目经验C. 硬件故障诊断能力D. 对硬件设计规范的掌握程度E. 团队协作和沟通能力3、以下哪些组件属于硬件工程师在设计中需要考虑的关键硬件组件?()A. 微处理器B. 电源管理芯片C. 传感器D. 显示屏E. 集成电路(IC)4、在以下关于硬件设计规范的描述中,哪些是硬件工程师在编写硬件设计规范时应该包含的内容?()A. 设计目标和功能需求B. 硬件选型标准和规范C. 设计原理和算法描述D. PCB布局和布线原则E. 测试方法和验收标准5、以下哪些元件属于被动元件?()A. 电容B. 电感C. 变压器D. 晶体管6、在以下选项中,哪些是常见的数字信号处理算法?()A. 快速傅里叶变换(FFT)B. 滤波算法C. 神经网络算法D. 傅里叶级数7、以下哪些是硬件工程师在电路设计中需要考虑的关键因素?()A. 电源稳定性B. 热设计C. 电磁兼容性D. 成本控制E. 电路可靠性8、以下哪些是硬件工程师在项目实施过程中需要遵循的基本原则?()A. 遵循设计规范B. 优先考虑用户体验C. 保证设计可维护性D. 重视项目进度管理E. 注重团队合作9、以下哪些属于硬件工程师在电路设计时需要考虑的电磁兼容性(EMC)问题?A. 电路中的辐射干扰B. 电路对外的干扰C. 电路对电源的干扰D. 电路对同轴电缆的干扰 10、以下哪些是硬件工程师在PCB(印刷电路板)设计时需要遵守的原则?A. 高速信号走线采用差分信号传输B. 电源和地线设计应尽量短且宽C. 同一电源和地线应尽量走直线D. 避免信号走线在PCB边缘附近三、判断题(本大题有10小题,每小题2分,共20分)1、硬件工程师在设计和开发过程中,无需考虑电磁兼容性(EMC)的问题。
硬件工程师考试试题-答案
硬件工程师考试试题-答案(总5页)-CAL-FENGHAI.-(YICAI)-Company One1-CAL-本页仅作为文档封面,使用请直接删除硬件工程师考试试题答案模拟电路1.基尔霍夫定理的内容是什么?a.基尔霍夫电流定律:在电路的任一节点,流入、流出该节点电流的代数和为零.基尔霍夫电压定律:在电路中的任一闭合电路,电压的代数和为0.b.公式:I1+ I2+I3+In=I OUT2.设计一个20倍运放,说明高频运放及低频运放区别,在选用运放时注意哪几个参数?a.b. 低频运算放大器工作频率,相对频带宽度却很宽,自20 Hz至20KHz,高低频之比1000 。
高频运算放大器工作频率高,几百KHz万MHz,相对于其中心频率却较窄。
如果高频运算放大器用于低频电路,就会产生很大的高频噪声,所以用时注意。
c.差模放大倍数大、差模输入电阻大、共模抑制比CMMR高;输入失调电压及其温漂、输入失调电流及其温漂小,以及噪声小。
3.画出如下B点的波开:B4.什么叫差模信号?什么叫共模信号在设计电路中如何处理差模干扰及共模干扰设计逻辑门电路及运放大器时,悬空引脚如何处理?a.小相等、极性相反的一对信号称为差模信号。
差动放大电路输入差模信号(u il =-u i2)时,称为差模输入。
两个大小相等、极性相同的一对信号称为共模信号。
差动放大电路输入共模信号(u il =u i2)时,称为共模输入。
在差动放大器中,有用信号以差模形式输入,干扰信号用共模形式输入,那么干扰信号将被抑制的很小。
b.差模干扰设计正负2条信号线紧靠,2条信号线平行,包地走线;共模干扰设计增加屏蔽,布线远高电压大电流走线,采用稳定的电源和高品质开关电源(低噪声电源)。
c.逻辑门电路时,悬空引脚应接高电平;运放大器悬空引脚正极端接运放输出,负端接低电平。
数字电路5. 用逻辑门画出D触发器,实现2倍分频的逻辑电路?( verilog HDL实现)a.b. module divide2( clk , clk_o, reset);input clk , reset;output clk_o;wire in;reg out ;always @ ( posedge clk or posedge reset)if ( reset)out <= 0;elseout <= in;assign in = ~out;assign clk_o = out;endmodule6.如何用串行数字接口转换并行数字接口如何用并行数字接口转换串行数字接口并举例说明7.你知道那些常用逻辑电平?TTL 与COMS 电平可以直接互连吗?用C语言描述RS232通信数据。
硬件工程师考试试题及答案
硬件工程师考试试题及答案一、选择题1. 下列哪项不属于计算机系统的硬件组成部分?A. CPUB. 内存C. 操作系统D. 主板答案:C2. 在计算机中,主要负责控制和调度各个硬件设备的是?A. CPUB. 内存C. 硬盘D. 显卡答案:A3. 下列哪个接口是用于主板和显卡之间的连接?A. USBB. HDMIC. SATAD. PCI-Express答案:D4. 下列哪个存储设备属于固态硬盘?A. 机械硬盘B. U盘C. CD-ROMD. RAID答案:B5. 计算机中的内存属于什么类型的存储器?A. 主存储器B. 辅助存储器C. 高速缓存D. 寄存器答案:A二、填空题1. CPU的英文全称是中央处理器,它是计算机的_________。
答案:大脑2. 二进制数系统中,数字0和1分别代表了什么?答案:低电平和高电平3. 在计算机系统中,RAM是什么的缩写?答案:随机存取存储器4. USB的全称是通用串行总线,它是一种用于计算机和外部设备之间传输数据的________。
答案:接口5. 在计算机领域,BIOS是什么的缩写?答案:基本输入输出系统三、简答题1. 请简要介绍计算机的四个基本功能。
答:计算机的四个基本功能分别是输入、输出、存储和运算。
输入指的是将数据或指令输入到计算机中,输出则是将计算机处理后的结果展示给用户。
存储是指计算机中各种数据的储存,包括内存和硬盘等。
运算是计算机根据输入的指令进行各种运算操作,包括算术运算和逻辑运算等。
2. 请简要描述计算机的硬件组成。
答:计算机的硬件组成包括中央处理器(CPU)、内存、硬盘、主板、显卡、输入设备和输出设备等。
CPU是计算机的核心部件,负责控制和执行各种指令。
内存用于临时存储数据和程序。
硬盘则是用于长期存储数据和程序的设备。
主板是连接各个硬件设备的重要组成部分。
显卡用于图形处理和显示。
输入设备包括键盘、鼠标、摄像头等,用于输入数据和指令。
输出设备包括显示器、打印机、音响等,用于输出结果和音视频信息。
常见硬件工程师笔试题(标准答案)
硬件工程师笔试题一、电路分析:1、竞争与冒险在组合逻辑中,在输入端的不同通道数字信号中经过了不同的延时,导致到达该门的时间不一致叫竞争。
因此在输出端可能产生短时脉冲(尖峰脉冲)的现象叫冒险。
常用的消除竞争冒险的方法有:输入端加滤波电容、选通脉冲、修改逻辑设计等。
2、同步与异步同步逻辑是时钟之间有固定的因果关系。
异步逻辑是各时钟之间没有固定的因果关系。
同步电路:存储电路中所有触发器的时钟输入端都接同一个时钟脉冲源,因而所有触发器的状态的变化都与所加的时钟脉冲信号同步。
异步电路:电路没有统一的时钟,有些触发器的时钟输入端与时钟脉冲源相连,只有这些触发器的状态变化与时钟脉冲同步,而其它的触发器的状态变化不与时钟脉冲同步。
异步电路不使用时钟脉冲做同步,其子系统是使用特殊的“开始”和“完成”信号使之同步同步就是双方有一个共同的时钟,当发送时,接收方同时准备接收。
异步双方不需要共同的时钟,也就是接收方不知道发送方什么时候发送,所以在发送的信息中就要有提示接收方开始接收的信息,如开始位,结束时有停止位3、仿真软件:Proteus4、Setup 和Hold timeSetup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求。
建立时间是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间。
输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。
保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。
如果hold time不够,数据同样不能被打入触发器。
5、IC设计中同步复位与异步复位的区别同步复位在时钟沿采集复位信号,完成复位动作。
异步复位不管时钟,只要复位信号满足条件,就完成复位动作。
异步复位对复位信号要求比较高,不能有毛刺,如果其与时钟关系不确定,也可能出现亚稳态。
硬件工程师招聘笔试题及解答
招聘硬件工程师笔试题及解答(答案在后面)一、单项选择题(本大题有10小题,每小题2分,共20分)1、以下哪种元件不属于半导体器件?A、二极管B、晶体管C、电阻D、电容2、在数字电路中,以下哪种逻辑门可以实现“非”功能?A、与门(AND Gate)B、或门(OR Gate)C、异或门(XOR Gate)D、非门(NOT Gate)3、在数字电路设计中,以下哪种逻辑门可以实现与或非(NAND)功能?A. 与门(AND)B. 或门(OR)C. 非门(NOT)D. 或非门(NOR)4、在微处理器中,以下哪个寄存器通常用于存储指令的地址?A. 数据寄存器(Data Register)B. 累加器(Accumulator)C. 程序计数器(Program Counter,PC)D. 指令寄存器(Instruction Register,IR)5、在数字电路中,以下哪种电路能够实现逻辑或(OR)功能?A. 与门(AND Gate)B. 非门(NOT Gate)C. 异或门(XOR Gate)D. 或门(OR Gate)6、在下列存储器中,哪一种存储器的数据在断电后会丢失?A. 只读存储器(ROM)B. 随机存取存储器(RAM)C. 闪存(Flash Memory)D. 硬盘驱动器(HDD)7、以下哪个不属于硬件工程师在PCB(印刷电路板)设计中需要考虑的关键因素?A. 元器件的布局和布线B. 信号完整性C. 元件的温度特性D. 软件编程8、在硬件电路设计中,以下哪种测试方法主要用于验证电路的电气性能?A. 功率测试B. 耐压测试C. 功能测试D. 耐久性测试9、在硬件设计中,以下哪个是用于描述电路元件在电路中相互连接的方式?A. 逻辑门B. 电路图C. 电路板布局D. 元件规格书二、多项选择题(本大题有10小题,每小题4分,共40分)1、以下哪些元件属于数字电路中的基本逻辑门?()A、电阻B、二极管C、三极管D、与门(AND gate)E、或门(OR gate)2、以下关于电路板设计的描述,哪些是正确的?()A、电路板设计应遵循最小化走线长度原则B、电源和地线应设计为粗线以减少电阻C、高电流路径应避免与其他信号线并行D、电路板设计应考虑电磁兼容性(EMC)E、元件布局应尽量紧凑,以提高电路板的密度3、以下哪些技术或工具通常用于硬件工程师的日常工作中?()A. PCB设计软件(如Altium Designer、Eagle)B. 仿真软件(如SPICE、LTspice)C. C语言编程D. 2D/3D机械设计软件(如SolidWorks、AutoCAD)E. 固件编程(如嵌入式C/C++)4、以下关于电子元器件的说法正确的是哪些?()A. 电容器的电容值与其极板面积成正比,与其极板间距成反比。
(完整word版)硬件维护工程师考试试题及答案
硬件维护工程师考试时间:60分钟姓名:考号:1、主板可以安装不平,只要不与机箱接触就行。
A. 对B. 错标准答案: B2、脱一些化纤衣服时有可能听到声响或看到闪光,此时的静电至少在【】KV以上。
A. 4B. 5C. 6D. 7标准答案: B3、灰尘大,天长日久就会腐蚀各配件的电路板。
A. 对B. 错标准答案: A4、室内湿度≥【】时可能产生显示器漏电的危险。
A. 80%B. 70%C. 50%D. 30%标准答案: A5、计算机理想的工作湿度应为【】。
A. 10%~30%B. 30%~80%C. 45%~65%D. 60%~80%标准答案: B6、当室内湿度≤【】,会在某些部位产生静电干扰,内部元器件被静电破坏的可能性增大,会影响显示器正常工作。
A. 40%B. 30%C. 60%D. 70%标准答案: B7、相对湿度超过【】,则机器表面容易结露,可能引起元器件漏电、短路、触点生锈、导线霉断。
A. 30%B. 50%C. 60%D. 80%标准答案: D8、计算机电源的频率范围是【】Hz。
A. 20B. 30C. 40D. 50标准答案: D9、相对湿度低于【】,则容易产生静电,这可能损坏元器件、破坏磁盘上的信息等。
A. 10%B. 20%C. 30%D. 40%标准答案: C10、计算机板卡上的集成电路器件多采用MOS技术制造。
A. 对B. 错标准答案: A11、显示器内部的高压高达【】KV。
A. 1~10B. 10~30C. 30~50D. 50~70标准答案: B12、显示器的使用寿命可能是计算机的所有部件中最长的。
A. 对B. 错标准答案: A13、计算机硬件资源冲突解决的办法是以【】模式启动操作系统。
A. 正常B. MS-DOSC. 安全D. 分步标准答案: C14、AMI BIOS的1长3短声音代码表示【】。
A. 内存校验错误B. 显示卡错误C. 内存错误D. 非致命错误标准答案: C15、下面空格处应填写【】命令。
硬件工程师考试试题-答案教学内容
硬件工程师考试试题答案模拟电路1.基尔霍夫定理的内容是什么?a.基尔霍夫电流定律:在电路的任一节点,流入、流出该节点电流的代数和为零.基尔霍夫电压定律:在电路中的任一闭合电路,电压的代数和为0.b.公式:I1+ I2+I3+In=I OUT2.设计一个20倍运放,说明高频运放及低频运放区别,在选用运放时注意哪几个参数?a.b. 低频运算放大器工作频率,相对频带宽度却很宽,自20 Hz至20KHz,高低频之比1000 。
高频运算放大器工作频率高,几百KHz万MHz,相对于其中心频率却较窄。
如果高频运算放大器用于低频电路,就会产生很大的高频噪声,所以用时注意。
c.差模放大倍数大、差模输入电阻大、共模抑制比CMMR高;输入失调电压及其温漂、输入失调电流及其温漂小,以及噪声小。
3.画出如下B点的波开:B4.什么叫差模信号?什么叫共模信号?在设计电路中如何处理差模干扰及共模干扰?设计逻辑门电路及运放大器时,悬空引脚如何处理?a.小相等、极性相反的一对信号称为差模信号。
差动放大电路输入差模信号(u il =-u i2)时,称为差模输入。
两个大小相等、极性相同的一对信号称为共模信号。
差动放大电路输入共模信号(u il =u i2)时,称为共模输入。
在差动放大器中,有用信号以差模形式输入,干扰信号用共模形式输入,那么干扰信号将被抑制的很小。
b.差模干扰设计正负2条信号线紧靠,2条信号线平行,包地走线;共模干扰设计增加屏蔽,布线远高电压大电流走线,采用稳定的电源和高品质开关电源(低噪声电源)。
c.逻辑门电路时,悬空引脚应接高电平;运放大器悬空引脚正极端接运放输出,负端接低电平。
数字电路5. 用逻辑门画出D触发器,实现2倍分频的逻辑电路?(verilog HDL实现)a.b. module divide2( clk , clk_o, reset);input clk , reset;output clk_o;wire in;reg out ;always @ ( posedge clk or posedge reset)if ( reset)out <= 0;elseout <= in;assign in = ~out;assign clk_o = out;endmodule6.如何用串行数字接口转换并行数字接口?如何用并行数字接口转换串行数字接口?并举例说明7.你知道那些常用逻辑电平?TTL 与COMS 电平可以直接互连吗?用C语言描述RS232通信数据。
硬件工程师入门试题及参考答案
硬件工程师入门知识试题及参考答案姓名电话时间年月日1.下面是一些基本的数字电路知识问题,请简要回答之。
(1)什么是Setup 和Hold 时间?(2)什么是竞争冒险现象,怎样判断,如何消除?(3)请画出用D触发器实现二分频的逻辑图(4)什么是“线与”逻辑,要实现它,在硬件特性上有什么要求?(5)什么是同步逻辑和异步逻辑,两者有何区别?(6)请画出微机接口电路中典型的输入设备与微机接口逻辑示意图(数据接口、进制接口?、锁存器/缓冲器)?(7)你知道哪些常用逻辑电平?TTL与CMOS电平可以直接互联吗?9)用逻辑门和 COMS 电路实现 AB+CD。
2.你所知道的可编程序逻辑器件有哪些?3.用VHDL、VERILOG或ABLE描述八位D触发器逻辑。
4.简述用EDA软件(如PROTEL)进行设计(包括原理图和PCB图)到调试出样机的整个过程,说明在各环节应注意那些问题?5.简述基尔霍夫定理6.描述反馈概念,列举它们的应用7.负反馈种类及特点8.放大电路频率补偿的目的是什么,有哪些方法?9.名词解释:SRAM、SSRAM、DRAMSDRAM、压控振荡器(VCO)10.名词解释:IRQ、BIOS、USB、VHDL、SDR11.单片机上电后没有运转,首先要检查什么?12.最基本的三极管曲线特性13.什么是频率响应,怎么才算是稳定的频率响应。
14.简述改变频率响应曲线的几个方法。
15.给出一差分运放,如何进行相位补偿,并画出补偿后的波特图。
16.简述基本放大电路的种类及优缺点,简述放大器广泛采用差分结构的原因。
17.给出一差分电路,已知其输出电压Y+和Y-,求共模分量和差模分量。
18.画出一个晶体管级的运放电路,说明原理。
硬件工程师基础知识参考答案https:///Do_Not_Ask_Me/article/details/103519612Do_Not_Ask_Me2019-12-16 09:22:26478收藏 10版权1、下面是一些基本的数字电路知识问题,请简要回答1)什么是Setup和Hold时间答:Setup/Hold时间是测试芯片对输入信号与时钟信号之间的要求。
硬件工程师考试理论试题(答案)
硬件工程师考试理论试题(答案)硬件工程师考试理论试题IEEE1394总线是一种点对点的连接标准,数据的传输可以不通过计算机控制备选答案:A. 对B. 错DDR内存槽有【】只引脚备选答案:A. 72B. 168C. 184D. 192IEEE1394总线在一个端口上最多可以连接【】个设备备选答案:A. 63B. 64C. 127D. 128I/O总线用于CPU与除【】之外的其它部件的连接备选答案:A. RAMB. 显示卡C. 硬盘D. 主板芯片组总线结构的优点是采用了【】的结构设计方法备选答案:A. 系统化B. 模块化C. 分散化D. 集成化不同类型的外设需要不同的接口,不同的接口可以通用的备选答案:A. 对B. 错任何两个支持IEEE 1394的设备可以直接连接,不需要通过计算机控制备选答案:A. 对B. 错PCI总线的数据传输速度与CPU和时钟频率密切相关备选答案:A. 对B. 错IEEE1394和USB总线都支持的功能是即插即用和热插拔备选答案:A. 对B. 错Flex ATX主板标准是【】所开发的备选答案:A. HPB. IntelC. IBMD. SONY多选题:VIP接口主要用于以下哪些视频输入设备的视频信号.备选答案:A. 电视B. 电视接收卡C. 数码相机D. VCD/DVD 解码器现在使用的晶体管有【】种。
备选答案:A. 一种B. 两种C. 三种下列哪个功能不是小型服务器的主要功能【】。
备选答案:A. 用户管理B. 打印机共享C. 网络连接共享D. 文件存储服务人们把符合系统程序概念的计算机通称为冯?诺依曼型计算机。
备选答案:A. 对B. 错现代计算机的鼻祖ENIAC主要用于计算弹道和原子弹的研制。
备选答案:A. 对B. 错从第三代计算机开始,【】成为制造计算机核心元器件的主要材料。
备选答案:A. 硅B. 真空管C. 晶体管D. 铜AT主板是对Baby AT主板的改进。
备选答案:A. 对IEEE1394总线的原型是运行在苹果计算机上的Fire Wire。
常见硬件工程师笔试题(标准答案)
硬件工程师笔试题一、电路分析:1、竞争与冒险在组合逻辑中,在输入端的不同通道数字信号中经过了不同的延时,导致到达该门的时间不一致叫竞争。
因此在输出端可能产生短时脉冲(尖峰脉冲)的现象叫冒险。
常用的消除竞争冒险的方法有:输入端加滤波电容、选通脉冲、修改逻辑设计等。
2、同步与异步同步逻辑就是时钟之间有固定的因果关系。
异步逻辑就是各时钟之间没有固定的因果关系。
同步电路:存储电路中所有触发器的时钟输入端都接同一个时钟脉冲源,因而所有触发器的状态的变化都与所加的时钟脉冲信号同步。
异步电路:电路没有统一的时钟,有些触发器的时钟输入端与时钟脉冲源相连,只有这些触发器的状态变化与时钟脉冲同步,而其它的触发器的状态变化不与时钟脉冲同步。
异步电路不使用时钟脉冲做同步,其子系统就是使用特殊的“开始”与“完成”信号使之同步同步就就是双方有一个共同的时钟,当发送时,接收方同时准备接收。
异步双方不需要共同的时钟,也就就是接收方不知道发送方什么时候发送,所以在发送的信息中就要有提示接收方开始接收的信息,如开始位,结束时有停止位3、仿真软件:Proteus4、Setup 与Hold timeSetup/hold time 就是测试芯片对输入信号与时钟信号之间的时间要求。
建立时间就是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间。
输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就就是建立时间-Setup time、如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。
保持时间就是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。
如果hold time不够,数据同样不能被打入触发器。
5、IC设计中同步复位与异步复位的区别同步复位在时钟沿采集复位信号,完成复位动作。
异步复位不管时钟,只要复位信号满足条件,就完成复位动作。
异步复位对复位信号要求比较高,不能有毛刺,如果其与时钟关系不确定,也可能出现亚稳态。
硬件工程师招聘笔试题与参考答案(某世界500强集团)2024年
2024年招聘硬件工程师笔试题与参考答案(某世界500强集团)(答案在后面)一、单项选择题(本大题有10小题,每小题2分,共20分)1、以下哪种接口常用于连接外部存储设备如硬盘、光驱等?A、USB接口B、HDMI接口C、PCI Express接口D、SATA接口2、在计算机硬件中,以下哪项不是构成CPU(中央处理器)的基本组件?A、控制单元B、运算单元C、寄存器D、主板3、在数字逻辑电路设计中,下列哪种触发器通常用于构建同步时序逻辑电路?A. SR锁存器B. JK触发器C. D锁存器D. 单稳态触发器4、如果一个8位二进制数表示的十进制范围是从-128到+127,那么这个数使用了哪种编码方法?A. 原码B. 反码C. 补码D. 无符号数5、在以下哪种情况下,一个硬件工程师可能会使用模拟电路?A. 设计一个微控制器的外围电路B. 实现一个高速数据通信接口C. 构建一个数字信号处理器D. 开发一个嵌入式系统6、在硬件设计中,以下哪个标准通常用于评估电子组件的可靠性?A. IPC-9595B. ISO/IEC 12207C. IEC 60730-1D. IEEE 802.37、在数字逻辑电路设计中,以下哪种门可以直接驱动一个LED灯?A、与门B、非门C、或门D、三态门8、在使用示波器测量一个未知频率的正弦波时,如果屏幕上的波形每两个周期显示完整,则水平刻度设置为10μs/div,总共有5格,请问该正弦波的频率是多少?A、1kHzB、5kHzC、10kHzD、25kHz9、在下列哪种情况下,一个简单的二进制计数器会溢出?A. 当计数器的值达到最大值时B. 当计数器的值达到最小值时C. 当计数器的值等于0时D. 当计数器的值等于1时 10、以下哪种接口通常用于外部设备与计算机之间的数据传输?A. USB(通用串行总线)B. FireWire(IEEE 1394)C. RS-232D. Ethernet二、多项选择题(本大题有10小题,每小题4分,共40分)1、以下哪些技术或组件是硬件工程师在设计和开发嵌入式系统时通常会使用的?A、微控制器(Microcontroller)B、场效应晶体管(MOSFET)C、线性稳压器(Linear Regulator)D、蓝牙模块(Bluetooth Module)E、操作系统(Operating System)2、在硬件设计过程中,以下哪些因素对电路的可靠性有重要影响?A、元件的选择与质量B、电路布局和布线C、散热设计D、电磁兼容性(EMC)E、抗干扰能力3、以下哪些组件属于硬件工程师在设计和测试嵌入式系统时可能会使用?()A. 微处理器(Microprocessor)B. 外部存储器(External Storage)C. 传感器(Sensors)D. 模拟电路(Analog Circuits)E. 通用接口(General Purpose Interface)4、在硬件设计中,以下哪些方法可以提高电路的抗干扰能力?()A. 使用低噪声元件B. 采用屏蔽和接地措施C. 优化电源设计,减少电源噪声D. 使用滤波器E. 提高电路的频率响应5、以下哪些是硬件工程师在电路设计过程中需要考虑的关键因素?()A. 电源稳定性B. 热设计C. 电磁兼容性D. 成本控制E. 信号完整性6、以下关于嵌入式系统硬件设计原则的描述,正确的是哪些?()A. 优先考虑性能,牺牲成本和功耗B. 在满足功能需求的前提下,尽量降低功耗C. 采用模块化设计,提高系统可扩展性D. 优先考虑成本,牺牲性能和功耗E. 保证系统稳定性,提高可靠性7、以下哪些技术或组件是现代嵌入式系统中常见的硬件组成部分?()A. 微控制器(MCU)B. 传感器C. 显示屏D. USB接口E. 无线通信模块8、在以下关于SATA接口的描述中,哪些是正确的?()A. SATA接口主要用于连接硬盘驱动器和主机系统B. SATA接口支持热插拔功能C. SATA接口的最高传输速率可以达到6GbpsD. SATA接口不支持RAID配置E. SATA接口具有较低的功耗9、以下哪些技术或设备属于硬件工程师在设计和测试嵌入式系统时可能需要使用的?()A. ARM处理器B. FPGA(现场可编程门阵列)C. 微控制器D. 液晶显示屏E. 电源管理芯片 10、以下哪些方法可以用于提高硬件设计的可测试性?()A. 设计模块化B. 使用可测试的接口C. 实现硬件设计规范D. 设计冗余功能E. 优化设计文档三、判断题(本大题有10小题,每小题2分,共20分)1、硬件工程师在进行电路设计时,所有元件都必须符合其额定电压和电流规格。
硬件工程师考试题
硬件工程师考试题1.集成运放的输入级采用差分放大电路是因为可以。
[单选题] *A.增大放大倍数B.减小温漂(正确答案)C.提高输入电阻D.提高输出电阻2.用万用表测二极管的正、反向电阻来判断二极管的好坏,好的管子应为。
[单选题] *A.正、反向电阻相等B.正向电阻大,反向电阻小C.反向电阻比正向电阻大很多倍(正确答案)D.正、反向电阻都等于无穷大3.某放大电路中三极管的三个管脚的电位分别为U1=6V、U2=5.4V、U3=12V,则对应该管的管脚排列依次是。
[单选题] *e,b,cb,e,c(正确答案)b,c,ec,b,e4.在单管固定偏置共射极放大电路中,若测得三极管的静态管压降UCE近似等于电源电压UCC时(无电流),则该管工作状态为。
[单选题] *A.饱和B.截止(正确答案)C.放大D.不能确定5.场效应管起放大作用时应工作在漏极特性的。
[单选题] *A.非饱和区B.饱和区(正确答案)C.截止区D.击穿区6.下列选项中,不属三极管的参数是。
[单选题] *A.电流放大系数B.最大整流电流(正确答案)C.集电极最大允许电流D.集电极最大允许耗散功率7. 测试放大电路输出电压幅值与相位的变化,可得到它的频率响应,条件是。
[单选题] *A.输入电压幅值不变,改变频率。
(正确答案)B. 输入电压频率不变,改变幅值C.输入电压的幅值与频率同时变化。
8.两个电阻并联时电阻值为2.5Ω,串联时电阻值为10Ω,则两个电阻值。
[单选题] *A.一定都是5Ω(正确答案)B.可能都是5ΩC.可能一个是10ΩD.其值不定9.功率因数定义为。
[单选题] *A.无功功率与有功功率的比值B.有功功率与无功功率的比值C.视在功率与有功功率的比值D.有功功率与视在功率的比值(正确答案)10.当电路发生串联谐振时。
[单选题] *A.电路中电流最大(正确答案)B.电路中电阻两端电压最小C.电路吸收的功率最小11.将标有额定值为“220V、100W”和“220V、25W”白炽灯两盏,将其串联后接入220V工频交流电源上,其亮度情况是。
硬件技术工程师试题附答案
17、〔b 〕年INTEL公司开发成功第一块微处理器4004。
A、1968年B、1971年C、1972年D、1980年18、人们把符合系统程序概念的计算机通称为冯?诺依曼型计算机。
〔 b〕A、对B、错19、完整的PC系统由硬件系统和操作系统两大局部组成,缺一不可。
〔 b〕A、对B、错20、INTEL CPU主频=〔a 〕A、外频×倍频B、FSB×倍频21、现在的台式PC机普遍使用的电源是符合ATX2.03标准的。
〔a 〕A、对B、错22、以下哪个功能不是小型效劳器的主要功能〔 d〕。
23、1947年〔b 〕实验室创造了晶体管。
24、第三代计算机使用〔 d〕作为电路元件。
A、晶体管B、多晶硅C、半导体D、集成电路25、现在使用的晶体管有〔 b〕种。
A、一B、二C、三D、四26、计算机主机中的部件硬盘属于〔c 〕27、一个完整的计算机系统是由〔 d〕组成的。
A、主机和外部设备B、主机和操作系统C、CPU、存储器和显示器D、硬件系统和软件系统A、二进制码B、拼音简码C、八进指码D、五笔字型码30、世界上第一台电子计算机诞生于〔a 〕A、20世纪40年代中期B、19世纪C、20世纪80年代处D、1950年31、个人计算机属于〔c 〕A、小巨型机B、小型机C、微型机D、中型机不定项选择题33、冯?诺依曼型计算机是以〔c 〕为中心的模型。
A、声卡B、显示C、存储系统D、外存34、摩尔定律主要说明〔c 〕之间的关系。
A、电源和CPUB、内存和外存容量C、CPU速度和存储器容量D、存储器和硬盘容量E、声卡和显卡35、IBM PC级效劳器的架构是〔 b〕A、IAB、XC、冯?诺依曼D、RISC36、以下哪种操作系统可以做无盘工作站〔 ab〕A、MS-DosB、Windows 98C、NovellD、Macontosh37、〔cd 〕不属于个人计算机。
A、联想1+1B、SonyV505C、Sun效劳器D、联想PC效劳器38、第二代计算机大量采用了〔c 〕和〔 d〕技术。
常见硬件工程师笔试题(标准答案)
硬件工程师笔试题一、电路分析:1、竞争与冒险在组合逻辑中,在输入端的不同通道数字信号中经过了不同的延时,导致到达该门的时间不一致叫竞争。
因此在输出端可能产生短时脉冲〔尖峰脉冲〕的现象叫冒险。
常用的消除竞争冒险的方法有:输入端加滤波电容、选通脉冲、修改逻辑设计等。
2、同步与异步同步逻辑是时钟之间有固定的因果关系。
异步逻辑是各时钟之间没有固定的因果关系。
同步电路:存储电路中所有触发器的时钟输入端都接同一个时钟脉冲源,因而所有触发器的状态的变化都与所加的时钟脉冲信号同步。
异步电路:电路没有统一的时钟,有些触发器的时钟输入端与时钟脉冲源相连,只有这些触发器的状态变化与时钟脉冲同步,而其它的触发器的状态变化不与时钟脉冲同步。
异步电路不使用时钟脉冲做同步,其子系统是使用特殊的“开始〞和“完成〞信号使之同步同步就是双方有一个共同的时钟,当发送时,接收方同时准备接收。
异步双方不需要共同的时钟,也就是接收方不知道发送方什么时候发送,所以在发送的信息中就要有提示接收方开始接收的信息,如开始位,结束时有停止位3、仿真软件:Proteus4、Setup 和Hold timeSetup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求。
建立时间是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间。
输入信号应提前时钟上升沿〔如上升沿有效〕T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。
保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。
如果hold time不够,数据同样不能被打入触发器。
5、IC设计中同步复位与异步复位的区别同步复位在时钟沿采集复位信号,完成复位动作。
异步复位不管时钟,只要复位信号满足条件,就完成复位动作。
异步复位对复位信号要求比拟高,不能有毛刺,如果其与时钟关系不确定,也可能出现亚稳态。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
硬件工程师考试试题答案
模拟电路
1.基尔霍夫定理的内容是什么?
a.基尔霍夫电流定律:在电路的任一节点,流入、流出该节点电流的代数和为零.基尔霍
夫电压定律:在电路中的任一闭合电路,电压的代数和为0.
b.公式:I1+ I2+I3+In=I OUT
2.设计一个20倍运放,说明高频运放及低频运放区别,在选用运放时注意哪几个参数?
a.
b. 低频运算放大器工作频率,相对频带宽度却很宽,自20 Hz至20KHz,高低频之比1000 。
高频运算放大器工作频率高,几百KHz万MHz,相对于其中心频率却较窄。
如果高频运算放大器用于低频电路,就会产生很大的高频噪声,所以用时注意。
c.差模放大倍数大、差模输入电阻大、共模抑制比CMMR
高;输入失调电压及其温漂、输入失调电流及其温漂小,以及噪声小。
3.画出如下B点的波开:
B
4. 什么叫差模信号?什么叫共模信号?在设计电路中如何处理差模干扰及共模干扰?设计逻辑门电路及运放大器时,悬空引脚如何处理?
a. 小相等、极性相反的一对信号称为差模信号。
差动放大电路输入差模信号(u il =-u i2)
时,称为差模输入。
两个大小相等、极性相同的一对信号称为共模信号。
差动放大电路输入共模信号(u il =u i2)时,称为共模输入。
在差动放大器中,有用信号以差模形式输
入,干扰信号用共模形式输入,那么干扰信号将被抑制的很小。
b. 差模干扰设计正负2条信号线紧靠,2条信号线平行,包地走线;共模干扰设计增加屏
蔽,布线远高电压大电流走线,采用稳定的电源和高品质开关电源(低噪声电源)。
c. 逻辑门电路时,悬空引脚应接高电平;运放大器悬空引脚正极端接运放输出,负端接低电平。
数字电路
5. 用逻辑门画出D 触发器,实现2倍分频的逻辑电路?( verilog HDL 实现)
a.
b. module divide2( clk , clk_o, reset);
input clk , reset;
output clk_o;
wire in;
reg out ;
always @ ( posedge clk or posedge reset)
if ( reset)
out <= 0;
else
out <= in;
assign in = ~out;
assign clk_o = out;
endmodule
6.如何用串行数字接口转换并行数字接口?如何用并行数字接口转换串行数字接口?并
举例说明
7.你知道那些常用逻辑电平?TTL 与COMS 电平可以直接互连吗?用C语言描述
RS232通信数据。
(协议)
a.常用的电平标准,低速的有RS232 、RS485、RS422、TTL、CMOS、LVTTL、L
VCMOS、ECL、ECL、LVPECL 等,高速的有LVDS、GTL、PGTL、CML、H STL、SSTL 等。
一般说来,CMOS电平比TT电平有着更高的噪声容限。
如果不考虑速度和性能,一般TTL 与CMOS 器件可以互换。
但是需要注意有时候负载效应可能引起电路工作不正常,因为有些TTL电路需要下一级的输入阻抗作为负载才能正常工作。
b.
int OpenComm(char * commstr,char * boundstr)
{
struct termio t;
char filename[20];
int comid;
#ifndef SCOUNIX_SYS
sprintf(filename, "/dev/tty%s", commstr);
#else
sprintf(filename, "/dev/tty%da", (*commstr) - 'a' + 1);
#endif
comid=(int)(tolower(*commstr)-'a');
if(comid<0||comid>;10)
{
printf("system unable to open %s!\n", filename);
return 0;
}
if((mFd[comid] = open(filename, O_RDWR )) < 0)
{
printf("system unable to open %s!\n", filename);
return 0;
};
if(ioctl(mFd[comid], TCGETA, &t) < 0)
{
printf("system unable to open %s!\n", filename);
return 0;
};
if(fcntl(mFd[comid],F_SETFL,O_NDELAY)<0)
{
printf("system unable to open %s!\n", filename);
return 0;
};
t.c_cflag = CLOCAL | PARENB | CS7 | CREAD |ChkBound(boundstr); t.c_iflag = IGNCR |BRKINT | IGNPAR | IXON | IXANY | IXOFF;
t.c_oflag = OPOST ;
t.c_lflag = 0;
t.c_line = 0;
t.c_cc[4] = 1;
if(ioctl(mFd[comid], TCSETA, &t) < 0)
{
printf("system unable to open %s!\n", filename);
close(mFd[comid]);
return 0;
}
printf("system open %s: handle: %d successfully!\n", filename,mFd[comid]); return 1;
}。