数电期末模拟题及答案
数电期末模拟题及答案(可编辑修改word版)
01Q= 0《数字电子技术》模拟题一一、单项选择题(2×10 分)1.下列等式成立的是()A、A⊕1=AB、A⊙0=AC、A+AB=AD、A+AB=B2.函数F=(A+B+C+D)(A+B+C+D)(A+C+D) 的标准与或表达式是()A、F=∑m(1,3,4,7,12)B、F=∑m(0,4,7,12)C、F=∑m(0,4,7,5,6,8,9,10,12,13,14,15)D、F=∑m(1,2,3,5,6,8,9,10,11,13,14,15)3.属于时序逻辑电路的是()。
A、寄存器B、ROMC、加法器D、编码器4.同步时序电路和异步时序电路比较,其差异在于后者()A、没有触发器B、没有统一的时钟脉冲控制C、没有稳定状态D、输出只与内部状态有关,与输入无关5.将容量为256×4的RAM 扩展成1K×8的RAM,需()片256×4的RAM。
A、 16B、2C、4D、8n+16.在下图所示电路中,能完成逻辑功能的电路有()。
A 、 B、C、 D、7.函数F= A C+AB+ B C ,无冒险的组合为()。
A、B=C=1B、A=0,B=0 C 、A=1,C=08.存储器RAM 在运行时具有()。
A、读功能B、写功能C、读/写功能D、D 、B=C=O无读/写功能A=1A=0A=0A=1()9.触发器的状态转换图如下,则它是:()A、T 触发器B、RS 触发器C、JK 触发器D、D 触发器10.将三角波变换为矩形波,需选用A、多谐振荡器B、施密特触发器C、双稳态触发器D、单稳态触发器二、判断题(1×10 分)()1、在二进制与十六进制的转换中,有下列关系:(1001110111110001)B=(9DF1)H()2、8421 码和8421BCD 码都是四位二进制代码。
()3、二进制数1001 和二进制代码1001 都表示十进制数9。
()4、TTL 与非门输入采用多发射极三极管,其目的是提高电路的开关速度。
数电期末模拟题及答案(供参考)
数电期末模拟题及答案(供参考)0 1 A =1 A=1A=0A=0 《数字电⼦技术》模拟题⼀⼀、单项选择题(2×10分)1.下列等式成⽴的是()A 、 A ⊕1=AB 、 A ⊙0=AC 、A+AB=AD 、A+AB=B 2.函数F=(A+B+C+D)(A+B+C+D)(A+C+D)的标准与或表达式是()A 、F=∑m(1,3,4,7,12)B 、F=∑m(0,4,7,12)C 、F=∑m(0,4,7,5,6,8,9,10,12,13,14,15)D 、F=∑m(1,2,3,5,6,8,9,10,11,13,14,15) 3.属于时序逻辑电路的是()。
A 、寄存器B 、ROMC 、加法器D 、编码器 4.同步时序电路和异步时序电路⽐较,其差异在于后者()A 、没有触发器B 、没有统⼀的时钟脉冲控制C 、没有稳定状态D 、输出只与内部状态有关,与输⼊⽆关5.将容量为256×4的RAM 扩展成1K ×8的RAM ,需()⽚256×4的RAM 。
A 、 16B 、2C 、4D 、86.在下图所⽰电路中,能完成01=+n Q 逻辑功能的电路有()。
A 、B 、C 、D 、7.函数F=A C+AB+B C ,⽆冒险的组合为()。
A 、 B=C=1B 、 A=0,B=0C 、 A=1,C=0D 、 B=C=O 8.存储器RAM 在运⾏时具有()。
A 、读功能B 、写功能C 、读/写功能D 、⽆读/写功能9.触发器的状态转换图如下,则它是:()A 、T 触发器B 、RS 触发器C 、JK 触发器D 、D 触发器 10.将三⾓波变换为矩形波,需选⽤()A 、多谐振荡器B 、施密特触发器C 、双稳态触发器D 、单稳态触发器⼆、判断题(1×10分)()1、在⼆进制与⼗六进制的转换中,有下列关系:(1)B =(9DF1)H()2、8421码和8421BCD 码都是四位⼆进制代码。
数电期末考试试题及答案
数电期末考试试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是以下哪三种?A. 与、或、非B. 与、异或、同或C. 与、或、异或D. 与、同或、非答案:A2. 下列哪个不是组合逻辑电路的特点?A. 有记忆功能B. 输出只依赖于当前输入C. 结构简单D. 响应速度快答案:A3. 触发器的主要用途是什么?A. 存储信息B. 放大信号C. 转换信号D. 滤波答案:A4. 以下哪个不是数字电路的优点?A. 抗干扰能力强B. 可靠性高C. 集成度高D. 功耗大答案:D5. 一个4位二进制计数器的最大计数范围是多少?A. 8B. 16C. 32D. 64答案:B6. 以下哪个是同步时序逻辑电路的特点?A. 电路中存在多个时钟信号B. 电路中的触发器是异步的C. 电路中的触发器是同步的D. 电路中的触发器是无关紧要的答案:C7. 一个D触发器的输出Q与输入D的关系是?A. Q = DB. Q = ¬ DC. Q = D + ¬ DD. Q = D * ¬ D答案:A8. 以下哪个是数字电路设计中常用的优化方法?A. 增加冗余B. 减少冗余C. 增加噪声D. 减少噪声答案:B9. 布尔代数的基本运算有哪些?A. 与、或、非B. 加、减、乘C. 同或、异或、非D. 乘、除、模答案:A10. 以下哪个是数字电路中常用的存储元件?A. 电容B. 电感C. 电阻D. 二极管答案:A二、简答题(每题10分,共30分)1. 简述数字电路与模拟电路的区别。
答案:数字电路处理的是离散的数字信号,而模拟电路处理的是连续的模拟信号。
数字电路具有更高的抗干扰能力,可靠性高,易于集成,功耗相对较低。
模拟电路则在信号处理方面更为灵活,但容易受到噪声干扰,集成度相对较低。
2. 解释什么是时序逻辑电路,并给出一个例子。
答案:时序逻辑电路是一种具有存储功能的数字电路,其输出不仅取决于当前的输入,还取决于电路的历史状态。
数电期末模拟题及答案
《数字电子技术》模拟题一一、单项选择题(2×10分)1.下列等式成立的是()A、A⊕1=AB、A⊙0=AC、A+AB=AD、A+AB=B2.函数F=(A+B+C+D)(A+B+C+D)(A+C+D)的标准与或表达式是()A、F=∑m(1,3,4,7,12)B、F=∑m(0,4,7,12)C、F=∑m(0,4,7,5,6,8,9,10,12,13,14,15)D、F=∑m(1,2,3,5,6,8,9,10,11,13,14,15)的RAM。
、、C、D、.函数F=A C+AB+,无冒险的组合为()。
B=C=1B、C=0D、B=C=OA、多谐振荡器B、施密特触发器C、双稳态触发器D、单稳态触发器二、判断题(1×10分)()1、在二进制与十六进制的转换中,有下列关系:()B=(9DF1)H()2、8421码和8421BCD码都是四位二进制代码。
()3、二进制数1001和二进制代码1001都表示十进制数9。
()4、TTL与非门输入采用多发射极三极管,其目的是提高电路的开关速度。
()5、OC与非门的输出端可以并联运行,实现“线与”关系,即L=L1+L2()6、CMOS门电路中输入端悬空作逻辑0使用。
()7、数字电路中最基本的运算电路是加法器。
()8、要改变触发器的状态,必须有CP脉冲的配合。
()9、容量为256×4的存储器,每字4位,共计256字,1024个存储单元。
()10、自激多谐振荡器不需外加触发信号,就能自动的输出矩形脉冲。
是否、C,CP,试四→4,试用8选1数据选择器74151和四位同步二进制加法计数器74LS161芯片设计序列信号发生器,序列信号为(左位在先),画出电路连线图。
附74LS161四位同步二进制加法计数器芯片功能表。
《数字电子技术》模拟题二一、单项选择题(2×10分)1.在下列数据中,数值最小的是()A 、59HB 、130OC 、1010111B8421BCD2.函数的标准与或表达式是()4D 触发器7,计9.用容量为16K ×8位存储芯片构成容量为64K ×8位的存储系统,需()片16K ×8位存储芯片,需()根地址线,( )根数据线。
数电期末考试题及答案
数电期末考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是()。
A. 与运算B. 或运算C. 非运算D. 异或运算答案:C2. 一个触发器可以存储()位二进制信息。
A. 1B. 2C. 3D. 4答案:A3. 以下哪个不是组合逻辑电路的特点?()A. 输出只依赖于当前输入B. 输出与输入之间存在时延C. 没有记忆功能D. 任何时刻输出仅由该时刻的输入决定答案:B4. 一个4位二进制计数器可以计数到()。
A. 8B. 16C. 15D. 14答案:B5. 一个D触发器的特点是()。
A. 有两个稳定状态B. 只有一个稳定状态C. 没有稳定状态D. 以上都不是答案:A6. 在数字电路中,以下哪个不是基本的门电路?()。
A. 与门B. 或门C. 非门D. 异或门答案:D7. 一个3线-8线译码器可以译码()种不同的输入。
A. 3B. 8C. 6D. 7答案:B8. 一个8位寄存器可以存储()位二进制数。
A. 8B. 16C. 32D. 64答案:A9. 以下哪个是同步时序电路的特点?()A. 电路的输出仅依赖于当前的输入B. 电路的输出依赖于当前的输入和电路的历史状态C. 电路的输出不依赖于输入D. 电路的输出仅依赖于电路的历史状态答案:B10. 一个JK触发器可以表示()种不同的状态。
A. 1B. 2C. 3D. 4答案:B二、填空题(每题2分,共20分)1. 在数字电路中,一个基本的与门电路有_____个输入端和一个输出端。
答案:22. 一个4位二进制计数器的计数范围是从0到_____。
答案:153. 一个D触发器在时钟信号的上升沿到来时,其输出Q将与输入D保持_____。
答案:一致4. 在数字电路中,一个3线-8线译码器的输出是_____进制的。
答案:二5. 一个8位寄存器可以存储的最大十进制数是_____。
答案:2556. 一个JK触发器在J=0,K=0时,其状态将保持_____。
数电期末模拟题及答案
数电期末模拟题及答案《数字电⼦技术》模拟题⼀⼀、单项选择题(2×10分)1.下列等式成⽴的是()A、 A⊕1=AB、 A⊙0=AC、A+AB=AD、A+AB=B2.函数F=(A+B+C+D)(A+B+C+D)(A+C+D)的标准与或表达式是()A、F=∑m(1,3,4,7,12)B、F=∑m(0,4,7,12)C、F=∑m(0,4,7,5,6,8,9,10,12,13,14,15)D、F=∑m(1,2,3,5,6,8,9,10,11,13,14,15)3.属于时序逻辑电路的是()。
A、寄存器B、ROMC、加法器D、编码器4.同步时序电路和异步时序电路⽐较,其差异在于后者()A、没有触发器B、没有统⼀的时钟脉冲控制C、没有稳定状态D、输出只与内部状态有关,与输⼊⽆关5.将容量为256×4的RAM扩展成1K×8的RAM,需()⽚256×4的RAM。
A、 16B、2C、4D、86.在下图所⽰电路中,能完成1=+nQ逻辑功能的电路有()。
A、 B、 C、 D、1A =1A=1A=0A=07.函数F=A C+AB+B C ,⽆冒险的组合为()。
A 、 B=C=1B 、 A=0,B=0C 、 A=1,C=0D 、 B=C=O8.存储器RAM 在运⾏时具有()。
A 、读功能B 、写功能C 、读/写功能D 、⽆读/写功能9.触发器的状态转换图如下,则它是:()A 、T 触发器B 、RS 触发器C 、JK 触发器D 、D 触发器10.将三⾓波变换为矩形波,需选⽤()A 、多谐振荡器B 、施密特触发器C 、双稳态触发器D 、单稳态触发器⼆、判断题(1×10分)()1、在⼆进制与⼗六进制的转换中,有下列关系:(001)B =(9DF1)H()2、8421码和8421BCD 码都是四位⼆进制代码。
()3、⼆进制数1001和⼆进制代码1001都表⽰⼗进制数9。
()4、TTL 与⾮门输⼊采⽤多发射极三极管,其⽬的是提⾼电路的开关速度。
(完整版)《数字电路》期末模拟试题及答案
- 1 -一、填空题1. PN 结具有单向导电性。
正向偏置时,多子以扩散运动为主,形成正向电流;反向偏置时,少子漂移运动,形成反向饱电流。
2. 双极型晶体三极管输出特性曲线的三个工作区是放大区、截止区、饱和区。
3. 已知三态与非门输出表达式C AB F ⋅=,则该三态门当控制信号C 为高电平时,输出为高阻态。
4. 十进制数211转换成二进制数是(11010011)2;十六进制数是(D3)16。
5. 将若干片中规模集成电路计数器串联后,总的计数容量为每片计数容量的乘积。
6. 若用触发器组成某十一进制加法计数器,需要四个触发器,有五个无效状态。
7. 同步RS 触发器的特性方程为n 1n Q R S Q +=+;约束方程为RS=0 。
8. 下图所示电路中,Y 1 =B A Y 1=2Y 3 =AB Y 3=二、选择题1. 下列函数中,是最小项表达式形式的是____c _____。
A. Y=A+BCB. Y=ABC+ACDC. C B A C B A Y +⋅=D. BC A C B A Y +⋅=2. 要实现n 1n Q Q =+,JK 触发器的J 、K 取值应为__d ___。
A . J=0,K=0 B. J=0,K=1 C. J=1,K=0 D. J=1,K=1 3.数值[375]10与下列哪个数相等_b __。
A . [111011101]2 B. [567]8 C. [11101110]BCD D. [1F5]16 4.属于组合逻辑电路的是_____b ______A . 触发器 B. 全加器 C. 移位寄存器 D. 计数器 5.M 进制计数器状态转换的特点是:设定初态后,每来_c __个计数脉冲CP ,计数器重新B2BV CC Y1- 2 -回到初态。
A . M-1 B. M+1 C. M6.为了把杂乱的、宽度不一的矩形脉冲信号,整形成具有固定脉冲宽度的矩形波信号输出,我们应选用_b __电路。
数字电路期末模拟考试试题及答案
数字电路期末模拟考试试题及答案This model paper was revised by the Standardization Office on December 10, 2020数字电子电路 模拟试题-2一、填空题(共30分)1. 三极管有NPN 和PNP 两种类型,当它工作在放大状态时,发射结____,集电结______;NPN 型三极管的基区是______型半导体,集电区和发射区是______型半导体。
2. 把高电压作为逻辑1,低电平作为逻辑0的赋值方法称作_______逻辑赋值。
一种电路若在正逻辑赋值时为与非门,则在负逻辑赋值时为________。
3. 四位二进制编码器有____个输入端;____个输出端。
4. 将十进制数287转换成二进制数是________;十六进制数是_______。
5. 根据触发器功能的不同,可将触发器分成四种,分别是____触发器、____6. 下图所示电路中,Y 17. Y 2 =______;Y 3 =______。
二、选择题(共 20分)1. 当晶体三极管____时处于饱和状态。
A. 发射结和集电结均处于反向偏置B. 发射结正向偏置,集电结反向偏置C. 发射结和集电结均处于正向偏置2. 在下列三个逻辑函数表达式中,____是最小项表达式。
A .B A B A )B ,A (Y += B.C B C B A BC A )C ,B ,A (Y ++=C. C AB ABC B C A C B A )D ,C ,B ,A (Y +++⋅⋅=3.用8421码表示的十进制数45,可以写成__________A .45 B. [101101]BCD C. [01000101]BC D D. [101101]24.采用OC 门主要解决了_____A .TTL 与非门不能相与的问题 B. TTL 与非门不能线与的问题C. TTL 与非门不能相或的问题5.已知某触发的特性表如下(A 、B 为触发器的输入)其输出信号的逻辑表达式为___A . Q n+1 =A B. n n 1n Q A Q A Q +=+ C. n n 1n QB Q A Q +=+三、化简下列逻辑函数,写出最简与或表达式:(共20分)1.BC A C B A C B B A Y 1+⋅++=2. Y 2=Σm (0,1,8,9,10,11)3.Y 3见如下卡诺图四、分析设计题 (共 30分)1.四选一数据选择器的功能见下表,要实现Y(A,B,C)=Σm(1,4,6,7)功能,芯片应如何连接,画出电路连接图(需写出必要的解题步骤)(20分)2.触发器电路如下图所示,试根据CP及输入波形画出输出端Q1、Q2的波形。
(完整版)《数字电路》期末模拟试题及答案
- 1 -一、填空题1. PN 结具有单向导电性。
正向偏置时,多子以扩散运动为主,形成正向电流;反向偏置时,少子漂移运动,形成反向饱电流。
2. 双极型晶体三极管输出特性曲线的三个工作区是放大区、截止区、饱和区。
3. 已知三态与非门输出表达式C AB F ⋅=,则该三态门当控制信号C 为高电平时,输出为高阻态。
4. 十进制数211转换成二进制数是(11010011)2;十六进制数是(D3)16。
5. 将若干片中规模集成电路计数器串联后,总的计数容量为每片计数容量的乘积。
6. 若用触发器组成某十一进制加法计数器,需要四个触发器,有五个无效状态。
7. 同步RS 触发器的特性方程为n 1n Q R S Q +=+;约束方程为RS=0 。
8. 下图所示电路中,Y 1 =B A Y 1=2Y 3 =AB Y 3=二、选择题1. 下列函数中,是最小项表达式形式的是____c _____。
A. Y=A+BCB. Y=ABC+ACDC. C B A C B A Y +⋅=D. BC A C B A Y +⋅=2. 要实现n 1n Q Q =+,JK 触发器的J 、K 取值应为__d ___。
A . J=0,K=0 B. J=0,K=1 C. J=1,K=0 D. J=1,K=1 3.数值[375]10与下列哪个数相等_b __。
A . [111011101]2 B. [567]8 C. [11101110]BCD D. [1F5]16 4.属于组合逻辑电路的是_____b ______A . 触发器 B. 全加器 C. 移位寄存器 D. 计数器 5.M 进制计数器状态转换的特点是:设定初态后,每来_c __个计数脉冲CP ,计数器重新B2BV CC Y1- 2 -回到初态。
A . M-1 B. M+1 C. M6.为了把杂乱的、宽度不一的矩形脉冲信号,整形成具有固定脉冲宽度的矩形波信号输出,我们应选用_b __电路。
数字电路与逻辑设计期末模拟题及答案
数字电路与逻辑设计期末模拟题一、 选择题1、(36.7)10 的8421BCD 码为。
() A 、(0110110.101)8421BCD B 、(0011110.1110)8421BCD C 、(00110110.0111)8421BCD D 、(110110.111)8421BCD2、与(6B.2)16相对应的二进制数为() A 、(1101011.001)2 B 、(01101010.01)2 C (11101011.01)2 D 、(01100111.01)23、在BCD 码中,属于有权码的编码是()A 、余3码B 、循环码C 、格雷码D 、8421码 4、如图1-1所示门电路,按正逻辑体制,电路实现的逻辑式F=()5、如果1-2所示的波形图,其表示的逻辑关系是()6、下列器件中,属于组合电路的有()A 、计数器和全加器B 、寄存器和比较器C 、全加器和比较器D 、计数器和寄存器7、异或门F=A ⊕B 两输入端A 、B 中,A=0,则输出端F 为() A 、A ⊕B B 、B C 、B D 、08、已知4个组合电路的输出F1~F4的函数式非别为:F 1=AB+A C ,F 2=AB+A CD+BC ,F 3=A B +B C ,F 4=(A+B )·(A +C ),则不会产生竞争冒险的电路是( ) A 、电路1 B 、电路2 C 、电路3 D 、电路4 9、边沿触发JK 触发器的特征方程是() A 、θ1+n =Jn θ+k n θ B 、θ1+n =J n θ+k n θC 、θ1+n =J nθ+k nθ D 、θ1+n =J n θ+K nθA 、CB A •• B 、C B A •• C 、A+B+CD 、C B A ++A 、F=A ·B B 、F=A+BC 、F=B A ⋅D 、F=B A +A 、nB 、2nC 、n 2D 、2n11、(011001010010.00010110)8421BCD 所对应的十进制数为() A 、(652.16)10 B 、(1618.13)10 C 、(652.13)10 D 、(1618.06)1012、八进制数(321)8对应的二进制数为() A 、(011010001)2 B 、(110011)2 C 、(10110111)2 D 、(1101011)213、与(19)10相对应的余3BCD 码是() A 、(00101100)余3BCD B 、(01001100)余3BCDC 、(00110101)余3BCD D 、(01011010)余3BCD 14、如图1-3所示门电路,按正逻辑体制,电路实现的逻辑关系F=() A 、C B A ⋅⋅ B 、C B A ⋅⋅ C 、A+B+C D 、C B A ++图1-315、如图1-4所示的波形图表示的逻辑关系是() A 、F=B A ⋅ B 、F=A+B C 、F=B A ⋅ D 、F=B A +16、已知逻辑函数的卡诺图如图1-5所示能实现这一函数功能的电路是()17、组合逻辑电路的特点是()C 、电路输出与以前状态有关D 、全部由门电路构成18、函数F=C B AB C A ⋅++,当变量取值为(),不会出现冒险现象。
数电期末模拟题及答案——2022年整理
0 1 A =1 A=1 A=0 A=0 《数字电子技术》模拟题一一、单项选择题(2×10分)1.下列等式成立的是( )A 、 A ⊕1=AB 、 A ⊙0=AC 、A+AB=AD 、A+AB=B2.函数F=(A+B+C+D)(A+B+C+D)(A+C+D)的标准与或表达式是( )A 、F=∑m(1,3,4,7,12)B 、F=∑m(0,4,7,12)C 、F=∑m(0,4,7,5,6,8,9,10,12,13,14,15)D 、F=∑m(1,2,3,5,6,8,9,10,11,13,14,15)3.属于时序逻辑电路的是( )。
A 、寄存器B 、ROMC 、加法器D 、编码器4.同步时序电路和异步时序电路比较,其差异在于后者( )A 、没有触发器B 、没有统一的时钟脉冲控制C 、没有稳定状态D 、输出只与内部状态有关,与输入无关5.将容量为256×4的RAM 扩展成1K ×8的RAM ,需( )片256×4的RAM 。
A 、 16B 、2C 、4D 、86.在下图所示电路中,能完成01=+n Q 逻辑功能的电路有( )。
A 、B 、C 、D 、7.函数F=A C+AB+B C ,无冒险的组合为( )。
A 、 B=C=1B 、 A=0,B=0C 、 A=1,C=0D 、 B=C=O8.存储器RAM 在运行时具有( )。
A 、读功能B 、写功能C 、读/写功能D 、 无读/写功能9.触发器的状态转换图如下,则它是:( )A 、T 触发器B 、RS 触发器C 、JK 触发器D 、D 触发器 10.将三角波变换为矩形波,需选用( )A 、多谐振荡器B 、施密特触发器C 、双稳态触发器D 、单稳态触发器二、判断题(1×10分)( )1、在二进制与十六进制的转换中,有下列关系:(1001110111110001)B =(9DF1)H( )2、8421码和8421BCD 码都是四位二进制代码。
数电期末模拟题及答案
0 1 A =1 A=1A=0A=0 数字电子技术模拟题一一、单项选择题2×10分1.下列等式成立的是A 、 A ⊕1=AB 、 A ⊙0=AC 、A+AB=AD 、A+AB=B 2.函数F=(A+B+C+D)(A+B+C+D)(A+C+D)的标准与或表达式是A 、F=∑m1,3,4,7,12B 、F=∑m0,4,7,12C 、F=∑m0,4,7,5,6,8,9,10,12,13,14,15D 、F=∑m1,2,3,5,6,8,9,10,11,13,14,15 3.属于时序逻辑电路的是 ;A 、寄存器B 、ROMC 、加法器D 、编码器 4.同步时序电路和异步时序电路比较,其差异在于后者A 、没有触发器B 、没有统一的时钟脉冲控制C 、没有稳定状态D 、输出只与内部状态有关,与输入无关5.将容量为256×4的RAM 扩展成1K ×8的RAM,需 片256×4的RAM;A 、 16B 、2C 、4D 、86.在下图所示电路中,能完成01=+n Q 逻辑功能的电路有 ;A 、B 、C 、D 、7.函数F=A C+AB+B C ,无冒险的组合为 ;A 、 B=C=1B 、 A=0,B=0C 、 A=1,C=0D 、 B=C=O 8.存储器RAM 在运行时具有 ;A 、读功能B 、写功能C 、读/写功能D 、 无读/写功能9.触发器的状态转换图如下,则它是:A 、T 触发器B 、RS 触发器C 、JK 触发器D 、D 触发器10.将三角波变换为矩形波,需选用 A 、多谐振荡器 B 、施密特触发器C 、双稳态触发器D 、单稳态触发器二、判断题1×10分1、在二进制与十六进制的转换中,有下列关系:B =9DF1H2、8421码和8421BCD 码都是四位二进制代码;3、二进制数1001和二进制代码1001都表示十进制数9;4、TTL 与非门输入采用多发射极三极管,其目的是提高电路的开关速度;5、OC 与非门的输出端可以并联运行,实现“线与”关系,即L=L 1+L 26、CMOS 门电路中输入端悬空作逻辑0使用;7、数字电路中最基本的运算电路是加法器;8、要改变触发器的状态,必须有CP 脉冲的配合;9、容量为256×4的存储器,每字4位,共计256字,1024个存储单元; 10、自激多谐振荡器不需外加触发信号,就能自动的输出矩形脉冲;BA D C A BD C DB B A F ++++=)(三、分析计算题7×6分1、如果∑=)9,8,6,4,3,2(),,,(m D C B A F 的最简与或表达式为C BD B A F ++=是否存在约束条件如果存在,试指出约束条件;2、下图为双4选1数据选择器构成的组合逻辑电路,输入量为A 、B 、C,输出逻辑函数为F1,F2,试写出F1、F2,逻辑表达式;3、用一片74138译码器和门电路实现全加器,写出真值表,画出电路图;4、分析下图所示电路的逻辑功能,并将结果填入下表;5、电路如下图所示,设起始状态Q 2Q 1=00,问经过系统时钟信号3个CP 脉冲作用后,Q 2Q 1处于什么状态并画出Q 2Q 1的波形; 6、图示电路是PAL 的一种极性可编程输出结构,若要求Y A B ABC =⊕⊕,试用符号“×”对该电路矩阵进行恰当的编程;四、设计题共2小题,1小题12分,2小题8分,共20分1、 试用正边沿D 触发器和门器件设计一个状态转换如0→2→4→1→3的模5同步计数器;并检查电路的自启动能力;2、用两片74LS290异步十进制计数器芯片设计一个60进制计数器的电路,画出电路连接图;附:74LS290集成芯片功能表CP R 01 R 02 R 91R 92功能 × 1 1任一为0 清0Q D Q C Q B Q A =0000× 任 意 1 1置9Q D Q C Q B Q A =1001↓任一为0任一为0计数五、综合题8分试用8选1数据选择器74151和四位同步二进制加法计数器74LS161芯片设计序列信号发生器,序列信号为左位在先,画出电路连线图;附74LS161四位同步二进制加法计数器芯片功能表;数字电子技术模拟题二一、单项选择题2×10分1.在下列数据中,数值最小的是A 、 59HB 、 130OC 、1010111B8421BCD 2.函数 的标准与或表达式是A 、F=∑m0,1,3,4,7,11,13,15B 、 F=∑m0,1,6,7,8,9,10,11C 、F=∑m0,1,6,7,12,13,14,15D 、F=∑m0,1,4,7,12,13,14,15 3.典型的五管TTL 与非门,输入端采用多发射极三极管是为了:A 、放大输入信号B 、实现或逻辑C 、提高带负载能力D 、提高工作速度4.电路由TTL 门电路组成,F 的逻辑表达式是 ;A 、B AC B C F ⊕+= B 、 B A C B C F ⊕+= C 、 B A C B C F ⊕+=D 、B A C CB F ⊕+=5.为实现“线与”的逻辑功能,应选用:A 、与门B 、与非门C 、传输门D 、集电极开路门 6.下列哪类触发器有一次变化现象 ;A 、同步RS 触发器B 、主从JK 触发器C 、边沿JK 触发器D 、边沿D 触发器7.集成十进制加法计数器初态为Q 3Q 2Q 1Q 0=1001,经过5个CP 脉冲后,计数器状态为A 、0000B 、0100C 、0101D 、1110 8.下面说法错误的是A 、RAM 分为静态RAM 和动态RAMB 、RAM 指在存储器中任意指定的位置读写信息C 、译码电路采用CMOS 或非门组成9.用容量为16K ×8位存储芯片构成容量为64K ×8位的存储系统,需 片16K×8位存储芯片,需 根地址线, 根数据线;A 、 4,16,8B 、4,14,8C 、2,16,8D 、2,14,16 10.集成单稳态触发器的暂稳态维持时间取决于 ;A 、 R 、C 元件参数B 、 所用门电路的传输延迟时间C 、 触发脉冲持续的时间D 、 器件本身的参数二、判断题1×10分1、8421码和8421BCD 码都是四位二进制代码;2、二进制数代码1000和二进制代码1001都可以表示十进制数8;3、保险库有一把锁,A 、B 两名经理各有一把钥匙,必须两名经理同时在才能开锁; 用F 表示打开保险库锁的状态,F 的逻辑表达式为:B A F+=4、TSL 门输出有三种状态;5、TG 门只用于数字信号的传输;6、CMOS 门电路中输入端悬空作逻辑0使用;7、要改变触发器的状态,必须有CP 脉冲的配合;8、掩膜R O M 只能改写有限次;9、将三角波变换为矩形波,需选用施密特触发器; 10、矩形脉冲只能通过自激振荡产生;三、分析计算题1-5小题每题8分,6小题10分,共50分1、 电路如图所示: 1、按图直接写出Y 的表达式2、根据反演规则写出Y 的反函数Y3、根据对偶规则写出Y 的对偶式'Y4、写出Y 的最简与或表达式2、 组合逻辑电路输入X 、Y 、Z 输出L波形如图所示,分析该电路的逻辑功能; 并用最少的两输入与非门实现无反变量输入 3、已知某触发器的状态转换图,写出此触发器的特性方程,并用D 和JK 触发器实现它;4、电路由JK 触发器及与非门构成,试写出特性方程、驱动方程和状态方程;该电路若在K 输入处以置0代替Q n ,则电路功能是否会改变A=15、图示电路是PAL 的一种极性可编程输出结构,若要求)+=C B A BC A Y (⊕,试用符号“×”对该电路矩阵进行恰当的编程;6、由集成四位比较器74LS85和集成计数器74LS161构成一个定时电路如图所示,Z 是信号输出端;比较器A 3A 2A 1A 0预置为1001,计数器的数据输入端DCBA 预置为0010,试问: (1) 当 Z 接在LD 端时R D 置1,一个Z 脉冲周期内包含多少个时钟脉冲CP (2) 当 Z 接在R D 端时LD 置1,一个Z 脉冲周期内又包含多少个时钟脉冲CP 简单写出分析过程四、设计题10×2分2、 试用正边沿JK 触发器和门器件设计一个模可变同步减计数器;当X=0时M=3;当X=1时,M=4;检查电路的自启动能力;2、用两片74LS290异步二-五-十进制加计数器芯片设计一个54进制加计数器,画出电路连接图;一、选择题2×10分1、F=AB+CD 的真值表中,F=1的状态有:a 、2个b 、4个c 、6个d 、8个 2、在系列逻辑运算中,错误的是:a 、 若A=B,则AB=Ab 、若1+A=B,则1+A+AB=Bc 、 A+B=B+C,则A=Cd 、都正确 3、双输入CMOS 与非门如右图,输出Z 为:a 、Z=Ab 、Z=Ac 、Z=0d 、Z=1 4、欲使一路数据分配到多路装置应选用带使能端的:a 、编码器b 、译码器c 、选择器d 、比较器 5、JK 触发器在CP 脉冲作用下,欲使Q n+1=1,则必须使:a 、J=1,K=0b 、J=0,K=0c 、J=0,K=1d 、J=1,K=16、触发器的状态转换图如下,则它是:a 、 RS 触发器b 、D 触发器c 、JK 触发器d 、T 触发器 7、将三角波变换为矩形波,需选用:a 、施密特触发器b 、多谐振荡器A Z10k&c 、双稳态触发器d 、单稳态触发器 8、 如 图 所 示 时 序 逻 辑 电 路 为 ;a 、 移位 寄 存 器b 、 同步 二 进 制 加 法 计 数 器c 、 异 步 二 进 制 减 法 计 数 器c 、 异 步 二 进 制 加 法 计 数 器9、 逻 辑 电 路 如 图 所 示, 当 A=“0”,B=“1” 时,C 脉冲 来 到 后 D 触 发 器 ;a 、置“0”b 、保 持 原 状 态c 、置“1”d 、具 有 计 数 功 能10、 如图所示逻辑电路为 ;a 、 同步二进制加法计数器b 、 异步二进制加法计数器c 、 同步二进制减法计数器d 、 异步二进制减法计数器二、判断题2×10分1、在二进制与十六进制的转换中,有下列关系:B =9DF1H2、8421码和8421BCD 码都是四位二进制代码;3、二进制数1001和二进制代码1001都表示十进制数9;4、TTL 与非门输入采用多发射极三极管,其目的是提高电路的抗干扰能力;5、OC 与非门的输出端可以并联运行,实现“线与”关系,即L=L1+L26、在具有三组与输入端的与或非门中,当只使用其中的两组与输入端时,余下的一组与输入端应接高电平;7、数字电路中最基本的运算电路是加法器; 8、要改变触发器的状态,必须有CP 脉冲的配合;9、容量为256×4的存储器,每字4位,共计256字,1024个存储单元; 10、自激多谐振荡器不需外加触发信号,就能自动的输出矩形脉冲;三、化简逻辑函数12分1、 6分用公式法:C AB C B BC A AC L +++=2、 6分用卡诺图法:D AB C B A ABD D C B B A L ++++=四、组合逻辑电路18分1、设有一组合逻辑部件,不知内部结构,测得其输入波形A,B,C 与输出波形L 如图所示,1试列写出真值表;2写出逻辑表达式;3画出由74138译码器构成逻辑图;本大题10分2、下图为双4选1数据选择器构成的组合逻辑电路,输入量为A 、B 、C,输出逻辑函数为F1,F2,D 0R DC1Q 1试写出F1,F2,逻辑表达式;8分五、时序逻辑电路20分1.8分设负边沿JK 触发器的初始状态为0,CP 、J 、K 信号如图所示,试画出Q 端的波形;2、12分逻辑电路如图所示,1. 写出时钟方程,2. 写出驱动方程,3. 求解状态方程,4. 列写状态表,5. 已知C 脉冲波形,画出输出Q 0,Q 1的波形,判断该计数器是加法还是减法是异步还是同步设Q 0,Q 1的初始状态均为“00”;12分六、 综合题设计10分四位二进制计数器74161的功能表和逻辑符号如下图所示;1、 试说明该器件的各引脚的作用;2、 分别用清零法和置数法和适当的逻辑门构造9进制计数器;数字电子技术模拟题一解答及评分标准一、单项选择题2×10分1、C2、D3、A4、B5、D6、B7、D8、C9、A 10、B评分标准:每题2分,做对一个2分,错误不给分;二、判断题1×10分1、√2、×3、×4、√5、×6、×7、√8、×9、√ 10、√评分标准:每题1分,做对一个1分,错误不给分;三、分析计算题7×6分1、∑=)9,8,6,4,3,2(),,,(m D C B A F ,∑=++=)15,14,13,12,11,10,9,8,6,4,3,2(1m C B D B A F ,3分要使,1F F =则F 中含有无关项1分,无关项为:∑)15,14,13,12,11,10(d 3分;2、解答如下:ACBC AB F ABC C B A C B A C B A F ++=+++=21写对一个分3、全加器真值表列出见右图3分电路连对4分,其中使能端接对分每个分,信号输入端接对分,输出接对2分每个1分;4、Y 的表达式如下:写出三态门输出1分,真值表一个分,共6分;5、输出波形图中两个T 触发器由于信号T =,都是T ′触发器;只要受到时钟脉冲信号的触发,触发器就翻转;但是第二个触发器的时钟脉冲信号应为CP 2=1Q +CP,只有当1Q 1=0时,第二个触发器才会随着CP 脉冲由0→1,得到上升沿触发而改变状态;画出的Q 1Q 2波形如上图b 所示;分析2分从工作波形图可知,经过系统时钟脉冲信号3个CP 脉冲作用后,Q 2Q 1处于11状态;1分,波形画对4分;6、方案之一:Y A B ABC AB AB ABC =⊕⊕=+⊕()4分,编程画对3分;四、设计题共2小题,1小题12分,2小题8分,共20分1、解:设计步骤如下:1确定触发器个数K ;K =3,因为状态数N =5,符合2K -1<N <2K;电路状态用Q 3Q 2Q 1表示;1分2列状态转换真值表;根据D 触发器的次态方程D Qn =+1,列状态转换真值表,如下表表示;3分,各个量填对计分;状态转换真值表321图,然后通过卡诺图化简得到激励输入方程;D 3、D 2、D 1的卡诺图如下图所示;经过卡诺图化简得到激励输入方程如下: 驱动方程一个1分,共计3分;4画电路图;由激励输入方程组,可画电路图如下图所示;3分5检查能否自启动;首先将非工作状态101,110,111分别代入激励方程D 3、D 2、D 1中,然后根据D 触发器次态方程DQ n =+1,可知所有的非工作状态都能进入工作状态,即101→001;110→101→001;111→001;因此电路可以自启动;1分6画完整状态转换图如下图所示;1分 2、连接电路如图所示:评分标准:清零端接对各2分,共4分;置位端接对各1分,共2分,CP B 接对各分,共1分,高位CP A 接对1分;五、综合题8分解:由于序列信号的长度N =8,因此首先要将74LS161作为一个模8计数器使用;1分当74LS161芯片的输入端P 、T 、T C 、D L 都接高电平“1”时,芯片就是一个模16计数器,Q D Q C Q B Q A 的状态号从0、1、2直至15;如果不使用输出端Q D ,则Q C Q B Q A 的状态号从0、1、2直至7;在这种情况下,芯片就可当作模8计数器使用;2分设8选1数据选择器的地址信号输入端从高到低为C 、B 、A ,而74LS161芯片的4个数据输出端从高到低为Q D 、Q C 、Q B 、Q A ;只需将Q A 接A ,Q B 接B ,Q C 接C ,2分数据选择器的8个数据输入端X 0至X 7分别接1、1、0、0、1、1、0、1就可以实现设计目的;2分电路图如下图所示,图中F 为序列信号输出端;图中D 、C 、B 、A 接地,是为了避免干扰信号进入;1分序列信号发生器电路图数字电子技术模拟题二参考答案及评分标准一、单项选择题2×10分1.C 2.D 3.D 4.C 5.D 6.B7.B8.C9.A10;A评分标准:答对1个记2分,答错不得分;二、判断题1×10分1.ⅹ 2.√ 3.ⅹ 4.√ 5.√ 6.ⅹ 7.ⅹ 8.ⅹ 9.√ 10;ⅹ 评分标准:答对1个记1分,答错不得分;三、分析计算题1-5小题每题8分,6小题10分,共50分1、1C B D A Y +•⊕=)( 3分 2C B D A D A Y +++=))(( 1分 3C B D A D A Y +++='))(( 1分 4C B D A AD Y +++= 3分 评分标准如上,若方法不同,按结论酌情给分;2、8分1表达式:Z Y X m m m m L ⊕⊕=+++=7421 4分逻辑功能:判奇电路 2分 电路图:2分若方法不同,按结论酌情给分; 3、8分1状态真植表:4分 2 特性方程: 1分 3JK 触发器的特性方程:PH K HP J =⊕=∴ 1分4D 触发器的特性方程:D Qn =+1)(H P Q P D n⊕+=∴ 1分图1分若方法不同,按结论酌情给分; 4、8分JK 触发器的特性方程:nn n Q K Q J Q +=+1 2分 驱动方程:n nQ K Q J == 2分状态方程:01=+=+n n n n n Q Q Q Q Q 2分若n n Q Q K ==+1,0 1分电路功能会改变; 1分 若方法不同,按结论酌情给分; 5、8分评分标准:第1行编程 3分; 第2行编程 3分第3、4行编程 1分; 第5行编程 1分若方法不同,按结论酌情给分; 6、10分(1) 一个Z 脉冲周期内包含8个时钟脉冲CP; 5分 (2) 一个Z 脉冲周期内又包含9个时钟脉冲CP; 5分若方法不同,按结论酌情给分;四、设计题10×2分1、设计题10分1状态表:6分 2表达式 2分 3检查自启动能力:当11,001==nn Q Q X 时,下一个状态为11,所以电路有自启动能力; 1分 4电路图 1分若方法不同,按结论酌情给分;2、设计题10分按上面连线正确的得满分;若方法不同,按结论酌情给分; 具体给分步骤如下:连成100进制得8分,控制信号得2分;数字电子技术模拟题三参考答案一、 选择题20分1、c ;2、c ;3、d ;4、b ;5、a ;6、b ;7、a ;8、a ;9、d ;10、b二、 判断题20分1、;2、;3、;4、;5、;6、;7、;8、;9、;10、; 三、1、6分L=ABC2、6分D B C B A L ++=四、1、10分2、8分ACBCABFABCCBACBACBAF++=+++=21五、1.8分2. 12分1CP0=C,下降沿触发CP1=Q0n下降沿触发21,1,11====KJKQJ n3时触发翻转)到从触发)(外加触发沿的下降沿1(1111QQQQQnnnn==++状态表波形图功能:4位二进制异步加法计数器六、10分1. R D为清零端,异步清零;L D为置数控制端,同步置数;A、B、C、D为置数输入端,A为低位,D为高位;Q A、Q B、Q C、Q D为输出端,Q A为低位、Q D为高位;RCO为输出使能控制端;2、。
数电期末模拟题及答案
《数字电子技术》模拟题一一、单项选择题(2×10分)1.下列等式成立的是()A、A⊕1=AB、A⊙0=AC、A+AB=AD、A+AB=B2.函数F=(A+B+C+D)(A+B+C+D)(A+C+D)的标准与或表达式是()A、F=∑m(1,3,4,7,12)B、F=∑m(0,4,7,12)C、F=∑m(0,4,7,5,6,8,9,10,12,13,14,15)D、F=∑m(1,2,3,5,6,8,9,10,11,13,14,15)的RAM。
、、C、D、.函数F=A C+AB+,无冒险的组合为()。
B=C=1B、C=0D、B=C=OA、多谐振荡器B、施密特触发器C、双稳态触发器D、单稳态触发器二、判断题(1×10分)()1、在二进制与十六进制的转换中,有下列关系:()B=(9DF1)H()2、8421码和8421BCD码都是四位二进制代码。
()3、二进制数1001和二进制代码1001都表示十进制数9。
()4、TTL与非门输入采用多发射极三极管,其目的是提高电路的开关速度。
()5、OC与非门的输出端可以并联运行,实现“线与”关系,即L=L1+L2()6、CMOS门电路中输入端悬空作逻辑0使用。
()7、数字电路中最基本的运算电路是加法器。
()8、要改变触发器的状态,必须有CP脉冲的配合。
()9、容量为256×4的存储器,每字4位,共计256字,1024个存储单元。
()10、自激多谐振荡器不需外加触发信号,就能自动的输出矩形脉冲。
是否、C,CP,试四→4,试用8选1数据选择器74151和四位同步二进制加法计数器74LS161芯片设计序列信号发生器,序列信号为(左位在先),画出电路连线图。
附74LS161四位同步二进制加法计数器芯片功能表。
《数字电子技术》模拟题二一、单项选择题(2×10分)1.在下列数据中,数值最小的是()A 、59HB 、130OC 、1010111B8421BCD2.函数的标准与或表达式是()4D 触发器7,计9.用容量为16K ×8位存储芯片构成容量为64K ×8位的存储系统,需()片16K ×8位存储芯片,需()根地址线,( )根数据线。
数电期末考试题及答案
数电期末考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是()。
A. 与、或、非B. 与、或、异或C. 与、或、同或D. 与、或、非、异或答案:A2. 一个触发器可以存储()位二进制信息。
A. 1B. 2C. 3D. 4答案:A3. 以下哪个不是组合逻辑电路的特点?()A. 输出只依赖于当前输入B. 输出与输入之间没有记忆功能C. 输出与输入之间存在记忆功能D. 输出与输入之间存在时间延迟答案:C4. 一个4位二进制计数器可以计数的最大值是()。
A. 15B. 16C. 8D. 7答案:B5. 一个D触发器的输出Q与输入D的关系是()。
A. Q=DB. Q=非DC. Q=D的延迟D. Q=D的反相延迟答案:A6. 在数字电路中,以下哪个不是基本的逻辑门?()A. 与门B. 或门C. 非门D. 与非门答案:D7. 一个3线-8线译码器可以译码的输入信号个数是()。
A. 3B. 4C. 5D. 6答案:B8. 一个8位寄存器可以存储的最大十进制数是()。
A. 255B. 256C. 511D. 512答案:C9. 在数字电路中,以下哪个不是时序逻辑电路的特点?()A. 输出不仅依赖于当前输入,还依赖于电路的状态B. 输出与输入之间存在记忆功能C. 输出与输入之间没有记忆功能D. 输出与输入之间存在时间延迟答案:C10. 一个JK触发器的输出Q与输入J和K的关系是()。
A. Q=JB. Q=KC. Q=J+KD. Q=J⊕K答案:D二、填空题(每题2分,共20分)1. 在数字电路中,一个3位二进制计数器可以计数的最大值是______。
答案:72. 一个4线-16线译码器可以译码的输入信号个数是______。
答案:43. 一个8位二进制计数器可以计数的最大值是______。
答案:2554. 一个D触发器的输出Q与输入D的关系是Q=______。
答案:D5. 在数字电路中,一个与非门的输出是输入的______。
数电期末考试题及答案
数电期末考试题及答案一、选择题(每题2分,共20分)1. 以下哪个不是数字电路的特点?A. 精度高B. 抗干扰能力强C. 体积大D. 可靠性高答案:C2. 数字信号的特点是什么?A. 连续变化B. 离散变化C. 模拟变化D. 随机变化答案:B3. 逻辑门电路中最基本的逻辑关系是?A. ANDB. ORC. NOTD. XOR答案:C4. 下列哪个不是组合逻辑电路的特点?A. 输出只依赖于当前输入B. 输出与输入之间存在时延C. 没有记忆功能D. 可以进行复杂的逻辑运算答案:B5. 触发器的主要功能是什么?A. 放大信号B. 存储信息C. 转换信号D. 滤波答案:B6. 以下哪个不是数字电路设计中的优化目标?A. 减小功耗B. 提高速度C. 增加成本D. 减少面积答案:C7. 在数字电路中,同步信号的主要作用是什么?A. 同步时钟B. 同步数据C. 同步电源D. 同步信号源答案:A8. 以下哪个是数字电路中的时序逻辑电路?A. 门电路B. 触发器C. 计数器D. 译码器答案:C9. 以下哪个不是数字电路中的编码方式?A. 二进制编码B. 格雷码编码C. 十进制编码D. BCD编码答案:C10. 以下哪个是数字电路中的存储元件?A. 电阻B. 电容C. 电感D. 逻辑门答案:B二、填空题(每空2分,共20分)1. 数字电路中最基本的逻辑运算包括________、________和________。
答案:与、或、非2. 一个完整的数字系统通常包括________、________、________和输入/输出设备。
答案:算术逻辑单元、控制单元、存储器3. 在数字电路中,________是用来表示信号状态的最小单位。
答案:位(bit)4. 一个二进制数的位数越多,其表示的数值范围________。
答案:越大5. 触发器的输出状态取决于________和________。
答案:当前输入、前一状态6. 同步计数器与异步计数器的主要区别在于________是否受时钟信号的控制。
数电期末模拟题答案
0 1A =1 A=1A=0A=0 "数字电子技术"模拟题一一、单项选择题〔2×10分〕1.以下等式成立的是〔 〕A 、 A ⊕1=AB 、 A ⊙0=AC 、A+AB=AD 、A+AB=B2.函数F=(A+B+C+D)(A+B+C+D)(A+C+D)的标准与或表达式是〔 〕A 、F=∑m(1,3,4,7,12)B 、F=∑m(0,4,7,12)C 、F=∑m(0,4,7,5,6,8,9,10,12,13,14,15)D 、F=∑m(1,2,3,5,6,8,9,10,11,13,14,15)3.属于时序逻辑电路的是〔〕。
A 、存放器B 、ROMC 、加法器D 、编码器 4.同步时序电路和异步时序电路比拟,其差异在于后者〔 〕A 、没有触发器B 、没有统一的时钟脉冲控制C 、没有稳定状态D 、输出只与部状态有关,与输入无关 5.将容量为256×4的RAM 扩展成1K ×8的RAM ,需〔 〕片256×4的RAM 。
A 、 16B 、2C 、4D 、86.在以下图所示电路中,能完成01=+n Q 逻辑功能的电路有〔 〕。
A 、B 、C 、D 、7.函数F=A C+AB+B C ,无冒险的组合为〔 〕。
A 、 B=C=1B 、 A=0,B=0C 、 A=1,C=0D 、 B=C=O 8.存储器RAM 在运行时具有〔〕。
A 、读功能B 、写功能C 、读/写功能D 、无读/写功能 9.触发器的状态转换图如下,则它是:〔〕A 、T 触发器B 、RS 触发器C 、JK 触发器D 、D 触发器10.将三角波变换为矩形波,需选用〔〕 A 、多谐振荡器 B 、施密特触发器C 、双稳态触发器D 、单稳态触发器二、判断题〔1×10分〕〔〕1、在二进制与十六进制的转换中,有以下关系:〔10001〕B =〔9DF1〕H〔〕2、8421码和8421BCD 码都是四位二进制代码。
数电期末考试题及答案
数电期末考试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,逻辑“与”运算的输出为高电平的条件是:A. 所有输入都为高电平B. 至少一个输入为高电平C. 所有输入都为低电平D. 至少一个输入为低电平答案:A2. 下列哪个不是数字电路的特点?A. 抗干扰能力强B. 运算速度快C. 体积小D. 功耗大答案:D3. 在数字电路中,一个触发器的输出状态由以下哪个因素决定?A. 当前输入B. 过去的输入C. 外部控制信号D. 以上都是答案:D4. 以下哪个不是组合逻辑电路的特点?A. 输出只依赖于当前的输入B. 输出与输入之间存在时间延迟C. 没有反馈回路D. 输出状态随输入状态变化而变化答案:B5. 一个D触发器的输出Q与输入D的关系是:A. Q始终等于DB. Q始终等于D的反相C. Q在时钟上升沿等于DD. Q在时钟下降沿等于D答案:C6. 在数字电路中,一个计数器的输出在每个时钟脉冲后:A. 增加1B. 减少1C. 保持不变D. 随机变化答案:A7. 一个7段显示器可以显示多少个不同的数字?A. 7B. 10C. 16D. 64答案:B8. 以下哪个逻辑门不是基本逻辑门?A. 与门B. 或门C. 非门D. 异或门答案:D9. 在数字电路中,一个寄存器的主要用途是:A. 存储数据B. 放大信号C. 产生时钟信号D. 进行算术运算答案:A10. 以下哪种类型的存储器是易失性的?A. ROMB. RAMC. EPROMD. EEPROM答案:B二、填空题(每题2分,共20分)1. 在数字电路中,逻辑“或”运算的输出为低电平的条件是_______。
答案:所有输入都为低电平2. 一个完整的数字系统通常包括_______和_______两个部分。
答案:输入/输出系统、中央处理单元3. 在数字电路中,一个D触发器的输出Q在时钟信号的_______沿更新。
答案:上升4. 一个4位的二进制计数器能够表示的最大数值是_______。
数电期末模拟题与答案
《数字电子技术》模拟题一一、单项选择题 (2×10 分)1. 下列等式成立的是()A 、 A ⊕1=AB、 A ⊙0=A C、A+AB=AD 、 A+AB=B2. 函数 F=(A+B+C+D)(A+B+C+D)(A+C+D)的标准与或表达式是( )A 、F=∑ m(1,3,4,7,12)B 、 F=∑m(0,4,7,12)C 、F=∑ m(0,4,7,5,6,8,9,10,12,13,14,15)D 、F=∑m(1,2,3,5,6,8,9,10,11,13,14,15)3.属于时序逻辑电路的是()。
A 、寄存器B 、ROMC 、加法器D 、编码器4.同步时序电路和异步时序电路比较,其差异在于后者()A 、没有触发器B 、没有统一的时钟脉冲控制C 、没有稳定状态D 、输出只与内部状态有关,与输入无关5.将容量为 256× 4 的 RAM 扩展成 1K × 8 的 RAM ,需( )片 256× 4 的 RAM 。
A 、 16B 、 2C 、 4D 、 86.在下图所示电路中,能完成Q n 1逻辑功能的电路有()。
A 、B 、C 、D 、7.函数 F= A C+AB+B C,无冒险的组合为( )。
A 、 B=C=1B 、 A=0 , B=0C 、 A=1 ,C=0D 、 B=C=O 8.存储器 RAM 在运行时具有(A 、读功能B 、写功能 A=11A=0A=0A=1)。
C 、读 /写功能D 、 无读 /写功能9 .触发器的状态转换图如下,则它是:( )A 、T 触发器B 、RS 触发器C 、 JK 触发器D 、D 触发器10.将三角波变换为矩形波,需选用( )A 、多谐振荡器B 、施密特触发器C 、双稳态触发器D 、单稳态触发器二、判断题 ( 1×10 分)( ) 1、在二进制与十六进制的转换中,有下列关系:( 1001110111110001 ) B =( 9DF1 ) H( ) 2、 8421 码和 8421BCD 码都是四位二进制代码。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
0 1 A =1 A=1 A=0 A=0 《数字电子技术》模拟题一一、单项选择题(2×10分)1.下列等式成立的是( ) A 、 A ⊕1=A B 、 A ⊙0=A C 、A+AB=A D 、A+AB=B 2.函数F=(A+B+C+D)(A+B+C+D)(A+C+D)的标准与或表达式是( )A 、F=∑m(1,3,4,7,12)B 、F=∑m(0,4,7,12)C 、F=∑m(0,4,7,5,6,8,9,10,12,13,14,15)D 、F=∑m(1,2,3,5,6,8,9,10,11,13,14,15)3.属于时序逻辑电路的是( )。
A 、寄存器B 、ROMC 、加法器D 、编码器4.同步时序电路和异步时序电路比较,其差异在于后者( )A 、没有触发器B 、没有统一的时钟脉冲控制C 、没有稳定状态D 、输出只与内部状态有关,与输入无关5.将容量为256×4的RAM 扩展成1K ×8的RAM ,需( )片256×4的RAM 。
A 、 16B 、2C 、4D 、86.在下图所示电路中,能完成01=+n Q 逻辑功能的电路有( )。
A 、B 、C 、D 、7.函数F=A C+AB+B C ,无冒险的组合为( )。
A 、 B=C=1B 、 A=0,B=0C 、 A=1,C=0D 、 B=C=O8.存储器RAM 在运行时具有( )。
A 、读功能B 、写功能C 、读/写功能D 、 无读/写功能9.触发器的状态转换图如下,则它是:( )A 、T 触发器B 、RS 触发器C 、JK 触发器D 、D 触发器 10.将三角波变换为矩形波,需选用( )A 、多谐振荡器B 、施密特触发器C 、双稳态触发器D 、单稳态触发器二、判断题(1×10分)( )1、在二进制与十六进制的转换中,有下列关系:(1001110111110001)B =(9DF1)H( )2、8421码和8421BCD 码都是四位二进制代码。
( )3、二进制数1001和二进制代码1001都表示十进制数9。
( )4、TTL 与非门输入采用多发射极三极管,其目的是提高电路的开关速度。
( )5、OC 与非门的输出端可以并联运行,实现“线与”关系,即L=L 1+L 2 ( )6、CMOS 门电路中输入端悬空作逻辑0使用。
( )7、数字电路中最基本的运算电路是加法器。
( )8、要改变触发器的状态,必须有CP 脉冲的配合。
()9、容量为256×4的存储器,每字4位,共计256字,1024个存储单元。
()10、自激多谐振荡器不需外加触发信号,就能自动的输出矩形脉冲。
三、分析计算题(7×6分)1、如果∑=)9,8,6,4,3,2(),,,(mDCBAF的最简与或表达式为CBDBAF++=是否存在约束条件?如果存在,试指出约束条件。
2、下图为双4选1数据选择器构成的组合逻辑电路,输入量为A、B、C,输出逻辑函数为F1,F2,试写出F1、F2,逻辑表达式。
3、用一片74138译码器和门电路实现全加器,写出真值表,画出电路图。
4、分析下图所示电路的逻辑功能,并将结果填入下表。
5、电路如下图所示,设起始状态Q2Q1=00,问经过系统时钟信号3个CP脉冲作用后,Q2Q1处于什么状态?并画出Q2Q1的波形。
=⊕⊕,试用符号6、图示电路是PAL的一种极性可编程输出结构,若要求Y A B ABC“×”对该电路矩阵进行恰当的编程。
&≥1=1YA B CA B C四、设计题(共2小题,1小题12分,2小题8分,共20分)1、试用正边沿D触发器和门器件设计一个状态转换如0→2→4→1→3的模5同步计数器。
并检查电路的自启动能力。
2、用两片74LS290异步十进制计数器芯片设计一个60进制计数器的电路,画出电路连接图。
附:74LS290集成芯片功能表CP R01R02R91R92功能× 1 1 任一为0清0(Q D Q C Q B Q A=0000)×任意 1 1 置9(Q D Q C Q B Q A=1001)↓任一为0任一为0计数五、综合题(8分)试用8选1数据选择器74151和四位同步二进制加法计数器74LS161芯片设计序列信号发生器,序列信号为11001101(左位在先),画出电路连线图。
附74LS161四位同步二进制加法计数器芯片功能表。
B A DC A BD C D B B A F ++++=)(《数字电子技术》模拟题二一、单项选择题(2×10分)1.在下列数据中,数值最小的是( )A 、 59HB 、 130OC 、1010111BD 、100101118421BCD2.函数 的标准与或表达式是( )A 、F=∑m(0,1,3,4,7,11,13,15) B 、 F=∑m(0,1,6,7,8,9,10,11)C 、F=∑m(0,1,6,7,12,13,14,15)D 、F=∑m(0,1,4,7,12,13,14,15)3.典型的五管TTL 与非门,输入端采用多发射极三极管是为了:A 、放大输入信号B 、实现或逻辑C 、提高带负载能力D 、提高工作速度4.电路由TTL 门电路组成,F 的逻辑表达式是( )。
A 、B AC B C F ⊕+=B 、 B AC B C F ⊕+=C 、 B A C B C F ⊕+=D 、B A C CB F ⊕+= 5.为实现“线与”的逻辑功能,应选用: A 、与门 B 、与非门 C 、传输门D 、集电极开路门6.下列哪类触发器有一次变化现象( )。
A 、同步RS 触发器 B 、主从JK 触发器 C 、边沿JK 触发器 D 、边沿D 触发器7.集成十进制加法计数器初态为Q 3Q 2Q 1Q 0=1001,经过5个CP 脉冲后,计数器状态为( )A 、0000B 、0100C 、0101D 、11108.下面说法错误的是( )A 、RAM 分为静态RAM 和动态RAMB 、RAM 指在存储器中任意指定的位置读写信息C 、译码电路采用CMOS 或非门组成9.用容量为16K ×8位存储芯片构成容量为64K ×8位的存储系统,需( )片16K ×8位存储芯片,需( )根地址线,( )根数据线。
A 、 4,16,8B 、4,14,8C 、2,16,8D 、2,14,1610.集成单稳态触发器的暂稳态维持时间取决于( )。
A 、 R 、C 元件参数B 、 所用门电路的传输延迟时间C 、 触发脉冲持续的时间D 、 器件本身的参数二、判断题(1×10分)( )1、8421码和8421BCD 码都是四位二进制代码。
( )2、二进制数代码1000和二进制代码1001都可以表示十进制数8。
( )3、保险库有一把锁,A 、B 两名经理各有一把钥匙,必须两名经理同时在才能开锁。
用F 表示打开保险库锁的状态,F 的逻辑表达式为:B A F +=()4、TSL门输出有三种状态。
()5、TG门只用于数字信号的传输。
()6、CMOS门电路中输入端悬空作逻辑0使用。
()7、要改变触发器的状态,必须有CP脉冲的配合。
()8、掩膜R O M只能改写有限次。
()9、将三角波变换为矩形波,需选用施密特触发器。
()10、矩形脉冲只能通过自激振荡产生。
三、分析计算题(1-5小题每题8分,6小题10分,共50分)1、电路如图所示:(1)、按图直接写出Y的表达式(2)、根据反演规则写出Y的反函数YY(3)、根据对偶规则写出Y的对偶式'(4)、写出Y的最简与或表达式组合逻辑电路输入(X、Y、Z)输出(L)波形如图所示,分析该电路的逻辑功能。
并用最少的两输入与非门实现(无反变量输入)3、已知某触发器的状态转换图,写出此触发器的特性方程,并用D和JK触发器实现它。
4、电路由JK触发器及与非门构成,试写出特性方程、驱动方程和状态方程。
该电路若在K输入处以置0代替Q n,则电路功能是否会改变?5、图示电路是PAL的一种极性可编程输出结构,若要求BC⊕,试用符号“×”对该电路矩阵进行恰当的编程。
AY(A)B+=C≥1=1 YA B CA B C6、由集成四位比较器74LS85和集成计数器74LS161构成一个定时电路如图所示,Z是信号输出端。
比较器A3A2A1A0预置为1001,计数器的数据输入端DCBA预置为0010,试问:(1)当Z接在LD端时(R D置1),一个Z脉冲周期内包含多少个时钟脉冲CP?(2)当Z接在R D端时(LD置1),一个Z脉冲周期内又包含多少个时钟脉冲CP?简单写出分析过程四、设计题(10×2分)2、试用正边沿JK触发器和门器件设计一个模可变同步减计数器。
当X=0时M=3;当X=1时,M=4。
检查电路的自启动能力。
2、用两片74LS290(异步二-五-十进制加计数器)芯片设计一个54进制加计数器,画出电路连接图。
附:74LS290集成芯片功能表CP R01R02R91R92功能× 1 1 任一为0清0(Q D Q C Q B Q A=0000)×任意 1 1 置9(Q D Q C Q B Q A=1001)↓任一为0任一为0计数A=1 《数字电子技术》模拟题三一、选择题(2×10分)1、F=AB+CD 的真值表中,F=1的状态有:( )a 、2个b 、4个c 、6个d 、8个2、在系列逻辑运算中,错误的是:( )a 、 若A=B ,则AB=Ab 、若1+A=B ,则1+A+AB=Bc 、 A+B=B+C ,则A=Cd 、都正确3、双输入CMOS 与非门如右图,输出Z 为:( )a 、Z=Ab 、Z=Ac 、Z=0d 、Z=14、欲使一路数据分配到多路装置应选用带使能端的:( )a 、编码器b 、译码器c 、选择器d 、比较器5、JK 触发器在CP 脉冲作用下,欲使Q n+1=1,则必须使:( )a 、J=1,K=0b 、J=0,K=0c 、J=0,K=1d 、J=1,K=16、触发器的状态转换图如下,则它是:( ) a 、 RS 触发器 b 、D 触发器 c 、JK 触发器 d 、T 触发器7、将三角波变换为矩形波,需选用:( )a 、施密特触发器b 、多谐振荡器c 、双稳态触发器d 、单稳态触发器8、 如 图 所 示 时 序 逻 辑 电 路 为( )。
a 、 移位 寄 存 器b 、 同步 二 进 制 加 法 计 数 器c 、 异 步 二 进 制 减 法 计 数 器c 、 异 步 二 进 制 加 法 计 数 器 9、 逻 辑 电 路 如 图 所 示, 当 A=“0”,B=“1” 时,C 脉 冲 来 到 后 D 触 发 器 ( )。