2013年《数字电路》复习试题
数字电路试题五套(含答案)
五、用74LS161构成六进制计数器,用两种方法实现,并画出状态图。74LS161的功能表
如下所示。(16分)
六、试分析下图的逻辑电路,写出电路的驱动方程、状态方程、列出状态转换真值表、画出状态转换图,说明电路的逻辑功能。(20分)
2、1) 2)
《数字电子技术》试卷三
一、填空题(共19分,每空1分)
1.按逻辑功能的不同特点,数字电路可分为和两大类。
2.在逻辑电路中,三极管通常工作在和状态。
3.(406)10=()8421BCD
4.一位数值比较器的逻辑功能是对输入的数据进行比较,它有、、三个输出端。
5.TTL集成JK触发器正常工作时,其 和 端应接电平。
2.判断函数 是否会出现竞争冒险现象。(10分)
3.用数据选择器实现函数Z=F(A,B,C)=Σm(0,2,4,5,6,7)(10分)
X2
X1
X0
D0D1D2D3D4D5D6D7
4.下列电路为几进制计数器?画出状态转换图。(12分)
5.试分析图示电路,写出其驱动方程、输出方程、状态方程,画出状态转换表、状态转换图、说明其逻辑功能。(18分)
3.
X2
X1
X0
D0D1D2D3D4D5D6D7
4.10进制计数器。从0110 1111
5.驱动方程:J1=K1=1
J2=K2=
J3=K3=
输出方程:C=
状态方程:
从000 111
同步8进制加法计数器,当计数到111状态时C输出1
《数字电子技术》试卷五
一、填空题(20分)
1.数字信号只有和两种取值。
数字电路试题及答案
数字电路试题及答案一、选择题(每题10分,共20分)1. 下列数字电路元件中,属于组合逻辑的是A. 集线器B. 隧道二极管C. 寄存器D. D触发器答案:A2. 十进制数 8 的二进制表示形式为A. 1010B. 1110C. 1000D. 1001答案:C3. 十六进制数 B 的二进制表示形式为A. 1010B. 1101C. 1111D. 1011答案:D4. 以下哪个逻辑门的输出是其他逻辑门输出的非A. 与门B. 或门C. 非门D. 异或门答案:C二、填空题(每题10分,共20分)1. 使用 2 输入 AND 门,将 A 和 B 两个开关输入,如果 A 和 B 均为高电平时,输出为________答案:高电平2. 使用 2 输入 OR 门,将 A 和 B 两个开关输入,如果 A 和 B 中有一个或两个为高电平时,输出为________答案:高电平3. 使用 2 输入 XOR 门,将 A 和 B 两个开关输入,如果 A 和 B 中只有一个为高电平时,输出为________答案:高电平4. 使用 2 输入 NAND 门时,输出为低电平的条件是________答案:A 和 B 均为高电平三、简答题(每题20分,共40分)1. 请简述组合逻辑和时序逻辑的区别。
答案:组合逻辑是指电路的输出仅由当前时刻的输入确定,与之前的输入无关。
组合逻辑电路的输出仅取决于输入信号的组合,对于相同的输入,始终保持相同的输出。
而时序逻辑是指电路的输出除了与当前输入有关外,还与之前的输入和输出有关。
时序逻辑电路的输出不仅取决于输入信号的组合,还受到电路之前状态的影响。
2. 请简述二进制和十六进制之间的转换原理。
答案:二进制是一种基于2的数制,只有两个数位 0 和 1。
而十六进制是一种基于16的数制,包含了 0 到 9 的数字和 A 到 F 的六个字母。
进行二进制到十六进制的转换时,将二进制数按照每四位分组,然后将每个四位二进制数转换为相应的十六进制数,最终得到的十六进制数就是对应的表示。
数字电路期末考试题及答案
数字电路期末考试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑(AND)B. 或逻辑(OR)C. 非逻辑(NOT)D. 异或逻辑(XOR)答案:C2. 下列哪个不是数字电路的特点?A. 精确度高B. 稳定性好C. 功耗大D. 抗干扰能力强答案:C3. 一个简单的触发器可以存储多少位二进制信息?A. 1位B. 2位C. 3位D. 4位答案:A4. 以下哪个是组合逻辑电路的特点?A. 有记忆功能B. 无记忆功能C. 可以进行算术运算D. 可以进行逻辑运算答案:B5. 在数字电路中,同步计数器与异步计数器的主要区别是:A. 同步计数器速度更快B. 同步计数器结构更复杂C. 同步计数器计数更准确D. 异步计数器计数更准确答案:A6. 一个4位二进制计数器最多能计数到:A. 15B. 16C. 8D. 4答案:B7. 以下哪个是数字电路中常用的存储元件?A. 电阻B. 电容C. 电感D. 晶体管答案:D8. 以下哪个不是数字电路中的逻辑门?A. NANDB. NORC. XORD. TRIAC答案:D9. 一个完整的数字电路设计流程包括以下哪些步骤?A. 需求分析B. 电路设计C. 仿真测试D. 所有选项答案:D10. 以下哪个是数字电路中的时序逻辑电路?A. 门电路B. 触发器C. 运算放大器D. 模数转换器答案:B二、简答题(每题5分,共20分)1. 简述数字电路与模拟电路的区别。
答案:数字电路主要处理离散的数字信号,具有逻辑功能,而模拟电路处理连续的模拟信号,主要用于信号放大、滤波等。
2. 解释什么是触发器,并说明其在数字电路中的作用。
答案:触发器是一种具有记忆功能的逻辑电路,能够存储一位二进制信息。
在数字电路中,触发器用于存储数据,实现计数、定时等功能。
3. 什么是组合逻辑电路?请举例说明。
答案:组合逻辑电路是由逻辑门组成的电路,其输出只依赖于当前的输入状态,不具有记忆功能。
数字电路试题及答案
数字电路试题及答案一、选择题1. 数字电路中最基本的逻辑门是以下哪一个?A. 与非门B. 或非门C. 与门D. 异或门答案:C2. 在二进制数系统中,用三个比特(bit)可以表示多少个不同的数值?A. 4B. 6C. 8D. 10答案:C3. 下列哪个触发器具有记忆功能?A. 组合逻辑B. 时序逻辑C. D型触发器D. T型触发器答案:C4. 在数字电路中,"0" 和 "1" 分别代表什么逻辑状态?A. 低电平 / 高电平B. 高电平 / 低电平C. 接地 / 供电D. 禁用 / 启用答案:A5. 以下哪种类型的逻辑门是使用晶体管实现开关功能的?A. 模拟门B. 数字门C. 模拟数字门D. 晶体管逻辑门答案:D二、填空题1. 在数字电路中,一个______门输出的高电平可以驱动多个输入端,而不会改变输出电平。
答案:或门2. _______是数字电路设计中的一种基本方法,它将复杂的电路分解为更简单的子电路。
答案:模块化设计3. 在数字电路中,一个______触发器在时钟信号的上升沿改变状态,而______触发器在下降沿改变状态。
答案:D型;JK型4. 一个4位二进制计数器的最大输出值是______。
答案:155. 在数字电路中,______是一种用于存储数据的电路,它可以在没有时钟信号的情况下保持信息。
答案:触发器三、简答题1. 请简述数字电路与模拟电路的主要区别。
答:数字电路处理的是离散的信号,通常只有两种状态(如高电平代表“1”,低电平代表“0”),而模拟电路处理的是连续变化的信号。
数字电路的主要优点是抗干扰能力强,易于实现逻辑运算和存储功能,而模拟电路则更擅长处理连续变化的信号,如音频和视频信号。
2. 什么是组合逻辑和时序逻辑?答:组合逻辑是指其输出仅依赖于当前输入信号的逻辑电路,不包含存储元件,如与门、或门和非门等。
时序逻辑则包含存储元件(如触发器),其输出不仅依赖于当前的输入信号,还依赖于历史状态,因此具有记忆功能。
数电考试题及答案
数电考试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑答案:A2. 下列哪个不是数字电路的特点?A. 高速度B. 低功耗C. 高成本D. 可靠性高答案:C3. 一个D触发器具有几个输入端?A. 1B. 2C. 3D. 4答案:B4. 一个完整的数字系统通常包括哪些部分?A. 输入、处理、存储B. 输入、处理、输出C. 输入、存储、输出D. 存储、处理、输出答案:B5. 下列哪个不是组合逻辑电路的特点?A. 输出只依赖于当前输入B. 输出在输入改变后立即改变C. 有记忆功能D. 结构简单答案:C6. 一个4位二进制计数器最多能计数到:A. 15B. 16C. 255D. 1023答案:B7. 在数字电路中,逻辑门的输入端可以连接多少个其他逻辑门的输出端?A. 1个B. 2个C. 3个D. 无限制答案:D8. 一个简单的数字钟电路至少需要几个计数器?A. 1B. 2C. 3D. 4答案:B9. 逻辑门的输出电压通常分为哪两个电平?A. 高电平、低电平B. 正电平、负电平C. 直流电平、交流电平D. 标准电平、非标准电平答案:A10. 下列哪个是数字电路设计中常用的仿真软件?A. MATLABB. AutoCADC. PhotoshopD. SolidWorks答案:A二、填空题(每空2分,共20分)1. 数字电路中最基本的逻辑关系包括______、______和非逻辑。
答案:与逻辑,或逻辑2. 一个3-8译码器有______个输入端,______个输出端。
答案:3,83. 在数字电路中,常用的计数器类型包括二进制计数器、______计数器和______计数器。
答案:十进制,BCD4. 一个8位寄存器可以存储______位二进制数。
答案:85. 触发器的两个稳定状态是______和______。
答案:0,1三、简答题(每题10分,共30分)1. 请简述数字电路与模拟电路的主要区别。
2013年数电复习题
数电复习题一、单选类1.原码输入低电平有效输出七段字形译码器,8421码表示数字5时电路的输入输出状态为( )。
A .1010;1011011B .0101;1011011 C.0101;0100100 D .、1010;01001002.为了把串行输入的数据转换为并行输出的数据,可以使用( )。
A .寄存器B .移位寄予存器C .计数器D .存储器 3.设脉冲上升沿触发的JK 触发器Q n=0,J=1,当cp 上升来到时Q n+1为 ( )A .1B .0C .保持D .不定态4.555电路接成施密特触发器,脚⑤接0.01μF 电容到地,回差电压为( )。
A .1/2VICB .1/3VIC C .1/3VCCD .2/3 VCC 5.四位移位寄存器数据串入到并出需要多少个时钟周期( )。
A .3B .4C .5D .66.在TTL 电路中,为了方便实现线与,专门设计出一种门电路,它是:( )A .与非门B .或非门C .异或门D .OC 门7.TTL 与非门扇出系数的大小反映了与非门( )的大小。
A .抗干扰能力B .工作速度C .电源电压D .带负载能力6.555定时器构成的单稳态触发器的触发电压u i 应是___________。
a .高电平; b .低电平; c .任意 7.只读存储器ROM 的功能是____________。
a .只能读出存储器的内容且断电后仍保持;b .只能将信息写入存储器;c .可以随机读出或写入信息;d .只能读出存储器的内容且断电后信息全丢失8.用_________片1k ⨯4 的ROM 可以扩展实现8k ⨯4 ROM 的功能。
a .4; b .8; c .16; d .32 9、十二进制加法计数器需要_________个触发器构成。
a 、8;b 、16;c 、4; D 、3 10.四变量DCBA 取值组合0101的表达式为( )。
A .ABCD B .A B C D C .A DCB D .DCBA11.七段显示译码器,当译码器七个输出端状态为abcdefg=0011111时(高电平有效),译码器输入状态(8421BCD码)应为()。
(完整版)数字电路期末复习试题和答案解析
数字电路期末复习题及答案一、填空题1、数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用1 和0 来表示。
2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。
3、逻辑代数又称为布尔代数。
最基本的逻辑关系有与、或、非三种。
常用的几种导出的逻辑运算为与非或非与或非同或异或。
4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。
5、逻辑函数F=A B C D+A+B+C+D= 1 。
6、逻辑函数F=ABA+++= 0 。
BABBA7、O C门称为集电极开路门,多个O C门输出端并联到一起可实现线与功能。
8、T T L与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。
9、触发器有2个稳态,存储8位二进制信息要8个触发器。
10、一个基本R S触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S=0且R=0的信号。
11、一个基本R S触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是R S=0。
12、在一个C P脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。
13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重要的参数为脉宽。
14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。
15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。
16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。
17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电路。
二、选择题1、一位十六进制数可以用 C 位二进制数来表示。
A.1B.2C.4D. 162、十进制数25用8421BCD码表示为 B 。
A.10 101B.0010 0101C.100101D.101013、以下表达式中符合逻辑运算法则的是D。
A.C·C=C2B.1+1=10C.0<1D.A+1=14、当逻辑函数有n 个变量时,共有 D 个变量取值组合? A. n B. 2n C. n 2 D. 2n5、在何种输入情况下,“与非”运算的结果是逻辑0。
数字电路复习题及答案
《数字电子技术基础》复习题一.选择填空题(以下每小题后均给出了几个可供选择的答案,请选择其中一个最合适的答案填入空格中)1.处理 b 的电子电路是数字电路。
(a)交流电压信号(b)时间和幅值上离散的信号(c)时间和幅值上连续变化的信号(d)无法确定2.用不同数制的数字来表示2004,位数最少的是 d 。
(a)二进制(b)八进制(c)十进制(d)十六进制3.最常用的BCD码是 b 。
(a)5421码(b)8421码(c)余3码(d)循环码4.格雷码的优点是 c 。
(a)代码短(b)记忆方便(c)两组相邻代码之间只有一位不同(d)同时具备以上三者5.两个开关控制一盏灯,只有两个开关都闭合时灯才不亮,则该电路的逻辑关系是 a 。
(a)与非(b)或非(c)同或(d)异或6.已知F=ABC+CD,选出下列可以肯定使F=0的取值 d(a)ABC=011 (b)BC=11 (c)CD=10 (d)BCD=1117.2004个1连续异或的结果是 a 。
(a)0 (b)1 (c)不唯一(d)逻辑概念错误二、填空题(请在空格中填上合适的词语,将题中的论述补充完整)1.5的5421BCD码是0101 这个是8421码的。
2.逻辑表达式中,异或的符号是⊕,同或的符号是⊙。
3.逻辑函数常用的表示方法有真值表、逻辑函数式、逻辑图和卡诺图。
4.用代数法化简逻辑函数需要一定的经验和技巧,不容易确定化简结果是否是最简。
5.用卡诺图化简逻辑函数,化简结果一般是最简与-或式。
一.选择填空题(以下每小题后均给出了几个可供选择的答案,请选择其中一个最合适的答案填入空格中)1.实体(ENTITY)描述一个设计单元的 C D 的信息。
(a)行为、元件及连接关系(b)元件、子程序、公用数据类型(c)名称和端口的引脚等(d)可编译的设计单元2.结构体(ARCHITECTURE)用于描述设计单元的 A D 。
(a)行为、元件及连接关系(b)元件、子程序、公用数据类型(c)名称和端口的引脚等(d)可编译的设计单元3.在VHDL语言中,ARCHITECTURE中的语句都是 B 执行的语句。
(完整版)数字电路基础考试题(附参考答案)
数字电子技术-考试复习题一、单项选择题1.(195)H 表示( D )。
(a) 二进制数 (b) 十进制数 (c)八进制数 (d) 十六进制数2.在TTL 门电路中,能实现“线与”的门电路是( B ) (a) 与非门 (b) 集电极开路门 (c) 或非门 (d) 或非门3.用不同数制的数字来表示2007,位数最少的是 。
(a) 十六进制数 (b) 十进制数 (c) 八进制数 (d) 二进制数 4.十进制数36转换为十六进制数,结果为 。
(a )26 (b )24 (c )22 (d )20 5.8421BCD 码10000111表示的十进制数是 。
(a ) 131 (b ) 103 (c ) 87 (d ) 13 6.A/D 转换输出的二进制代码位数越多,其转换精度( ) (a) 越高 (b) 越低 (c) 不变 (d) 无法确定 7.下列逻辑表示式正确的是( ) (a) 1=++B A B A (b)B A B A A +=+(c)B A B A B A AB +=+ (d) B A AB +=8. 下列电路中,属于时序逻辑电路的是( ). (a) 数据选择器 (b) 编码器 (c) 计数器 (d) 译码器 9. 由8位寄存器组成的扭环移位寄存器可以构成 进制计数器。
(a) 4 (b) 8 (c) 16 (d) 无法确定10. 555集成定时器构成的单稳态触发器,其暂态时间t W ≈________。
(a) 0.7RC (b) RC (c) 1.1RC (d) 1.4RC11.十进制数24转换为二进制数,结果为 。
(a )10100 (b )10010 (c )01100 (d )1100012. (a) 13. (c) 14. (c) 15. (d) 12.=O )275(( )D , 。
(a )275 (b) 629 (c) 2750 (d) 220013.三态门的第三态是 。
(a )低电平 (b )高电平(c ) 高阻 (d ) 任意电平 14.具有8个触发器的二进制异步计数器最多可能有 种状态。
数字电路试题及答案
数字电路试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑答案:A2. 一个3输入的与门,当所有输入都为高电平时,输出为:A. 低电平B. 高电平C. 浮空D. 不确定答案:B3. 触发器的两个稳定状态是:A. 0和1B. 正和负C. 高和低D. 真和假答案:A4. 下列哪个不是数字电路的优点?A. 高速度B. 高稳定性C. 低功耗D. 易于集成答案:C5. 以下哪个是组合逻辑电路的特点?A. 输出状态只与当前输入有关B. 具有记忆功能C. 输出状态与过去输入有关D. 以上都不是答案:A6. 一个D触发器的Q端在时钟信号上升沿触发时,其输出将:A. 保持不变B. 变为0C. 变为1D. 翻转答案:D7. 以下哪个逻辑门不是基本逻辑门?A. 与门B. 或门C. 非门D. 异或门答案:D8. 以下哪个是数字电路设计中的同步设计?A. 所有信号在同一个时钟信号下操作B. 信号在不同的时钟信号下操作C. 信号没有时钟信号D. 以上都不是答案:A9. 一个4位二进制计数器,其计数范围是:A. 0到3B. 0到7C. 0到15D. 1到4答案:C10. 在数字电路中,布尔代数的基本原理不包括:A. 幂等律B. 互补律C. 反演律D. 欧拉定律答案:D二、简答题(每题10分,共30分)1. 简述数字电路与模拟电路的主要区别。
答:数字电路主要处理离散的数字信号,使用二进制数字表示信息,具有较高的抗干扰能力,易于实现大规模集成。
而模拟电路处理连续变化的模拟信号,使用电压或电流的连续变化来表示信息,通常需要较高的精度和稳定性。
2. 解释什么是时序逻辑电路,并给出一个例子。
答:时序逻辑电路是一种数字电路,其输出不仅依赖于当前的输入,还依赖于电路的历史状态。
这种电路通常包含存储元件,如触发器或寄存器。
一个常见的例子是计数器,它可以按照时钟信号的上升或下降沿进行计数。
数电考试题及答案
数电考试题及答案一、选择题(每题1分,共10分)1. 数字电路中最基本的逻辑关系是()。
A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑2. 下列哪个不是数字电路的特点?()A. 抗干扰能力强B. 功耗低C. 体积小D. 工作速度慢3. 一个二进制数1011转换为十进制数是()。
A. 10B. 11C. 13D. 154. 在数字电路中,以下哪个不是基本的逻辑门?()A. 与门B. 或门C. 非门D. 放大门5. 触发器的主要用途是()。
A. 放大信号B. 存储信息C. 转换信号D. 滤波6. 一个完整的数字系统包括()。
A. 逻辑电路B. 电源C. 输入设备D. 所有选项7. 以下哪个不是数字电路的分类?()A. 组合逻辑电路B. 时序逻辑电路C. 模拟电路D. 存储电路8. 一个4位二进制计数器最多可以计数到()。
A. 8B. 16C. 32D. 649. 以下哪个是数字电路的优点?()A. 易受干扰B. 集成度高C. 功耗大D. 灵活性差10. 一个简单的数字钟至少需要多少个触发器?()A. 1B. 2C. 4D. 6二、填空题(每空1分,共10分)1. 数字电路中,最基本的逻辑运算包括________、________和________。
2. 一个二进制数1101转换为十进制数是________。
3. 触发器的两个稳定状态是________和________。
4. 一个数字电路系统由________、________和________组成。
5. 一个4位二进制计数器的计数范围是________到________。
三、简答题(每题5分,共20分)1. 简述数字电路与模拟电路的区别。
2. 解释什么是组合逻辑电路和时序逻辑电路。
3. 描述数字电路中的触发器是如何工作的。
4. 什么是数字电路的抗干扰能力?四、计算题(每题10分,共20分)1. 给定一个二进制数101101,转换为十进制数是多少?2. 如果一个数字钟使用4位二进制计数器,计算它的计数周期是多少秒?(假设时钟频率为1Hz)五、综合题(每题15分,共30分)1. 设计一个简单的数字电路,实现两个输入信号A和B的异或逻辑功能。
(完整版)数字电路期末复习题及答案
数字电路期末复习题及答案一、填空题1、数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用1 和0 来表示。
2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。
3、逻辑代数又称为布尔代数。
最基本的逻辑关系有与、或、非三种。
常用的几种导出的逻辑运算为与非或非与或非同或异或。
4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。
5、逻辑函数F=A B C D+A+B+C+D= 1 。
6、逻辑函数F=ABA+++= 0 。
BABBA7、O C门称为集电极开路门,多个O C门输出端并联到一起可实现线与功能。
8、T T L与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。
9、触发器有2个稳态,存储8位二进制信息要8个触发器。
10、一个基本R S触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S=0且R=0的信号。
11、一个基本R S触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是R S=0。
12、在一个C P脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。
13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重要的参数为脉宽。
14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。
15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。
16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。
17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电路。
二、选择题1、一位十六进制数可以用 C 位二进制数来表示。
A.1B.2C.4D. 162、十进制数25用8421BCD码表示为 B 。
A.10 101B.0010 0101C.100101D.101013、以下表达式中符合逻辑运算法则的是D。
A.C·C=C2B.1+1=10C.0<1D.A+1=14、当逻辑函数有n 个变量时,共有 D 个变量取值组合? A. n B. 2n C. n 2 D. 2n5、在何种输入情况下,“与非”运算的结果是逻辑0。
数字电路复习题(含标准答案)
一、填空题:1 •在计算机内部,只处理二进制数;二制数的数码为匸、0两个;写出从(000)2 依次加1 的所有3 位二进制数:000、001、010、011、100、101、110、111 。
2.13= (1101) 2; (5A) 16= (1011010) 2; (10001100)2= (8C) 16。
完成二进制加法(1011) 2+1= ( 1100) 23.写出下列公式:A I A =L; ^ AB= B ;A I AB =A+B ;A ID =A B。
4.含用触发器的数字电路属于时序逻辑电路(组合逻辑电路、时序逻辑电路)。
TTL、CMOS电路中,工作电压为5V的是TTL ;要特别注意防静电的是CMOS。
5.要对256个存贮单元进行编址,则所需的地址线是8_条。
6.输出端一定连接上拉电阻的是OC门;三态门的输出状态有_1_、0_、高阻态三种状态。
7 .施密特触发器有 2 个稳定状态.,多谐振荡器有0 个稳定状态。
8.下图是由触发器构成的时序逻辑电路。
试冋此电路的功能是移位寄存器,是同步时序电路(填同步还是异步) ,当R D=1时,Q°Q1Q2Q3= 0000 ,当R D=0,D I=1,当第二个CP 脉冲到来后,Q0Q1Q?Q3= 0100 。
1.和二进制数(111100111.001)等值的十六进制数是(B )A. (747.2) 16B. (1E7.2) 16C. (3D7.1) 16D. (F31.2) 16CPR D2 .和逻辑式AC BC AB相等的式子是(A )3. 32位输入的二进制编码器,其输出端有(D )位A. 256B. 128C. 4D. 54. n 位触发器构成的扭环形计数器,其无关状态数为个(B )A. 2n -nB. 2n -2nC. 2nD. 2n -15. 4个边沿JK 触发器,可以存储(A )位二进制数A. 4B. 8C. 166. 三极管作为开关时工作区域是(D )A.饱和区+放大区B.击穿区+截止区C.放大区+击穿区D.饱和区+截止区7. 下列各种电路结构的触发器中哪种能构成移位寄存器( C )8. 施密特触发器常用于对脉冲波形的( C )A.定时B .计数C.整形1 .八进制数(34.2 )8的等值二进制数为11100.01 ;十进制数98的8421BCD 码为 10011000。
北京科技大学数字电路部分真题2013年
北京科技大学数字电路部分真题2013年(总分:75.00,做题时间:120分钟).数制转换(分数:10.00)1. 将该二进制数转换成等值的十六进制数和十进制数:(1101101)2=()16=()10(分数:4.00)填空项1:__________________ (正确答案:(1101101)2=(6D)16=(109)10)解析:2. 将该十六进制数转换成等值的二进制数和十进制数:(8C)16=()2=()10(分数:4.00)填空项1:__________________ (正确答案:(8C)16=(10001100)2=(140)10)解析:3. 将该十进制数转换成等值的二进制数,保留小数点后4位有效数字:(19.39)10=()2(分数:2.00)填空项1:__________________ (正确答案:(19.39)10=(10011.0110)2)解析:4. 将下列逻辑函数化为最简与或式:Y1=ABC+Bc+BCD+AB关于Y2的函数见图的卡诺图所示。
(分数:10.00)___________________________________________________________ _______________________________正确答案:(逻辑函数Y1=ABC+BC+BCD+AB,对应的卡诺图如图1所示,化成最简与或式如下:Y1=AB+BC根据Y2的函数画卡诺图,见图2所示。
化简得到Y2的最简与或式如下:图1图2)解析:5. 请按要求设计一个全减器(输入为被减数、减数和来自低位的借位;输出为两数之差和向高位的借位信号)。
1)使用一片3-8线译码器74Lsl38和少量必要的门电路实现,74LSl38的功能表见下表。
74LSl38译码器功能表2)仅使用与非门实现该电路。
(分数:15.00)___________________________________________________________ _______________________________正确答案:(全减器的真值表如下表所示,其中输入A为被减数B为减数,CI为来自低位的借位;输出SO为两数之差,CO为向高位的借位信号。
13年数字电子技术基础课程试题(A卷)(1)
2013年数字电子技术基础课程试题(A卷)题号一二三四总分分数合分人:复查人:分数评卷人一、填空题:(每题2分,共20分)1、(10100)2 = (__________ )102、可以用来表示不同数量的大小,又可以用来表示不同的事物,表示不同事物时,它们没有数量大小的概念,所以称为。
3、利用P沟道MOS管和N沟道MOS管的互补性可以接成门。
4、德·摩根定理(A B)′= ___________ ,(A + B)′= ______________。
5、D触发器的的特性方程__________________________,JK触发器的特性方程_______________________________.6、RAM的容量为1024×8字位,则该RAM有个字节,该RAM每次访问个基本存储单元,该RAM有根地址线。
7、能完成两个1位二进制数相加,并考虑到低位进位的器件称为 ,能实现将公共数据线上的数字信号按要求分配到不同电路中去的为,能实现根据需要选择一路信号送到公共数据线上的器件叫。
8、移位寄存器可以用来_________________、________________________________等。
9、十位D/A转换器CB7520,给定V ref=5V,输入100000000时对应的输出电压为________。
10、能够用精度较低的元、器件制成精度很高的型A/D转换器,具有工作稳定、抗干扰能力强的优点,但是工作速度低;型A/D转换器具有很强的抗干扰能力,非常适用于遥测、遥控系统。
分数评卷人二、单选题:(每题2 分,共10 分)11下列数中最大数是。
A、(100101110)2B、(12F)16C、(301)10D、(10010111)8421BCD12、下列表述全对的是。
I、逻辑函数的卡诺图、真值表、与—或表达式都不是唯一的。
II、 TTL与非门多余不用的输入端子可以悬空。
数字电路复习考试题及答案
数字电路复习题(注意:以下题目是作为练习和考试题型而设,不是考题,大家必须融会贯通,举一反三。
) 1、逻辑电路可以分为 组合逻辑电路 电路和 时序逻辑电路 电路。
2、数字电路的基本单元电路是 门电路 和 触发器 。
3、数字电路的分析工具是 逻辑代数(布尔代数) 。
4、(50.375) 10 = (110010.011) 2 = (32.6) 165、3F4H = (0001000000010010 )8421BCD6、数字电路中的最基本的逻辑运算有 与 、 或 、 非 。
7、逻辑真值表是表示数字电路 输入和输出 之间逻辑关系的表格。
8、正逻辑的与门等效于负逻辑的 或门 。
9、表示逻辑函数的 4 种方法是真值表 、 表达式、 卡诺图 、 逻辑电路图 。
其中形式惟一的是 真值表 。
10、对于变量的一组取值,全体最小项之和为 1 。
11、对于任意一个最小项,只有一组变量的取值使其值为 1 ,而在变量取其他各组值时这个最小项的取值都是 0 。
12、对于变量的任一组取值,任意两个最小项之积为 0。
13、与最小项 ABC 相邻的最小项有 ABC 、 ABC 、 ABC 。
14、组合逻辑电路的特点是 输出端的状态只由同一时刻输入端的状态所决定,而与先前的状态没有关系(或输出与输入之间没有反馈延迟通路;电路中不含记忆元件) 。
15、按电路的功能分,触发器可以分为 RS 、 JK 、 D 、 T 、 T’。
16、时序电路可分为 同步时序逻辑电路 和 异步时序逻辑电路 两种工作方式。
17、描述时序电路逻辑功能的方法有逻辑方程组(含 驱动方程 、 输出方程 、状态方程 )、 状态图 、 状态表 、 时序图 。
18、(251) 10 =(11111011) 2 =(FB ) 16 19、全体最小项之和为 1 。
20、按照使用功能来分,半导体存储器可分为RAM 和ROM 。
21、RAM 可分为动态RAM 和静态RAM 。
2013 数字电路设计试卷答案
北京航空航天大学2012 ~2013 学年第二学期《电子电路设计训练》期末考试试卷(2013 年 6 月22 日)班级:__________;学号:______________;姓名:__________________;成绩:___________(宋体五号字)注意事项:1、本试卷为闭卷考试;2、解答问题时,请给出必要的步骤,并注意结构完整;3、请直接在试卷上作答;4、模拟部分和数字部分分别计分。
A.模拟部分(共50分)正题:(宋体五号字)(题单形式)一、(分)二、(分)B.数字部分(共50分)一、选择题(共5分,每空1分)1.综合是EDA设计流程的关键步骤,在下面对综合的描述中,____D____是错误的。
A.综合就是把抽象设计层次中的一种表示转化成另一种表示的过程;B.综合就是将电路的高级语言转化成低级的,可与FPGA/CPLD的基本结构相映射的网表文件;C.综合就是将行为描述逻辑转换成门级结构表示的一个映射过程;D.综合可理解为,用电路网表文件表示软件描述与给定硬件结构的映射过程,并且这种映射关系是唯一的。
2.不完整的IF语句,其综合结果可实现____A____。
A.时序逻辑电路B.组合逻辑电路C.双向电路D.三态控制电路3.P、Q、R都是同样大小的存储器类型变量,下面___C____表达式是正确的。
A.reg[n-1:0] P[m:1], Q, RB.reg[n-1:0] [m:1] P, Q, RC.reg[n-1:0] P[m:1], Q[m:1], R[m:1]D.reg[n-1:0] [m:1]P, [m:1]Q, [m:1]R4.下列程序中,always状态将描述一个带异步Nreset和Nset输入端的上升沿触发器,则下面___D____表述是正确的。
always@( )if(!Nreset)Q<=0;else if(Nset)Q<=1;elseQ<=D;A.posedge Nreset or posedge Clock or negedge NsetB.negedge Nreset or posedge Clock or negedge NsetC.negedge Nreset or negedge Clock or posedge NsetD.negedge Nreset or posedge Clock or posedge Nset5.下列表达式中正确的是____C____。
数字电路考题2013答案
试题答案班级 学号 姓名 任课教师注意:题目全部答在试卷上。
Part I 填空题 ( 40% )1. 若计算机内存储的无符号数是“10010110.01010111”。
当它分别表示8421BCD 码和余3码时,对应的十进制数和二进制数值是多少? (10010110.01010111)8421BCD =(96.57)10=(1100000.1001)2(10010110.01010111)余3码 =(63.24)10=(111111.001111)22.逻辑函数C B C A AB F ++=)(,则函数F 的反函数的表达式是C B C A B A F +++=))((3.已知逻辑函数∑∑+=)13,11,10()9,8,2,1,0(d F 。
(1)写出F 的最大项式:∏∏=)13,11,10()15,14,12,7,6,5,4,3(d F (2) 写出F 的最简与或表达式:D B C B F +=(3)画出用两级与非门实现的最简电路图(允许反变量输入)。
DBC4.当两个OC 门的输出连接在一起时,可以实现 与 逻辑,而两个三态门的输出连接在一起时可以实现 或 逻辑。
5.可编程逻辑FPLA 阵列图如图1所示,写出函数F 1和F 2的表达式,并只用最少的异或门实现F 1和F 2。
解: AB B A F +=1=A ⊙B B A B A B A F ⊕=+=2A 1F B12F图16.若用二进制3-8译码器的输出对应8个灯(0灯灭,1灯亮)如图2所示,要求8个灯从左到右顺序循环每一个灯灭一下,则地址输入端A 4A 3A 2A 1A 0的输入二进制代码的循环顺序是:01000-01001-01010-01011-01100-01101-01110-01111图27. 已知输入脉冲信号的频率为1MHz ,如果设计的计数器模值为100,至少要用触发器 7 个,会有 28 个多余状态。
实现分频输出时频率为 10KHz 。
数字电路试题及答案
数字电路试题及答案一、单项选择题(每题2分,共10分)1. 在数字电路中,最基本的逻辑门是:A. 与门B. 或门C. 非门D. 异或门答案:C2. 以下哪个不是数字电路的特点?A. 离散性B. 线性C. 确定性D. 可预测性答案:B3. 一个D触发器的输入端是:A. SB. RC. DD. Q答案:C4. 在TTL逻辑门中,高电平的最小值是:A. 0.8VB. 2.0VC. 3.5VD. 5.0V答案:A5. 以下哪个是组合逻辑电路?A. 计数器B. 寄存器C. 译码器D. 触发器答案:C二、填空题(每题2分,共10分)1. 一个标准的二进制数由______和______组成。
答案:0,12. 一个完整的触发器可以存储______位二进制信息。
答案:13. 一个4位二进制计数器可以计数到______。
答案:154. 一个8x3的译码器可以产生______个输出。
答案:85. 在数字电路中,______是最小的可识别信号单位。
答案:位三、简答题(每题5分,共20分)1. 简述数字电路与模拟电路的主要区别。
答案:数字电路处理的是离散信号,具有确定性,而模拟电路处理的是连续信号,具有不确定性。
2. 解释什么是上升沿触发。
答案:上升沿触发是指在时钟信号的上升沿(从低电平变为高电平)时,触发器会根据输入信号更新其状态。
3. 什么是同步电路和异步电路?答案:同步电路是指电路中的各个部分都由同一个时钟信号控制,而异步电路则没有统一的时钟信号,各个部分可以独立工作。
4. 描述一个典型的数字电路设计流程。
答案:数字电路设计流程通常包括需求分析、逻辑设计、电路设计、仿真测试、PCB布局布线、调试和验证。
四、计算题(每题10分,共20分)1. 给定一个逻辑表达式:Y = AB + A'C,请计算当A=0, B=1, C=0时,Y的值。
答案:Y = 0*1 + 0'*0 = 0 + 1 = 12. 一个4位二进制计数器,初始状态为0000,每次计数加1,求经过5次计数后的状态。
《数字电路》练习题
《数字电路》练习题一、填空题1.数字电路按照是否有记忆功能通常可分为两类:组合逻辑电路、时序逻辑电路。
2.逻辑函数有四种表示方法,它们分别是真值表、逻辑表达式、逻辑图和卡诺图。
3.时序逻辑电路在某一时刻的输出状态不仅取决于当时的输入信号,还与电路原来的状态有关。
4.三态门的三种状态是指输出的低电平状态、高电平状态、高阻状态。
5.(10110010.1011)2=(262.54 )8=(B2.B )16。
6.,Y= A 。
7.根据__反演_____律可得AB=A+B。
8.数据选择器和数据分配器的功能正好相反,互为逆过程。
9.JK触发器的输入J=K 时就转换为T触发器。
10.根据逻辑代数中的代入规则,在任何逻辑等式两边所有出现某一变量的地方都代之以__一个逻辑函数,等式仍然成立。
11.优先编码器具有对优先级高的信号进行优先编码的特性。
12.基本逻辑运算有__与__、或、非3种。
13.描述逻辑函数各个变量取值组合和函数值对应关系的表格叫真值表。
14.函数Y=AB+AC有3个输入变量,则Y的最小项表达式为________。
15.能够将1个输入数据,根据需要传送到m个输出端的任何一个输出端的电路叫_数据分配器___。
16.对于T触发器,当T=__0___时,触发器处于保持状态。
17.(48.5)10=(_1001000.0101__)8421BCD。
18.OC门称为集电极开路门,多个OC门输出端并联到一起可实现线与功能。
19.对共阳接法的发光二极管数码显示器,应采用___低____电平驱动的七段显示译码器。
20.同步时序电路具有同一个时钟CP控制。
21.N个触发器可以构成能寄存___N____位二进制数码的寄存器。
22.JK触发器的特性方程为:。
23.组合逻辑电路的输出仅仅只与该时刻的输入有关,而与电路原先状态无关。
24.一个四选一数据选择器,其地址选择信号有2 个。
25.将2014个“1”异或起来得到的结果是0 。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
信息与通信工程 学院《数字电路》课程复习题
一、 填空题
1. ( 5E.C)16=( 0101 1110. 1100 )2=( 136.6 )8
2. ( 24 )10=( 0010 0100 )8421BCD =( 0101 0111 )余3码
3. 已知X = -11000,[X]原 = 1 11000 ,[X]反 = 1 00111 ,[X]补= 1 01000 。
4. 由于 格雷码 具有任意两个相邻数只有一位码不同的特点,所以在数据在按照升序或降序变
化时,不会产生错误代码。
5. 已知B A B A F +=,根据用反演规则,F
6. 一个基本RS 触发器在正常工作时,不允许输入R 、S 同时=1,因此它的约束条件是 SR=0 。
7. 32K ×4的ROM ,有数据线 4 根,地址线 5 根。
施密特触发器有 2个稳定状态;单稳态触发器有1 个稳定状态和 1个暂稳态;多谐振荡器有2个暂稳态,没有稳态。
8. 将模拟信号转换为数字信号应采用 A/D 转换器。
将数字转换成为模拟信号应采用 D/A 转
换器。
9. 并行比较型A/D 转换器、逐次比较型A/D 转换器、双积分型A/D 转换器中,转换速度最快的
是 并行比较型A/D 转换器 ;抗干扰能力最强的是 逐次比较型A/D 转换器。
二、 单项选择题
1. 在 输入情况下,“与非”运算的结果是逻辑0。
A .全部输入是0
B . 任一输入是0
C .仅一输入是0
D .全部输入是1
2. 可编程逻辑阵列PLA 电路如图所示,,则输出表达式是 。
A . BC AC L +=
B .
C B C A L +=
C . AB AC L +=
D . BC B A L +=
3. 电路如图,AB 为 时,当输入变量C 发生变化时,可
能产生错误的“0”。
A . 00 B . 01
C . 10
D . 11
4. 具有置0、置1、保持、变反功能的触发器是 。
A . T 触发器
B . D 触发器
C . JK 触发器
D . RS 触发器
5. 74HC74是双D 触发器,如图是74HC74中的1个D 触发
器,其中引脚D S 1是 。
A . 直接置1端 B . 直接置0端
C . 脉冲输入端
D . 脉冲输出端
6. 欲使D 触发器按Q Q
1
n =+工作,应使输入端D 与 相连。
A . 0
B . 1
C . Q
D . Q
7. 某电视机水平-垂直扫描发生器需要一个分频器将31500HZ 的脉冲转换为60HZ 的脉冲,欲构
成此分频器需要一个计数为 的计数器。
A . 10
B . 60
C . 525
D . 31500
8. 正常工作时,只能读出不能写入的存储器是 。
A . RAM
B . ROM
C . RAM 和ROM
D . 没有
9. 存储器在读/写的同时需要进行数据刷新。
A . 静态RAM
B . 动态RAM
C . ROM
D . 没有
10. 设多谐振荡器的高电平宽度和低电平宽度分别为T H 和T L ,则脉冲波形的占空比为 。
A .T H /(T H +T L )
B .T L /T H +T L )
C .T H /T L
D .T L /T H
三、 综合题
1. 证明:C B A C A C B B A +=++···· 利用恒等式:AB + A C + BC = AB + A C 证明
2. 如图所示n 个三态门作总线传输,D 1、D 2、… D n 为数据输入端,CS 1、
CS 2、… CS n 为三态控制端,试问:(1)CS 信号如何进行控制,以便输入数据正常传输;(2)CS 信号能否有两个或两个以上有效,若如此会怎样? (3)CS 均无效,总线处于什么状态?
(1)CS 为1有效,CS i =1第i 个三态门选通,总线上数据为D i 。
分时地使CS 1、CS 2、… CS n 分别为1,使对于三态门的数据分时送到总线上; (2)CS 信号不能有两个或两个以上有效,否则,总线上数据会冲突; (3)所有CS 信号都无效,总线处于高阻状态。
3. 两个D 触发器如图1所示,已知电路出态为0,试画出输入波形如图2所示的两个触发器状态
波形。
图1
图2
4.什么叫D/A转换器?12位D/A转换器与10位D/A转换器比较,哪一个分辨率高?如果已知某D/A转换器满刻度输出电压为1V,试问要求1mV的分辨率,其输入数字量的位数n至少是多少位?
将数字信号转换为模拟信号的器件叫D/A;
12位D/A转换器分辨率高;
其输入数字量的位数至少是10位。
(V LSB = V REF/2n V REF为满量程电压;V LSB为分辨能力)
四、分析与设计题
1.如图所示电路,试写出L的表达式,并根据输入A、B的波形,画出对应的L波形。
2.设计一个三变量一致电路(三变量一致时,输出为1,三变量不一致时,输出为0)。
要求:①.
列出真值表;②.写出逻辑函数的与-或表达式;③.画出逻辑电路图(用与非门构成逻辑电路)。
3.74LVC161是具有异步清0功能的4位二进制计数器。
功能表和逻辑符号如图。
增加必要的逻辑门实现11进制计数器,画出设计的电路。
采用反馈清0法。
十一进制加计数具有十一个状态,74LVC161具有16个状态。
希望计数到最后一个状态1010,之后的状态1011通过译码产生一个异步清0,又从0000开始。
4.分析如图所示时序逻辑电路,要求:①、说明这是同步时序逻辑电路还是异步时序逻辑电路?
②、说明这是Mealy型还是Moore型时序逻辑电路?③、写出输出方程和激励方程组,④分析
电路功能。
5.
4选1MUX74HC153功能表如下图所示,试用该芯片加适量逻辑门实现逻辑函数:
未解完,只提供思路
()()∑=6,5,3,2m C ,B ,A F。