计算机组成原理试卷(3)
计算机组成原理模拟试题及答案五套-副本
计算机组成原理试题〔一〕一、选择题〔共20分,每题1分〕1.零地址运算指令在指令格式中不给出操作数地址,它的操作数来自____C__。
C.栈顶和次栈顶;2.____C__可区分存储单元中存放的是指令还是数据。
C.控制器;3.所谓三总线构造的计算机是指____B__。
B.I/O总线、主存总统和DMA总线三组传输线;4.*计算机字长是32位,它的存储容量是256KB,按字编址,它的寻址围是___C___。
C.64KB;5.主机与设备传送数据时,采用___A___,主机与设备是串行工作的。
A.程序查询方式;6.在整数定点机中,下述第___B___种说法是正确的。
B.三种机器数均可表示-1;7.变址寻址方式中,操作数的有效地址是__C____。
C.变址存放器容加上形式地址;8.向量中断是___C___。
C.由硬件形成向量地址,再由向量地址找到中断效劳程序入口地址9.一个节拍信号的宽度是指_C___。
C.时钟周期;10.将微程序存储在EPROM中的控制器是__A____控制器。
A.静态微程序;11.隐指令是指___D___。
D.指令系统中没有的指令。
12.当用一个16位的二进制数表示浮点数时,以下方案中第___B__种最好。
B.阶码取5位〔含阶符1位〕,尾数取11位〔含数符1 位〕;13.DMA方式___B___。
B.不能取代中断方式;14.在中断周期中,由___D___将允许中断触发器置“0”。
D.中断隐指令。
15.在单总线构造的CPU中,连接在总线上的多个部件___B___。
B.*一时刻只有一个可以向总线发送数据,但可以有多个同时从总线接收数据;16.三种集中式总线控制中,___A___方式对电路故障最敏感。
A.链式查询;17.一个16K×8位的存储器,其地址线和数据线的总和是____D__。
D.22.18.在间址周期中,____C__。
C.对于存储器间接寻址或存放器间接寻址的指令,它们的操作是不同的;19.下述说法中____B__是正确的。
计算机专业基础综合计算机组成原理运算方法和运算器模拟试卷3_真题-无答案
计算机专业基础综合计算机组成原理(运算方法和运算器)模拟试卷3(总分52,考试时间90分钟)1. 单项选择题1. 在机器数中,( )的零的表示形式是唯一的。
A. 原码B. 补码C. 反码D. 原码和反码2. 定点8位字长的字,采用2的补码形式表示8位二进制整数,可表示的数范围为( )。
A. -127~+127B. -2-127~+2-127C. 2-128~2+127D. -127~+1283. 假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校验的字符码是( )。
A. 11001011B. 11010110C. 11000001D. 110010014. 已知定点小数x的反码为1.x1x2x3,且x<-0.75,则必有( )。
A. x1=0,x2=0,x3=1B. x1=1C. x1=0,且x2,x3不全为0D. x1=0,x2=0,x3=05. 在浮点数原码运算时,判定结果为规格化数的条件是( )。
A. 阶的符号位与尾数的符号位不同B. 尾数的符号位与最高数值位相同C. 尾数的符号位与最高数值位不同D. 尾数的最高数值位为16. 四片74181ALU和一片74182CLA器件相配合,具有如下进位传递功能:( )。
A. 行波进位B. 组内先行进位,组间先行进位C. 组内先行进位,组间行波进位D. 组内行波进位,组间先行进位7. 在定点数运算中产生溢出的原因是( )。
A. 运算过程中最高位产生了进位或借位B. 参加运算的操作数超出了机器的表示范围C. 运算的结果的操作数超出了机器的表示范围D. 寄存器的位数太少,不得不舍弃最低有效位6. 计算题1. 设[x]补=x0.x1x2…xn,求证:x=-x0+xi2-i。
2. 求证:[-x]补=[[x]补]求补。
3. 求证:[x]补=[x]反+2-n。
4. 已知:x=0.1011,y=-0.0101,求:[1/2x]补,[1/4x]补,[-x]补,[1/2y]补,[1/4y]补,[-y]补。
计算机组成原理试卷及答案03
本科生期末试卷(三)一、选择题(每小题1分,共15分)1 下列数中最小的数是(C )。
A (101001)2B (52)8C (101001)BCD D (233)162 某DRAM芯片,其存储容量为512×8位,该芯片的地址线和数据线的数目是(D )。
A 8,512B 512,8C 18,8D 19,83 在下面描述的汇编语言基本概念中,不正确的表述是( CD )。
A 对程序员的训练要求来说,需要硬件知识B 汇编语言对机器的依赖性高C 用汇编语言编写程序的难度比高级语言小D 汇编语言编写的程序执行速度比高级语言慢4 交叉存储器实质上是一种多模块存储器,它用(A )方式执行多个独立的读写操作。
A 流水B 资源重复C 顺序D 资源共享5 寄存器间接寻址方式中,操作数在(B )。
A 通用寄存器B 主存单元C 程序计数器D 堆栈6 机器指令与微指令之间的关系是(A )。
A 用若干条微指令实现一条机器指令B 用若干条机器指令实现一条微指令C 用一条微指令实现一条机器指令D 用一条机器指令实现一条微指令7 描述多媒体CPU基本概念中,不正确的是( C )。
A 多媒体CPU是带有MMX技术的处理器B MMX是一种多媒体扩展结构C MMX指令集是一种多指令流多数据流的并行处理指令D 多媒体CPU是以超标量结构为基础的CISC机器8 在集中式总线仲裁中,( A )方式对电路故障最敏感。
A 菊花链B 独立请求C 计数器定时查询9 流水线中造成控制相关的原因是执行(A )指令而引起。
A 条件转移B 访内C 算逻D 无条件转移10 PCI总线是一个高带宽且与处理器无关的标准总线。
下面描述中不正确的是( B )。
A 采用同步定时协议B 采用分布式仲裁策略C 具有自动配置能力D 适合于低成本的小系统11 下面陈述中,不属于外围设备三个基本组成部分的是( D )。
A 存储介质B 驱动装置C 控制电路D 计数器12 中断处理过程中,( )项是由硬件完成。
计算机组成原理试题库集及答案
计算机组成原理试题库集及答案计算机组成原理是计算机科学与技术专业的核心课程之一,它涵盖了计算机硬件的基本组成和工作原理。
以下是一套计算机组成原理的试题库及答案,供学习和教学参考。
一、选择题1. 在计算机系统中,CPU的主要功能是()。
A. 数据存储B. 数据处理C. 数据输入D. 数据输出答案:B2. 下列哪个部件不属于冯·诺依曼计算机体系结构的主要组成部分?A. 运算器B. 控制器C. 存储器D. 打印机答案:D3. 在计算机中,字长是指()。
A. 存储器的容量B. CPU一次能处理的数据的位数C. 存储器地址的数量D. CPU的时钟频率答案:B二、填空题1. 计算机的存储系统通常由______和______组成。
答案:主存;辅存2. 在指令执行过程中,CPU首先从______中取出指令,然后进行______。
答案:存储器;指令译码三、简答题1. 简述指令周期的主要阶段。
答案:指令周期主要包括取值阶段、译码阶段、执行阶段和写回阶段。
在取值阶段,CPU从存储器中取出指令;在译码阶段,CPU对指令进行解析,确定需要执行的操作;在执行阶段,CPU执行指令中指定的操作;在写回阶段,将操作结果写回寄存器或存储器。
2. 解释什么是流水线技术,并简述其优点。
答案:流水线技术是一种将指令执行过程分解为多个阶段,并且让多个指令在不同阶段同时进行的技术。
其优点包括提高CPU的利用率,减少CPU空闲时间,从而提高计算机系统的处理速度和效率。
四、计算题1. 假设一个计算机系统有32位字长,存储器地址空间为4GB,请计算该系统最多可以有多少条指令?答案:首先,4GB的存储空间等于\(2^{32}\)字节。
由于该系统字长为32位,即4字节,所以最多可以存储的指令数为\(\frac{2^{32}}{4}\),即\(2^{30}\)条指令。
五、论述题1. 论述计算机硬件的主要组成部分及其功能。
答案:计算机硬件主要由以下几部分组成:中央处理器(CPU),负责执行程序指令和处理数据;存储器,包括主存和辅存,用于存储程序和数据;输入设备,如键盘、鼠标等,用于向计算机输入信息;输出设备,如显示器、打印机等,用于展示计算结果或打印文档;总线,用于连接各个硬件部件,实现数据传输;以及其他辅助设备,如电源、散热系统等,保证计算机系统的正常运行。
计算机专业基础综合计算机组成原理历年真题试卷汇编3_真题-无答案
计算机专业基础综合(计算机组成原理)历年真题试卷汇编3(总分62,考试时间90分钟)1. 单项选择题1. 下列选项中,用于提高RAlD可靠性的措施有( )Ⅰ.磁盘镜像Ⅱ.条带化Ⅲ.奇偶校验Ⅳ.增加cache机制A. 仅Ⅰ、ⅡB. 仅Ⅰ、ⅢC. 仅Ⅰ、Ⅲ和ⅣD. 仅Ⅰ、Ⅲ和Ⅳ2. 某磁盘的转速为10000转/分,平均寻道时间是6ms,磁盘传输效率是20MB/s,磁盘控制器延迟为0.2ms,读取一个4KB的扇区所需的平均时间约为( )A. 9msB. 9.4msC. 12msD. 12.4ms3. 下列关于中断I/O方式和DMA方式比较的叙述中,错误的是( )A. 中断I/O方式请求的是CPU处理时间,DMA方式请求的是总线使用权B. 中断响应发生在一条指令执行结束后,DMA响应发生在一个总线事务完成后C. 中断I/O方式下数据传送通过软件完成,DMA方式下数据传送由硬件完成D. 中断I/O方式适用于所有外部设备,DMA方式仅适用于快速外部设备4. 程序P在机器M上的执行时间是20秒,编译优化后,P执行的指令数减少到原来的70%,而CPI增加到原来的1.2倍,则P在M上的执行时间是( )。
A. 8.4秒B. 11.7秒C. 14秒D. 16.8秒5. 若x=103,y=-25,则下列表达式采用8位定点补码运算实现时,会发生溢出的是( )。
A. x+yB. -x+yC. x-yD. -x-y6. float型数据通常用IEEE754单精度浮点格式表示,假定两个float型变量x和y分别存放在32位寄存器f1和f2中,若(f1)=CC90 0000H,(f2)=B0C0 0000H,则x和y之间的关系为( )。
A. x<y且符号相同B. x<y且符号不同C. x>y且符号相同D. x>y且符号不同7. 某容量为256MB的存储器由若干4M×8位的DRAM芯片构成,该DRAM芯片的地址引脚和数据引脚总数是( )。
计算机组成原理考试题+参考答案
计算机组成原理考试题+参考答案一、单选题(共90题,每题1分,共90分)1、在三种集中式总线控制方式中,()方式响应时间最快。
A、独立请求B、计数器定时查询C、串行链接D、以上都不是正确答案:A2、计算机中常采用下列几种编码表示数据,其中,± 0 编码相同的是()。
Ⅰ . 原码Ⅱ . 反码Ⅲ . 补码Ⅳ . 移码A、Ⅲ 和ⅣB、Ⅰ 和ⅣC、Ⅰ 和ⅢD、Ⅱ 和Ⅲ正确答案:A3、半导体EPROM中写入的内容,可以通过( )擦除。
A、紫外线照射B、电信号C、口令D、DOS命令正确答案:A4、浮点数加减中的对阶是指()。
A、将加数的阶码调整到与被加数的阶码相同B、将较大的一个阶码调整到与较小的一个阶码相同C、将被加数的阶码调整到与加数的阶码相同D、将较小的一个阶码调整到与较大的一个阶码相同正确答案:D5、已知小写英文字母“ a” 的 ASCII 码值为 61H ,现字母“ g” 被存放在某个存储单元中,若采用偶校验(假设最高位作为校验位),则该存储单元中存放的十六进制数是()。
A、E7HB、66HC、E6HD、67H正确答案:A6、通常划分计算机发展时代是以()为标准的。
A、所用的电子器件B、运算速度C、计算机结构D、所有语言正确答案:A7、假定用若干16K×1位的存储器芯片组成一个64K×8位的存储器,芯片内各单元连续编址,则地址BFF0H所在的芯片的最小地址为()。
A、8000HB、4000HC、6000HD、A000H正确答案:A8、下面是关于计算机中存储容量单位的叙述,其中错误的是()。
A、一台计算机的编址单位、指令字长和数据字长都一样,且是字节的整数倍B、最小的计量单位为位(bit),表示一位“0”或“1”C、最基本的计量单位是字节(Byte),一个字节等于8bD、主存容量为1KB,其含义是主存中能存放1024个字节的二进制信息正确答案:A9、CPU取出一条指令并执行该指令的时间被称为()。
计算机组成原理-单元测试3-参考答案
《计算机构成原理》单元测试3试题参照答案一、单选题(每题1分,共45分)1、CPU响应中断旳时间是______。
A.中断源提出祈求 B.取指周期结束C.执行周期结束D.间址周期结束。
2、下列说法中______是对旳旳。
A.加法指令旳执行周期一定要访存;B.加法指令旳执行周期一定不访存;C.指令旳地址码给出存储器地址旳加法指令,在执行周期一定访存;D.指令旳地址码给出存储器地址旳加法指令,在执行周期不一定访存。
3、DMA访问主存时,让CPU处在等待状态,等DMA旳一批数据访问结束后,CPU再恢复工作,这种状况称作______。
A.停止CPU访问主存;B.周期挪用;C.DMA与CPU交替访问;D.DMA 4、总线通信中旳同步控制是______。
A.只适合于CPU控制旳方式;B.由统一时序控制旳方式;C.只适合于外围设备控制旳方式;D.只适合于主存5、如下______是错误旳。
A.中断服务程序可以是操作系统模块;B.中断向量就是中断服务程序旳入口地址;C.中断向量法可以提高辨认中断源旳速度;D.软件查询法和硬件法都能找到中断服务程序旳入口地址。
6、在中断周期中,将容许中断触发器置“0”旳操作由______完毕。
A.硬件;B.关中断指令;C.开中断指令;D.软件。
7、水平型微指令旳特点是______。
A.一次可以完毕多种操作;B.微指令旳操作控制字段不进行编码;C.微指令旳格式简短;D.微指令旳格式较长。
8、如下论述______是对旳旳。
A.外部设备一旦发出中断祈求,便立即得到CPU旳响应;B.外部设备一旦发出中断祈求,CPU应立即响应;C.中断方式一般用于解决随机浮现旳服务祈求;D.程序查询用于键盘中断9、DMA接口电路中有程序中断部件,其作用是______。
A.实现数据传送; B.向CPU提出总线使用权;C.向CPU提出传播结束; D.发中断祈求。
10、CPU中旳译码器重要用于______ 。
A.地址译码;B.指令译码;C.选择多路数据至ALU; D.数据译码。
计算机组成原理(期末考卷三套附带答案)
计算机组成原理题型一、填空题(本大题共5小题,每题2分,共10分)1.若[x]原=xxxxxx ,则[x]补=( ) 2. 3. 4. 5.二、单项选择题(本大题共5小题,每题2分,共10分)从下列各题四个备选答案中选出一个正确答案,并将其代号写在题前面的括号内。
( )1.能够被计算机硬件直接识别的语言是A. 汇编语言B. 高级语言C. 机器语言D. 应用语言( )2. ( )3. ( )4. ( )5.三、计算题(本大题共2小题,每小题5分,共10分)1.用变形补码2 .四、简答题(本大题共2小题,每小题5分,共10分)1.说明2. 顺序存储器和交叉存储器√五、设计题(本大题共2小题,第一小题10分,第二小题20分,本大题30分)1.试用xxxxx 芯片,构成xxxxx 存储器.2.假设某计算机的数据通道如下图所示,请设计以下指令的微操作序列: 1) ADD Rxx ,Rxx 寄存器的内容相加后存入Rxx 。
2)六、分析题(本大题共2小题,第一小题10分,第二小题20分,本大题30分)1.现有xxxxxxx 个中断源,其优先级由高向低按xxxxxxx 顺序排列。
若中断服务程序的执行时间为xxxx μs ,根据下图所示时间轴给出的中断源请求中断的时刻。
画出CPU 执行程序的轨迹。
地址线存储总线C P U 内部总线D服务C服务B服务A服务0 10 20 30 40 50 60 70 80 90 100 120 130 140 t(μs)B与C请求D请求B请求A请求2.设磁盘组有xx片磁盘,每片有两个记录面,最上最下两个面不用。
存储区域内径xxxx,外径xxx,道密度为xxxx道/cm,内层位密度xxx0位/cm,转速转/分。
问:1)共有多少柱面?2)盘组总存储容量是多少?3)数据传输率多少?4)采用定长数据块记录格式,直接寻址的最小单位是什么?寻址命令中如何表示磁盘地址?本科生期末试卷一一.选择题(每小题1分,共10分)1.计算机系统中的存贮器系统是指______。
计算机组成原理试题及答案讲解
计算机组成原理试题及答案一、选择题(每题3分,共36分)1、下列数中最小的数是()。
BA (1010010)2B (00101000)BCDC (512)8D(235)162、某机字长16位,采用定点整数表示,符号位为1位,尾数为15位,则可表示的最大正整数为(),最小负整数为()。
AA +(215-1),-(215-1)B +(215-1),-(216-1)C +(214-1),-(215-1)D +(215-1), -(1-215)3、运算器虽由许多部件组成,但核心部分是() BA 数据总线B 算术逻辑运算单元C 多路开关D 累加寄存器4、在定点运算器中,无论采用双符号位还是采用单符号位,都必须要有溢出判断电路,它一般用()来实现 CA 与非门B 或非门C 异或门D 与或非门5、立即寻址是指() BA 指令中直接给出操作数地址B 指令中直接给出操作数C 指令中间接给出操作数D 指令中间接给出操作数地址6、输入输出指令的功能是() CA 进行算术运算和逻辑运算B 进行主存与CPU之间的数据传送C 进行CPU与I/O设备之间的数据传送D 改变程序执行的顺序7、微程序控制器中,机器指令与微指令的关系是() DA 一段机器指令组成的程序可由一条微指令来执行B 一条微指令由若干条机器指令组成C 每一条机器指令由一条微指令来执行D 每一条机器指令由一段用微指令编成的微程序来解释执行8、相对指令流水线方案和多指令周期方案,单指令周期方案的资源利用率和性价比()AA 最低B 居中C 最高D 都差不多9、某一RAM芯片,其容量为1024×8位,除电源端和接地端外,连同片选和读/写信号该芯片引出腿的最小数目为() BA 23B 20C 17D 1910、在主存和CPU之间增加Cache的目的是()。
CA 扩大主存的容量B 增加CPU中通用寄存器的数量C 解决CPU和主存之间的速度匹配D 代替CPU中寄存器工作11、计算机系统的输入输出接口是()之间的交接界面。
计算机组成原理试题及答案
计算机组成原理试题及答案下列哪一项不是计算机组成原理中的内存储器?在计算机中,冯·诺依曼结构是由哪两个部分组成的?下列哪一项不是计算机组成原理中的基本运算器?D.寄存器正确答案:C.计数器(应该是基本运算器,而不是“不是计算机组成原理中的基本运算器”)答:计算机组成原理的基本概念包括冯·诺依曼结构、运算器、控制器、存储器、输入输出设备等。
其中,冯·诺依曼结构包括CPU和内存储器两个核心部分,而运算器和控制器合称为中央处理器(CPU)。
存储器分为内存储器和外存储器,输入输出设备则是人与计算机之间的桥梁。
答:计算机硬件的基本组成包括运算器、控制器、存储器、输入输出设备。
其中,运算器负责进行算术运算和逻辑运算;控制器负责控制计算机的各个部件协调工作;存储器负责存储数据和程序;输入输出设备则负责将数据输入到计算机中或从计算机输出数据。
根据《中华人民共和国合同法》及相关法律法规的规定,为明确双方在建筑工程脚手架施工中的权利和义务,保障工程质量,现就有关事宜达成如下协议:脚手架施工自X年月日开始,至X年月日结束。
如遇不可抗力因素导致工程无法正常进行,双方应协商解决。
脚手架施工费用为人民币(以下简称“元”)万元整。
自合同签订之日起五个工作日内,甲方向乙方支付万元作为预付款。
余款在脚手架施工结束并验收合格后五个工作日内付清。
乙方应按照国家相关标准和施工图纸要求进行施工,确保脚手架的牢固性和稳定性。
脚手架材料应符合国家相关质量标准和施工图纸要求,并经过质量检验合格。
验收标准:脚手架施工结束后,乙方应按照国家相关标准和施工图纸要求进行自检,并通知甲方进行验收。
甲方应在接到通知后五个工作日内进行验收,并签署验收报告。
甲方应提供施工图纸和相关技术资料,并指定专门的项目经理负责协调和管理。
乙方应按照施工图纸和技术要求进行施工,确保施工质量。
同时,乙方应遵守甲方的安全管理规定,确保施工现场安全。
计算机组成原理试题及答案
计算机组成原理试卷一、选择题(共20分,每题1分)1.CPU响应中断的时间是_ C _____。
A.中断源提出请求;B.取指周期结束;C.执行周期结束;D.间址周期结束。
2.下列说法中___c___是正确的。
A.加法指令的执行周期一定要访存;B.加法指令的执行周期一定不访存;C.指令的地址码给出存储器地址的加法指令,在执行周期一定访存;D.指令的地址码给出存储器地址的加法指令,在执行周期不一定访存。
3.垂直型微指令的特点是___c___。
A.微指令格式垂直表示;B.控制信号经过编码产生;C.采用微操作码;D.采用微指令码。
4.基址寻址方式中,操作数的有效地址是___A___。
A.基址寄存器内容加上形式地址(位移量);B.程序计数器内容加上形式地址;C.变址寄存器内容加上形式地址;D.寄存器内容加上形式地址。
5.常用的虚拟存储器寻址系统由____A__两级存储器组成。
A.主存-辅存;B.Cache-主存;C.Cache-辅存;D.主存—硬盘。
6.DMA访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,CPU再恢复工作,这种情况称作__A____。
A.停止CPU访问主存;B.周期挪用;C.DMA与CPU交替访问;D.DMA。
7.在运算器中不包含___D___。
A.状态寄存器;B.数据总线;C.ALU;D.地址寄存器。
8.计算机操作的最小单位时间是__A____。
A.时钟周期;B.指令周期;C.CPU周期;D.中断周期。
9.用以指定待执行指令所在地址的是_C_____。
A.指令寄存器;B.数据计数器;C.程序计数器;pc D.累加器。
10.下列描述中____B__是正确的。
A.控制器能理解、解释并执行所有的指令及存储结果;B.一台计算机包括输入、输出、控制、存储及算逻运算五个单元;C.所有的数据运算都在CPU的控制器中完成;D.以上答案都正确。
11.总线通信中的同步控制是__B____。
计算机组成原理-9套考试试卷
计算机组成原理题库计算机组成原理试卷1一、填空题(共 20 分,每空 1 分)1.在 DMA 方式中,CPU 和 DMA 控制器通常采用三种方法来分时使用主存,它们是、和。
2.设 n = 8 (不包括符号位),则原码一位乘需做次移位和最多次加法,补码 Booth 算法需做次移位和最多次加法。
3.设浮点数阶码为 8 位(含 1 位阶符),尾数为 24 位(含 1 位数符),则 32 位二进制补码浮点规格化数对应的十进制真值范围是:最大正数为,最小正数为,最大负数为,最小负数为。
4.一个总线传输周期包括、、和四个阶段。
5.CPU 采用同步控制方式时,控制器使用和组成的多极时序系统。
6.在组合逻辑控制器中,微操作控制信号由、和决定。
二、名词解释(共 10 分,每题 2 分)1.机器周期答:机器周期:基准,存取周期。
2.周期挪用答:周期挪用:DMA 方式中由 DMA 接口向 CPU 申请占用总线,占用一个存取周期。
3.双重分组跳跃进位答:n 位全加器分成若干大组,大组内又分成若干小组,大组中小组的最高进位同时产生,大组与大组间的进位串行传送。
4.水平型微指令答:水平型微指令的特点是一次能定义并执行多个并行操作的微命令。
从编码方式看,直接编码、字段直接编码、字段间接编码以及直接编码和字段直接和间接混合编码都属水平型微指令。
其中直接编码速度最快,字段编码要经过译码,故速度受影响。
5.超标量答:超标量(Super scalar)技术是指在每个时钟周期内可同时并发多条独立指令,即以并行操作方式将两条或两条以上指令编译并执行,在一个时钟周期内需要多个功能部件。
三、计算题(5 分)四、简答题(15 分)1.某机主存容量为4M×16 位,且存储字长等于指令字长,若该机的指令系统具备 97 种操作。
操作码位数固定,且具有直接、间接、立即、相对、基址五种寻址方式。
(5 分)(1)画出一地址指令格式并指出各字段的作用;(2)该指令直接寻址的最大范围(十进制表示);(3)一次间址的寻址范围(十进制表示);(4)相对寻址的位移量(十进制表示)。
计算机专业《计算机组成原理》试卷及参考答案
一、填空题(每个空格1分,40分)1、计算机系统由_硬件_系统和_软件_系统构成,主机由_运算器_与_控制器_、存储器、输入输出接口和系统总线构成。
2、计算机系统中的主存储器是用来存放_程序和数据_。
计算机系统中的存储器可分为_主存_和_外存_,必须将指令放在_主存_。
3、1MB等于1024KB,或者等于220字节。
4、将11010.10010112转换成八进制数的结果是32.454 ,转换成十六进制的结果是1a.96H 。
5、二进制数-1011的原码是11011 ,反码是10100 ,补码是10101 。
6、浮点数加法运算的过程分为零检查、对阶、尾数相加、规格化和舍入处理和溢出检查。
7、按存储器的读写功能分,可以把存储器分为ROM 和RAM 两种类型。
8、一片容量为32k×8的SRAM存储器芯片,地址线有15条,数据线有8条,地址范围从000016到7fffH 。
9、存储器的传输速率是_每个存储周期传输的字节数_。
如果t M表示存储周期,W表示存储器字长,则传输率定义为_W/t M__。
10、层次化的存储器系统一般分为三级:cache 、主存、辅存。
11、层次化存储器结构的设计是依据程序局部性原理。
12、虚拟存储器主要用于解决计算机中主存储器的容量问题。
13、cache 是一种_高速存储器,是为了解决CPU和主存之间_速度不匹配而采用的一项重要技术。
它与主存的替换算法有LRU_、_LFU_、_FIFO_。
14、指令操作码字段表征指令的_操作性质_,而地址码字段指示_操作数的位置。
15、程序控制方式包括_程序查询_方式和_程序中断_方式。
16、微指令的格式大体分成两类:垂直型微指令和水平型微指令。
三、应用题(共45分)1、用已知x=0.101001, y=0.111 采用不恢复余数除法求x÷y。
(9分)解:[x]补=0.101001 [y]补=0.111 [-y]补=1.001故得商q=q0.q1q2q3=0.101余数r=(0.00r3r4r5r6)=0.0001102. 某总线在一个总线周期中并行传送4个字节的数据,假设一个总线周期等于一个总线时钟周期,总线时钟频率为33MHz,则总线带宽是多少? (2)如果一个总线周期中并行传送64位数据,总线时钟频率升为66MHz,则总线带宽是多少?(7%)[解](1)设总线带宽用Dr表示,总线时钟周期用T=1/f表示,一个总线周期传送的数据量用D表示,根据定义可得Dr = D/T = D×1/T = D×f =4B×33×1000000/s=132MB/s(2)64位=8B,Dr= D×f =8B×66×1000000/s=528MB/s3. 设有32片256K×1位的SRAM芯片,问:(1) 采用位扩展方法可构成多大容量的存储器?(2%)(2) 该存储器需要多少字节地址位?(2%) (3) 画出该存储器与CPU连接的结构图,设CPU的接口信号有地址信号、数据信号、控制信号MREQ#和R/W#。
计算机组成原理期末考试试题及答案
计算机组成原理期末考试试题及答案一、选择题(每题2分,共20分)1. 计算机系统由哪两部分组成?A. 硬件和软件B. 输入和输出设备C. 中央处理器和外部设备D. 存储器和输入输出设备答案:A2. 下面哪个寄存器用来存放指令?A. 累加寄存器B. 指令寄存器C. 程序计数器D. 状态寄存器答案:B3. 下面哪种总线用于连接CPU和内存?A. 数据总线B. 地址总线C. 控制总线D. 局部总线答案:B4. 下面哪个设备不属于输入设备?A. 键盘B. 鼠标C. 扫描仪D. 打印机答案:D5. 下面哪个设备不属于输出设备?A. 显示器B. 打印机C. 扬声器D. 键盘答案:D6. 下面哪个操作属于逻辑运算?A. 加法B. 减法C. 与运算D. 乘法答案:C7. 下面哪种存储器属于随机访问存储器?A. 硬盘B. U盘C. RAMD. ROM答案:C8. 下面哪个部件负责数据的输入输出操作?A. CPUB. 内存C. 硬盘D. I/O接口答案:D9. 下面哪个技术用于提高CPU的工作频率?A. 超线程B. 超频C. 虚拟化D. 多核答案:B10. 下面哪个总线标准用于连接CPU和外部设备?A. PCIB. USBC. IDED. SATA答案:A二、填空题(每题2分,共20分)1. 计算机的硬件系统主要包括五大部件:________、________、________、________和________。
答案:控制器、运算器、存储器、输入设备、输出设备2. 计算机指令通常由________和________两部分组成。
答案:操作码、操作数3. 在计算机中,数据总线的宽度决定了计算机的________。
答案:字长4. 计算机的存储器系统分为________和________两大部分。
答案:主存储器、辅助存储器5. I/O端口地址分为________和________两种。
答案:统一编址、独立编址三、判断题(每题2分,共20分)1. 计算机的性能主要取决于CPU的性能。
计算机组成原理试卷(3)
试卷58一、单4选1(题下选项可能多个正确,只能选择其中最佳的一项)1、以下四种类型指令中,执行时间最长的是。
A:RR型B:RS型C:SS型D:程序控制指令答案:C2、寄存器间接寻址方式中,操作数处在______。
A:通用寄存器B: 主存单元C: 程序计数器D:堆栈答案:B3、单地址指令( )A:无处理双操作数的功能B:既能对单操作数进行加工处理,也能对双操作数进行运算C:只能对双操作数进行加工处理D:只能对单操作数进行加工处理答案:B4、计算机的存储器采用分级方式是为了______。
A:减少主机箱的体积B:解决容量、价格、速度三者之间的矛盾C:保存大量数据方便D:操作方便答案:B5、在多级中断方式下,CPU在处理中断时()A:可响应更高级别的中断请求B:可响应更低级别的中断请求C:禁止其它的中断请求D:可响应同级别的中断请求答案:A6、二进制数01101011对应的十进制数为()A:107B:127C:117D:100答案:A7、先计算后再访问内存的寻址方式是______。
A:变址寻址B:间接寻址C:直接寻址D:立即寻址答案:A8、目前我们所说的个人台式商用机属于。
A:巨型机B:中型机C:小型机D:微型机答案:D9、采用虚拟存贮器的主要目的是( )。
A:提高主存贮器的存取速度B:扩大主存贮器的存贮空间,并能进行自动管理和调度C:提高外存贮器的存取速度D:扩大外存贮器的存贮空间10、定点原码一位乘法是______。
A:先取操作数绝对值相乘,符号位单独处理B:用原码表示操作数,然后直接相乘C:被乘数用原码表示,乘数取绝对值,然后相乘D:乘数用原码表示,被乘数取绝对值,然后相乘答案:A11、下列存储器中存取速度最快的存储器是( )A:磁带B:磁盘C:辅存D:主存12、浮点数的表示范围和精度取决于______。
A:阶码的位数和尾数的位数B:阶码采用的编码和尾数采用的编码C:阶码采用的编码和尾数的位数D:阶码的位数和尾数采用的编码答案:A13、常用的虚拟存储系统由______两级存储器组成,其中辅存是大容量的磁表面存储器。
计算机组成原理试卷以及答案
大题答在答题纸上。
----------------------------------------一、单项选择题(本大题共20题,每题2 分,共40分)1、冯.诺依曼机工作的基本特点。
A、多指令流单数据流B、按地址顺序执行指令C、堆栈操作D、存储器按内部选择地址2、至今为止,计算机中的所有信息仍以二进制方式表示的主要原因是。
A、物理器件性能所致B、信息处理方便C、节约元件D、运算速度快3、冯.诺依曼计算机中指令和数据均以二进制形式存放在存储器中,CPU区分它们的依据是A.指令操作码的译码结果B.指令和数据的寻址方式C.指令周期的不同阶段 D.指令和数据所在的存储单元4、一个C语言程序在一台32位机器上运行。
程序中定义了三个变量x、y和z,其中x和z 为int型,y为short型。
当x = 127,y = -9时,执行赋值语句z = x+y后,x、y和z的值分别是A、x = 0000007FH,y = FFF9H,z = 00000076HB、x = 0000007FH,y = FFF9H,z = FFFF0076HC、x = 0000007FH,y = FFF7H,z = FFFF0076HD、x = 0000007FH,y = FFF7H,z = 00000076H5、在定点二进制运算器中,减法运算一般通过______来实现。
A、原码运算的二进制减法器B、补码运算的二进制减法器C、补码运算的十进制加法器D、补码运算的二进制加法器6、假定有4个整数用8位补码分别表示为r1=FEH,r2=F2H,r3=90H,r4=F8H。
若将运算结果存放在一个8位寄存器中,则下列运算会发生溢出的是A、r1×r2B、r2×r3C、r1×r4D、r2×r47、某计算机主存容量为64 KB,其中ROM区为4 KB,其余为RAM区,按字节编址。
现要用2 K×8位的ROM芯片和4 K×4位的RAM芯片来设计该存储器,则需要上述规格的ROM芯片数和RAM芯片数分别是A、1、15B、2、15C、1、30D、2、308、假定变量i、f和d的数据类型分别为int、float和double(int用补码表示,float和double分别用IEEE 754单精度和双精度浮点数格式表示),已知i=785,f=1.5678e3,d=1.5e100。
计算机组成原理习题(附参考答案)
计算机组成原理习题(附参考答案)一、单选题(共90题,每题1分,共90分)1、在统一编址方式下,下面的说法( )是正确的。
A、一个具体地址只能对应内存单元B、一个具体地址既可对应输入/输出设备,又可对应内存单元C、一个具体地址只能对应输入/输出设备D、只对应输入/输出设备或者只对应内存单元正确答案:D2、堆栈指针SP的内容是()。
A、栈顶地址B、栈顶内容C、栈底内容D、栈底地址正确答案:A3、下列不属于程序控制指令的是()。
A、循环指令B、无条件转移指令C、条件转移指令D、中断隐指令正确答案:D4、计算机的存储系统是指()。
A、cache,主存储器和外存储器B、主存储器C、ROMD、RAM正确答案:A5、指令是指()。
A、计算机中一个部件B、发给计算机的一个操作命令C、完成操作功能的硬件D、通常用于构成主存的集成电路正确答案:B6、相对于微程序控制器,组合逻辑控制器的特点是()。
A、指令执行速度慢,指令功能的修改和扩展容易B、指令执行速度慢,指令功能的修改和扩展难C、指令执行速度快,指令功能的修改和扩展容易D、指令执行速度快,指令功能的修改和扩展难正确答案:D7、中断向量可提供()。
A、主程序的断点地址B、传送数据的起始地址C、被选中设备的地址D、中断服务程序入口地址正确答案:D8、迄今为止,计算机中的所有信息仍以二进制方式表示的理由是()。
A、信息处理方便B、物理器件性能所致C、运算速度快D、节约元件正确答案:B9、相联存储器是按()进行寻址的存储器。
A、内容指定方式B、地址指定与堆栈存取方式结合C、堆栈存取方式D、地址指定方式正确答案:A10、若SRAM芯片的容量是2M×8位,则该芯片引脚中地址线和数据线的数目之和是()。
A、29B、21C、18D、不可估计正确答案:A11、若x=103,y=-25,则下列表达式采用8位定点补码运算实现时,会发生溢出的是()。
A、x+yB、-x+yC、-x-yD、x-y正确答案:D12、系统总线是指()。
计算机组成原理样卷及参考答案
题号一二三四合计分数阅卷人一、单选题(每题2分,共30分)1 冯.诺依曼计算机结构的核心思想是:_____ 。
A 二进制运算B 有存储信息的功能C运算速度快 D 存储程序控制2 计算机硬件能够直接执行的只有_____ 。
A 机器语言B 汇编语言C 机器语言和汇编语言D 各种高级语言3 零的原码可以用哪个代码来表示:_____ 。
A 11111111B 10000000C 01111111D 11000004 某数在计算机中用8421码表示为0111 1000 1001 ,其真值为_____。
A 789B 789HC 1929D 11110001001B 5目前在小型和微型计算机里最普遍采用的字符编码是_____。
A BCD码B 十六进制代码C AS CⅠⅠ码 D海明码6 当-1<x<0时,【x】原=:______。
A 1-xB xC 2+xD (2-2-n) -︱x ︳7 执行一条一地址的加法指令需要访问主存______次。
A 1B 2C 3D 48 在寄存器间接寻址中,操作数应在______中。
A 寄存器B 堆栈栈顶C 累加器D 主存单元9 在串行进位的并行加法器中,影响加法器运算速度的关键因素是:______。
A 门电路的级延迟B 元器件速度C进位传递延迟 D 各位加法器速度的不同10 运算器虽由许多部件组成,但核心部件是______。
A 算术逻辑运算单元B 多路开关C 数据总线D累加寄存器11在浮点数编码表示中______在机器中不出现,是隐含的。
A. 阶码B.符号 C 尾数 D 基数12 下列关于RISC的叙述中,错误的是:______。
A RISC 普遍采用微程序控制器B RISC 大多数指令在一个时钟周期内完成C RISC 的内部通用寄存器数量相对CISC少D RISC 的指令数、寻址方式和指令格式种类相对CISC少13计算机主频的周期是指______。
A 指令周期B 时钟周期C CPU周期D 存取周期14 冯.诺依曼计算机中指令和数据均以二进制形式存放在存储器中,CPU区分它们的依据是______。
计算机组成原理试卷及答案
计算机组成原理试题及答案一、单项选择题(从下列各题四个备选答案中选出一个正确答案,并将其代号写在题干前面的括号内。
)1.若十进制数据为137.5则其八进制数为(B )。
A、89.8B、211.4C、211.5D、.1012.若x补=0.,则x原=(A )。
A、1.B、1.C、0.D、0.3.若采用双符号位,则发生正溢的特征是:双符号位为(B)。
A、00B、01C、10D、114.原码乘法是(A )。
A、先取操作数绝对值相乘,符号位单独处理B、用原码表示操作数,然后直接相乘C、被乘数用原码表示,乘数取绝对值,然后相乘D、乘数用原码表示,被乘数取绝对值,然后相乘5.为了缩短指令中某个地址段的位数,有效的方法是采取(C)。
A、立即寻址B、变址寻址C、间接寻址D、寄存器寻址6.下列数中,最小的数是(A)。
A.()2B.(52)8C.(2B)16D.457.下列数中,最大的数是(D)。
A.()2B.(52)8C.(2B)16D.458.下列数中,最小的数是(D)。
A.()2B.(72)8C.(2F)16D.509.已知:X=-0.0011,Y= -0.0101。
(X+Y)补= ( A)。
A.1.1100B.1.1010C.1.0101D.1.100010.一个512KB的存储器,地址线和数据线的总和是(C )。
A.17 B.19C.27D.3611.某计算机字长是16位它的存储容量是64KB,按字编址,它们寻址范围是(C )。
A.64K B.32KB C.32K D.16KB12.某一RAM芯片其容量为512*8位,除电源和接地端外该芯片引线的最少数目是(C )。
A.21B.17C.19D.2012.计算机内存储器可以采用(A)。
A.RAM和ROMB.只有ROMC.只有RAMD.RAM和SAM13.单地址指令中为了完成两个数的算术操作,除地址码指明的一个操作数外,另一个数常需采用( C) 。
A.堆栈寻址方式B.立即寻址方式C.隐含寻址方式D.间接寻址方式14.零地址运算指令在指令格式中不给出操作数地址,因此它的操作数来自(B)。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
试卷1312222258 一、单4选1(题下选项可能多个正确,只能选择其中最佳的一项)1、以下四种类型指令中,执行时间最长的是。
A:RR型B:RS型C:SS型D:程序控制指令答案:C2、寄存器间接寻址方式中,操作数处在______。
A:通用寄存器B: 主存单元C: 程序计数器D:堆栈答案:B3、单地址指令( )A:无处理双操作数的功能B:既能对单操作数进行加工处理,也能对双操作数进行运算C:只能对双操作数进行加工处理D:只能对单操作数进行加工处理答案:B4、计算机的存储器采用分级方式是为了______。
A:减少主机箱的体积B:解决容量、价格、速度三者之间的矛盾C:保存大量数据方便D:操作方便答案:B5、在多级中断方式下,CPU在处理中断时()A:可响应更高级别的中断请求B:可响应更低级别的中断请求C:禁止其它的中断请求D:可响应同级别的中断请求答案:A6、二进制数01101011对应的十进制数为()A:107B:127C:117D:100答案:A7、先计算后再访问内存的寻址方式是______。
A:变址寻址B:间接寻址C:直接寻址D:立即寻址答案:A8、目前我们所说的个人台式商用机属于。
A:巨型机B:中型机C:小型机D:微型机答案:D9、采用虚拟存贮器的主要目的是( )。
A:提高主存贮器的存取速度B:扩大主存贮器的存贮空间,并能进行自动管理和调度C:提高外存贮器的存取速度D:扩大外存贮器的存贮空间答案:B10、定点原码一位乘法是______。
A:先取操作数绝对值相乘,符号位单独处理B:用原码表示操作数,然后直接相乘C:被乘数用原码表示,乘数取绝对值,然后相乘 D:乘数用原码表示,被乘数取绝对值,然后相乘答案:A11、下列存储器中存取速度最快的存储器是( )A:磁带B:磁盘C:辅存D:主存12、浮点数的表示范围和精度取决于______。
A:阶码的位数和尾数的位数B:阶码采用的编码和尾数采用的编码C:阶码采用的编码和尾数的位数D:阶码的位数和尾数采用的编码答案:A13、常用的虚拟存储系统由______两级存储器组成,其中辅存是大容量的磁表面存储器。
A:主存—辅存B:快存—主存C:快存—辅存D:通用寄存器—主存答案:A14、一个256K×16的存储器,其地址线和数据线总和为__ ____。
A:26B:30C:32D: 34答案:D15、某机字长32位,存储容量为1MB,若按字编址,它的寻址范围是______。
A:B:512KBC: 256KD:256KB答案:C16、在ROM中必须有______电路。
A:数据写入B:再生C:地址译码D:刷新答案:D17、下列总线或接口中不属于串行方式的是( )A:PCIB:RS232C:UARTD:USB答案:A18、______是构成控制信号序列的最小单位。
A:微程序B:微命令C:微指令D:机器指令答案:B19、在Cache更新策略中,在Cache命中时把数据同时写入Cache和主存的策略是。
A:写直达B:写回法C:按写分配法D:不按写分配法答案:A20、微型计算机的发展一般是以______技术为标志。
A:软件B:磁盘C:微处理器D:操作系统答案:C21、DMA访问内存时让CPU进入等待状态,等待DMA的批数据访存结束后再恢复工作,这种情况称为()。
A: 透明的DMAB:交替访问C: CPU等待D:周期挪用答案:D22、浮点加、减中的对阶的方法是______。
A:将较小的一个阶码调整到与较大的一个阶码相同B:将较大的一个阶码调整到与较小的一个阶码相同C:将被加数的阶码调整到与加数的阶码相同D:将加数的阶码调整到与被加数的阶码相同答案:A23、下列选项中,用于设备和设备控制器(I/O接口)之间互连的接口标准是( )A:PCIB:AGPC:USBD:PCI-Express答案:C24、下列描述中______是正确的。
A:所有的数据运算都在CPU的控制器中完成;B:控制器能理解、解释并执行所有的指令及存储结果;C:一台计算机包括输入、输出、控制、存储及算逻运算五个单元;D:以上答案都正确。
答案:C25、指令执行所需的操作数不会来自( )A:控制器B:寄存器C:指令本身D:主存答案:A26、计算机中表示地址时使用______。
A:无符号数B:原码C:反码D:补码答案:A27、若十进制数为-80,则其对应的8位二进制补码[X]补为( )A:10110000B:11001111C:10101111D:11010000答案:A28、下面浮点运算器的描述中正确的句子是:______。
A:浮点运算器可用阶码部件和尾数部件实现B:阶码部件可实现加、减、乘、除四种运算C:阶码部件只进行阶码相加、相减和比较操作D:尾数部件只进行乘法和减法运算答案:C29、基准程序A在某计算机上运行的时间为100秒,其中90秒为CPU时间,其余时间忽略不计,若CPU速度提高50%,I/O速度不变,则运行基准程序A所耗费的时间是A:55B:60C:65D:70答案:D30、在微程序控制器中,机器指令和微指令的关系是______。
A:每一条机器指令由一条微指令来执行B:一条微指令由若干条机器指令组成C:每一条机器指令由一段用微指令组成的微程序来解释执行D:一段微程序由一条机器指令来执行答案:C二、判断(判断下列说法正确与否,(纸答卷正确用√错误用×表示))31、Cache与主存统一编址,即主存空间的某一部分属于Cache。
答案:×32、同SRAM相比,由于DRAM需要刷新,所以功耗大。
答案:×33、中断方式一般适用于随机出现的服务请求。
答案:√34、?在CPU和内存之间增加cache的目的是为了增加内存容量,同时加快存取速度。
答案:×35、微程序控制器的运行速度一般要比硬连线控制器更快。
答案:×36、计算机的指令越多,功能越强越好。
答案:×37、按主机与接口间的数据传送方式,输入\输出接口可分为串行接口和并行接口。
答案:√38、CPU在响应中断后可以立即响应更高优先级的中断请求。
答案:×39、磁盘存储器是一种随机存取存储器。
答案:×40、一台具有16位地址线的计算机,它的主存容量可以大于64KB。
答案:×41、运算器不论是复杂的还是简单的,都有一个状态寄存器,状态寄存器是为计算机提供判断条件,以实现程序转移。
答案:√42、一般采用补码运算的二进制减法器,来实现定点二进制数加减法的运算。
答案:×43、在计算机中,所表示的数有时会发生溢出,其根本原因是计算机的字长有限。
答案:√44、执行指令时,指令在内存中的地址存放在指令寄存器中。
答案:×45、硬磁盘不属于输入输出设备。
答案:×三、填空(在空白处填上正确的文字、得数、编号或图形)46、外设的编址方式通常有(A)和(B)。
答案:A统一编址 B 独立编址47、若想提高数据传输率,可以(A)、(B)或者减少总线传输周期包含的时钟周期个数。
答案:A:提高字长 B:改进结构48、在输入输出系统中,软件控制方式包括A_____方式和B________方式。
答案:A 程序查询 B 中断49、指令格式是指令用A.______表示的结构形式,通常格式中由操作码字段和B.______字段组成。
答案:A.二进制代码 B.地址码50、CPU能直接访问A.______ 和B.______ ,但不能直接访问磁盘和光盘。
答案:A.cacheB.主存51、按计算机所使用的器件及其规模,可以将电子计算机分为(A)、(B)、中小规模集成电路计算机和大规模超大规模集成电路计算机。
答案:A 电子管B晶体管52、主存:主存储器,用于存放(A)。
CPU可以直接进行随机读写,访问速度较高。
辅存:辅助存储器,用于存放(B),以及一些需要永久保存的信息。
答案:A:当前正在运行的程序和数据 B:暂时不用的程序和数据53、计算机系统的层次结构从底层向上依次为:(A)、(B)、操作系统级、语言处理程序级及其它系统软件级、应用程序级。
答案:A 微程序设计级B机器指令系统级54、对存储器的要求是A.______,B.______,成本低,为了解决这三个方面的矛盾。
计算机采用多级存储器体系结构。
答案:A.容量大 B.速度快55、PC:Program Counter,程序计数器,其功能是(A),并可自动计数形成下一条指令地址。
答案:A:存放当前指令或下一条指令的地址56、将11010.10010112转换成八进制数的结果是(A),转换成十六进制的结果是(B)。
答案:A : 32.454 B : 1a.96H57、一位十进制数,用BCD码表示需A.______位二进制码,用ASCII码表示需B.______位二进制码。
答案:A.4 B.758、指令由操作码、地址码两大部分组成,操作码用来表示(A ),地址码用来表示(B )。
答案:A:指令进行什么操作 B:操作的对象59、目前的CPU包括A.______、B.______和cache.答案:A.控制器 B.运算器60、中断处理过程可以嵌套进行,A.______的设备可以中断B.______的中断服务程序答案:A.优先级高 B.优先级低四、名词解释(解释下列名词,缩写应先写(译)出全文再解释)61、总线答案:计算机中连接功能单元的公共线路,是一束信号线的集合。
62、寻址方式答案:对指令的地址码进行编码,以形成操作数在存储器中的地址的方式。
63、指令周期答案:从一条指令的启动到下一条指令的启动的间隔时间。
64、写回法答案:cache命中时的一种更新策略,写cache时不写主存,而当cache数据被替换出去时才写回主存。
65、CISC答案::复杂指令系统计算机五、简答题()66、说明存取周期和存取时间的区别。
答案:解:存取周期和存取时间的主要区别是:存取时间仅为完成一次操作的时间,而存取周期不仅包含操作时间,还包含操作后线路的恢复时间。
即:存取周期= 存取时间+ 恢复时间67、在寄存器—寄存器型,寄存器—存储器型和存储器—存储器型三类指令中,哪类指令的执行时间最长?哪类指令的执行时间最短?为什么?答案:寄存器-寄存器型执行速度最快,存储器-存储器型执行速度最慢。
因为前者操作数在寄存器中,后者操作数在存储器中,而访问一次存储器所需的时间一般比访问一次寄存器所需时间长。
68、为什么用二进制?答案:答:容易用数据电路表示,数据运算和存储方式简单,是高效的数据表示方式。
69、I/O设备有哪些编址方式,各有何特点?答案:统一编址和独立编址。
统一编址是在主存地址中划出一定的范围作为I/O地址,这样通过访存指令即可实现对I/O的访问。