浙江科技学院数电试卷

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

一、填空题(每空1分,共10分)

1、通常数字电路可分为两大类: 逻辑电路和 逻辑电路。

2、基本逻辑运算有 、或、非3种。

3、(7.06)10 = ( )8421BCD

4、时序逻辑电路一般可分为两大类:米里型时序逻辑电路和 时序逻辑电路。

5、模/数转换器(ADC )两个最重要的指标是转换精度和 。

6、如果要用D 触发器实现T 触发器功能,则输入端D= 。

7、TTL 与非门多余端的处理方法是: 。

8、某计数器的输出波形如图1所示,该计数器是 进制计数器。

CP

0Q 1Q 2

Q

9、3线-8线译码器74LS138处于译码状态时,当输入A 2A 1A 0=011时,则输出

07Y ~Y = 。

二、选择题(每题3分,共21分)(在每小题列出的四个备选项中只有一个是符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。) 1、下列逻辑等式中不成立的有 。 【 】

A .)C A )(

B A (B

C A ++=+ B .1=++AB B A C .1=++B A B A AB

D .BD A ABD A =

2、函数D C B A F ++=)(的对偶式F '= 。 【 】

A .D C

B A + B .D

C B A + C .

D C B A + D .D C B A + 3、设图1所示电路均为TTL 门电路,实现AB F =功能的电路是 。 【 】

A

B

F

A B

A

B

F

A B

F

A .

B .

C .

D . 4、某集成电路芯片,查手册知其最大输出低电平V OL (max )=0.5V ,最大输入低电平V IL (max )=0.8V ,最小输出高电平V OH (min )=2.7V ,最小输入高电平V IH (min )=2.0V ,则其低电平噪声容限V NL =( ) 【 】

A .0.3V

B .0.4V

C .0.6V

D .1.2V

5、能起定时作用的电路是( )。 【 】

A .施密特触发器

B .单稳态触发器

C .多谐振荡器

D .译码器 6、比较两位二进制数A=A 1A 0和B=B 1B 0,当A >B 时输出F =1,则F 表达式是 。

A .11

B A F = B .0101B B A A F ++= 【 】

C .0011B A B A F ++=

D .001111B A B A B A F ⊕+=

7、4位移位寄存器,现态为1100,经左移1位后其次态为 。 【 】 A .0011或1011 B .1000或1001 C .1011或1110 D .0011或1111 三、计算题(共49分) 1、写出C C B BC C A F ∙++=的对偶式F *和反演式F 。

(6分)

2、用卡诺图化简∑∑+=

)14,12,11()9,8,6,4,2,1,0(),,,(d m D C B A F 。

(1)最简与-或式 (10分) (2)最简与非-与非式

3、分析下图所示组合电路的功能,要求写出逻辑表达式,列出其真值表,并说明电路的逻辑功能。 (12分)

A

B C

S

4、4位权电阻网络DAC如图。已知V REF = -8V,R F = R,求:(9分) (1)1LSB和FSR的值

(2)当D3D2D1D0=1010时,求v o

5、分析如图所示同步时序逻辑电路,列出激励方程,画出状态转移表,并分析电路功能。

(12分)

Q 0

Q 1

四、设计题(共20分)

1、用同步四位二进制计数器74161构成初始状态为0100的九进制计数器。画出状态转移图和连线图。74161的逻辑符号和功能表分别见下图和下表。(10分)

2、约翰和简妮夫妇有两个孩子乔和苏,全家外出吃饭一般要么去汉堡店,要么去炸鸡店。每次出去吃饭前,全家要表决以决定去哪家餐厅。表决的规则是如果约翰和简妮都同意,或多数同意吃炸鸡,则他们去炸鸡店,否则就去汉堡店。试设计一组合逻辑电路实现上述表决电路。(10分)

相关文档
最新文档