计算机组成原理作业练习题
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
第四章作业
1填空题
1. 计算机中的存储器是用来存放数据和程序的,随机访问存储器的访问速度与储存单元的
物理位置无关。
2. 对存储器的访问包括_直接访问_和_串行访问_两类。
3. 2计算机系统中的存储器分为内存_和_外存_。
在CPU执行程序时,必须将指令存在_
内存③____中。
4. 主存储器的性能指标主要是储存容量、存取速度②、存储周期和存储器带宽。
5. 存储器中用单元地址号来区分不同的存储单元,1GB=②KB。
6. 半导体存储器分为①、②、只读存储器(ROM)和相联存储器等。
7. RAM的访问时间与存储单元的物理位置①,任何存储单元的内容都能被②
8. 存储揣芯片由①、②、地址译码和控制电路等组成。
9. 地址译码分为①方式和②方式。
10.双译码方式采用①个地址译码器,分别产生②和③信号。
11.若RAM芯片内有1024个单元,用单译码方式,地址译码器将有①条输出线;用双译码方式,地址译码器有②条输出线。
12.静态存储单元是由晶体管构成的①,保证记忆单元始终处于稳定状态,存储的信息不需要②。
存储器芯片并联的目的是为了①,串联的目的是为了②。
14.计算机的主存容量与①有关,其容量为②。
1. 要组成容量为4MX8位的存储器,需要①片4MXl位的存储器芯片并联,或者需要②片
1MX3的存储器芯片串联。
16.内存储器容量为256K时,若首地址为00000H,那么末地址的十六进制表示是
17.主存储器一般采用①存储器件,它与外存比较存取速度②、成本③。
18.三级存储器系统是指______这三级:
19.表示存储器容量时KB=_①_,MB=_②_;表示硬盘容量时,KB=③,MB=④。
20.只读存储器ROM可分为①、②、③和④四种。
21.SRAM是①;DRAM是②;ROM是③;EPROM是④。
22.半导体SRAM靠①存储信息,半导体DRAM则是靠②存储信息。
23.广泛使用的①和②都是半导体③存储器。
前者的速度比后者快,但④不如后者高,它们的共同缺点是断电后⑤保存信息。
24.CPU是按____访问存储器中的数据。
24.EPROM属于①的可编程ROM,擦除时一般使用②,写入时使用高压脉冲。
25.对存储器的要求是①,②,③。
为了解决这三个方面的矛盾,计算机采用多级存储器体系结构。
26.动态MOS型半导体存储单元是由一个①和一个②构成的。
27.动态半导体存储器的刷新一般有①、②和③三种方式。
28.动态存储单元以电荷的形式将信息存储在电容上,由于电路中存在①,因此,需要不断地进行②。
2选择题
1.计算机的存储器系统是指________。
A.RAM B.ROM
C主存储器D.cache,主存储器和外存储器
2.存储器是计算机系统的记忆设备,它主要用来_______。
A.存放数据B.存放程序
C.存放数据和程序D.存放微程序
3.内存若为16兆(MB),则表示其容量为_____KB。
A.16 B.16384
C.1024 D.16000
4.下列说法正确的是_______。
A.半导体RAM信息可读可写,且断电后仍能保持记忆
B.半导体RAM属挥发性存储器,而静态的RAM存储信息是非挥发性的
C.静态RAM、动态RAM都属挥发性存储器,断电后存储的信息将消失
D.ROM不用刷新,且集成度比动态RAM高,断电后存储的信息将消失
5.可编程的只读存储器_______。
A.不一定可以改写B.一定可以改写
C.一定不可以改写D.以上都不对
6.组成2MX8bit的内存,可以使用_____。
A.1MX8bit进行并联B.1MX4bit进行串联
C.2MX4bit进行并联D.2MX4bit进行串联
7.若RAM芯片的容量是2MX8bit,则该芯片引脚中地址线和数据线的数目之和是______。
A.21 B.29 C.18 D.不可估计
8.若RAM中每个存储单元为16位,则下面所述正确的是_______。
A.地址线也是16位B.地址线与16无关
C.地址线与16有关D.地址线不得少于16位
9.若存储器中有IK个存储单元,采用双译码方式时要求译码输出线为______。
A.1024 B.10
C.32 D.64
10.RAM芯片串联时可以_______。
A.增加存储器字长B.增加存储单元数量
C.提高存储器的速度D.降低存储器的平均价格
11.RAM芯片并联时可以________。
A.增加存储器字长B.增加存储单元数量
C.提高存储器的速度D.降低存储器的平均价格
12.存储周期是指________。
A.存储器的读出时间
B.存储器进行连续读和写操作所允许的最短时间间隔
C.存储器的写入时间
D.存储器进行连续写操作所允许的最短时间间隔
13.某微型计算机系统,若操作系统保存在软盘上,其内存储器应该采用_______。
A.RAM B.ROM
C.RAM和ROM D.CCP
14.下面所述不正确的是________。
A.随机存储器可随时存取信息,掉电后信息丢失
B.在访问随机存储器时;访问时间与单元的物理位置无关
C.内存储器中存储的信息均是不可改变的
D.随机存储器和只读存储器可以统一编址
15.和外存储器相比,内存储器的特点是________。
A.容量大,速度快,成本低B.容量大,速度慢,成本高
C.容量小,速度快,成本高D.容量小,速度快,成本低
16 640KB的内存容量为_______。
A.640000字节B.64000字节
C.655360字节D.32000字节
17 若一台计算机的字长为4个字节,则表明该机器_______。
∙能处理的数值最大为4位十进制数
∙能处理的数值最多为4位二进制数组成
∙在CPU中能够作为一个整体加以处理的二进制代码为32位
∙在CPU中运算的结果最大为2的32次方
18.下列元件中存取速度最快的是_______。
A.Cache B.寄存器
C.内存D.外存
19.与动态MOS存储器相比,双极型半导体存储器的特点是________。
A.速度快B.集成度高
C.功耗大D.容量大
20.ROM与RAM的主要区别是______。
A.断电后,ROM内保存的信息会丢失,RAM则可长期保存而不会丢失B.断电后,RAM内保存的信息会丢失,ROM则可长期保存而不会丢失C.ROM是外存储器,RAM是内存储器
D.ROM是内存储器,RAM是外存储器
21.机器字长32位,其存储容量为4MB,若按字编址,它的寻址范围是_______。
A.0-1MW B.0—1MB
C.0-4MW D.0--4MB
22.某一SRAM芯片,其容量为512x8位,除电源端和接地端外,该芯片引出线的最小数目应为________。
A.23 B.25
C.50 D.19
23.某一动态RAM芯片其容量为16KXl,除电源线、接地线和刷新线外,该芯片的
最小引脚数目应为_______。
A.16 B.12 C.18
24.某计算机字长32位,存储容量为1MB,若按字编址,它的寻址范围是________。
A.0-1MW B.0-512KB
C.0-256KW D.0-256KB
25.某RAM芯片,其存储容量为1024x16位,该芯片的地址线和数据线数目分别为______。
A.20,16 B.20,4
C.1024,4 D.1024,16
26.某计算机字长16位,其存储容量为2MB,若按半字编址,它的寻址范围是______。
A.0-8M B.0-4M
C.0-2M D.0—1M
27.某计算机字长32位,存储容量为8MB,若按双字编址,它的寻址范围是_______。
A.0-256K B.0-512K
C.0-1M D.0~2M
28.以下四种类型的半导体存储器中,以传输同样多的字为比较条件,则读出数据传输率最高的是______。
A.DRAM B.SRAM
C.闪速存储器D.EPROM
29.对于没有外存储器的计算机来说,监控程序可以存放在_______。
A.RAM B.ROM
C.RAM和ROM D.CPU
30。
在某CPU中,设立了一条等待(WAIT)信号线,CPU在存储器周期中T的下降沿采样WAIT 线,则下面的叙述中正确的是_______。
A.如WAIT线为高电平,则在T2周期后不进入T3周期,而插入一个Tw周期
B.Tw周期结束后,不管WAIT线状态如何,一定转入T3周期
C.Tw周期结束后,只要WAIT线为低,则继续插入一个Tw周期,直到WAIT线变高,才转入T3周期
D.有了WAIT线,就可使CPU与任何速度的存储器相连接,保证CPU与存储器连接时的时序配合
3.没有一个IMB容量的存储器,字长为32位,问:
(1)按字节编址,地址寄存器、数据寄存器各为几位?编址范围为多大?
(2)按半字编址,地址寄存器、数据寄存器各为几位?编址范围为多大?
(3)按字编址,地址寄存器、数据寄存器各为几位?编址范围为多大?
4用8K *8的RAM芯片和2K *8的ROM芯片设计一个10K *8的存储器,ROM和RAM的容量分别为2K和8K,ROM的首地址为0000H,RAM的末地址为3FFFH。
(1)ROM存储器区域和RAM存储器区域的地址范围分别为多少?
(2)画出存储器控制图及与CPU的连接图。
第六章作业
1填空题
1补码加减法中,__①__作为数的一部分参加运算,__②_要丢掉。
2 为判断溢出,可采用双符号位补码,此时正数的符号用_①_表示,负数的符号用_②_表示。
3.采用双符号位的方法进行溢出检测时,若运算结果中两个符号位—①—,则表明发生了溢出。
若结果的符号位为—②—,表示发生正溢出;若为—③—,表示发生负溢出。
4.采用单符号位进行溢出检测时,若加数与被加数符号相同,而运算结果的符号与操作数的符号__①__,则表示溢出:当加数与被加数符号不同时,相加运算的结果
5.利用数据编码的最高位和次高位的进位状况来判断溢出,其逻辑表达式为V=______。
6.在减法运算中,正数减__①__数可能产生溢出,此时的溢出为__②__溢出;负数减
__③__可能产生溢出,此时的溢出为__④__溢出。
7.运算器不论复杂还是简单,均有条件码寄存器。
条件码寄存器的一部分通常由各种__①__触发器组成,利用触发器的信息,可以提供__②__,从而实现程序的__③__。
8.原码一位乘法中,符号位与数值位__①__,运算结果的符号位等于__②__。
9.在浮点加法运算中,主要的操作步骤是__①__、__②__、__③__、__④__和__⑤__。
10.浮点数乘除法的运算步骤为:__①__、__②__、__③__、__④__和__⑤__。
11.一个浮点数,当其补码尾数右移lbit时,为使其值不变,阶码应该_____。
12.向左规格化的规则为:尾数__①__,阶码__②__。
13.向右规格化的规则为:尾数__①__,阶码__②__。
14.两个BCD码相加,当结果大于9时,修正的结果是____,并产生进位输出。
15.在二进制加法/减法器中,M=__①__完成加法功能,M__②__完成减法功能。
16.由若干一位加法器构成多位加法器时,进位可采用__①__进位法和__②__进位法。
17.行波进位加法器的缺点是____。
18.定点运算器中,一般包括__①__、__②__、__③__、__④__和__⑤__等。
19.ALU的基本逻辑结构是,_____加法器,它比行波进位加法器优越,具有先行进位逻辑,不仅可以实现高速运算,还能完成逻辑运算。
20.浮点运算器由__①__和__②__组成,它们都是定点运算器,__②__要求能进行__③__ 运算。
21.当运算结果的尾数部分不是__①__的形式时,则应进行规格化处理。
当尾数符号位为__②__时,需要右规。
当运算结果的符号位和最高有效位为__③__时,需要左规。
22.用74181和74182组成64位多重进位运算器,则需__①__片74181和__②__片74182。
23.74181是采用先行进位方式的4位并行加法器。
74181能提高运算速度,是因为它内部具有__①__逻辑。
74182是实现__②__进位的进位逻辑。
若某计算机系统字长为64位,每4位构成一个小组,每四个小组构成一个大组,为实现小组内并行、大组内并行,大组间串行进位方式,共需要__③__片74181和__④__片74182。
24._____的加法器称并行加法器。
25._____称为进位链。
26.__①__称为进位产生函数,并以表示;__②__称为进位传递函数,并以表示。
2 选择题
1.运算器的主要功能是进行________
A.逻辑运算B.算术运算
C.逻辑运算和算术运算 D.只作加法
2.运算器虽由许多部件组成,但核心部分是________
A.数据总线B.算术逻辑运算单元
C.多路开关D.累加寄存器
3.在定点二进制运算器中,减法运算一般通过______来实现。
A.原码运算的二进制减法器B.补码运算的二进制减法器
C.补码运算的十进制加法器D.补码运算的二进制加法器
4.在定点运算器中,无论采用双符号位还是单符号位,必须有______,它一般用______ 来实现。
A.译码电路,与非门B.编码电路,或非门
C.溢出判断电路,异或门D.移位电路,与或非门
5.算术右移指令执行的操作是______。
A.符号位填0,并顺次右移1位,最低位移至进位标志位
B.符号位不变,并顺次右移1位,最低位移至进位标志位
C.进位标志位移至符号位,顺次右移1位,最低位移至进位标志位
D.符号位填1,并顺次右移1位,最低位移至进位标志位
6.有关算术左移中,说法正确的是___。
A.数据顺次左移1位,最低位用0补充
B.数据顺次左移1位,最低位用1补充
C.数据顺次左移1位,最低位用原最高位补充
D.数据顺次左移1位,最高位不变
7.逻辑右移指令执行的操作是____。
A.符号位填0,并顺次右移1位,最低位移至进位标志位
B.符号位不变,并顺次右移1位,最低位移至进位标志位
C.进位标志位移至符号位,顺次右移1位,最低位移至进位标志位D.符号位填1,并顺次右移1位,最低位移至进位标志位.
8.ALU属于______部件。
A.运算器B.控制器
C.存储器D.寄存器
9.定点运算器用来进行_____。
A.十进制数加法运算
B.定点数运算
C.浮点数运算
D.既进行定点数运算也进行浮点数运算
10.算术/逻辑运算单元74181ALU可完成_____。
A.16种算术运算功能
B.4位乘法运算功能和除法运算功能
C.16种逻辑运算功能
D.16种算术运算功能和16种逻辑运算功能
11.四片74181ALU和一片74182CLA器件相配合,具有______传递功能。
A.行波进位B.组内行波进位,组间先行进位
C.组内先行进位,组间先行进位D.组内先行进位,组间行波进位
12.乘法器的硬件结构通常采用______ 。
A.串行加法器和串行移位器B.并行加法器和串行左移
C.并行加法器和串行右移D.串行加法器和串行右移
13. 从数据流的传递过程和控制节拍来看,阵列乘法器可以认为是________. A.全串行运算的乘法器B.全并行运算的乘法器
C.串-并行运算的乘法器D.并-串型运算的乘法器
14.使用74LSl81这种器件来构成个16位的ALU,需要使用______片74LS181。
A.2 B.4
C.8 D.16
15.32位微型计算机的乘除法部件位于______中。
A.CPU B.接口
C.控制器D.专用芯片
16.加法器采用先行进位的目的是。
A.提高加法器的速度B.快速传递进位信号
C.优化加法器结构D.增强加法器功能
17.在定点二进制运算器中,减法运算一般通过____来实现
A.由低位到高位逐位运算B.由高位到低位逐位运算
C.由低位到高位先行进位运算D.由高位到低位先行借位运算
18.浮点运算器由____和____组成,它们都是____。
A.阶码运算器B.尾数运算器
C.定点运算器D.多个ALU
E.乘法器F.除法器
19.若浮点数的阶码和尾数都用补码表示,则判断运算结果为规格化数的方法是_______ A.阶符与数符相同
B.阶符与数符相异
C.数符与尾数小数点后第1位数字相异
D.数符与尾数小数点后第1位数字相同
20.下面浮点运算器的描述中正确的是:_____。
A.浮点运算器可用阶码部件和尾数部件实现
B.阶码部件可实现加、减、乘、除四种运算
C.阶码部件只进行阶码相加、相减和比较操作
D.尾数部件只进行乘法和减法运算
21.串行运算器是一种最简单的运算器,其运算规则是:按时间先后次序___。
A.由低位到高位逐位运算 B.由高位到低位逐位运算
C.由低位到高位先行进位运算D.由高位到低位先行借位运算
22.现代计算机的运算器一般通过总线结构来组织,下述总线结构的运算器中,_____的操作速度最快,___的操作速度最慢。
A.单总线结构B.双总线结构
C.三总线结构D.多总线结构
23.组成一个运算器需要多个部件,但下面所列____不是组成运算器的部件。
A.状态寄存器B.数据总线
C.ALU D.地址寄存器
24.从下列叙述中,选出正确的句子:
(1)定点补码运算时,其符号位不参加运算。
(2)浮点运算可由阶码运算和尾数运算两部分联合实现。
(3)阶码部分在乘除运算时只进行加、减操作。
(4)尾数部分只进行乘法和除法运算。
(5)浮点数的正负由阶码的正负符号决定。
(6)在定点小数一位除法中,为了避免溢出,被除数的绝对值一定要小于除数的.
第七章作业
填空题:
1.指令的编码将指令分成、①、②等字段.
2.计算机通常使用来指定指令的地址。
3.指令编码中,操作码用来指定①,n位操作码最多可以表示②条指令。
8.对指令中的①进行编码,以形成操作数在存储器中地址的方式称为②。
4.寄存器间接寻址方式中,给出的是所在的寄存器号。
5.变址寻址方式中操作数的地址由①与②的和产生。
6.相对寻址方式中操作数的地址由①与②之和产生。
7.从计算机指令系统的设计的角度,可将计算机分为复杂指令系统计算机(CISC)和。
8.数据传送指令用以实现①与②之间的数据传送。
9.指令系统是计算机的①件语言系统。
也称为②语言。
选择题
1. 以下四种类型指令中,执行时间最长的是。
A.RR型
B.RS型
C.SS型
D.程序控制指令
2. 先计算后再访问内存的寻址方式是。
A.立即寻址
B.直接寻址
C.间接寻址
D.变址寻址
3. 指令系统采用不同寻址方式的目的主要是。
A.可真接访问外存
B.提供扩展操作码并降低译码难度
C.实现存储程序和程序控制
D.缩短指令长度,扩大寻址空间,提高编程的灵活性
4. 堆栈常用于。
A.数据移位
B.保护程序现场
C.程序转移
D.输入输出
5. 数据传送指令不包括.
A.寄存器—寄存器
B.寄存器---存储器
C.立即数---存储器D寄存器---立即数
6. 下列指令中,是用户不能使用的。
A.堆栈操作指令.
B.移位操作指令
C.特权指令
D.字符串处理指令
7. 在一地址格式指令中,下面论述正确的是。
A.仅能有一个操作数,它由地址码提供
B.一定有两个操作数,另个隐含的
C.可能有一个操作数,也可能有两个操作数
D.如果有两个操作数,另一个操作数是本身
8. 方式对实现程序浮动提供了支持。
A.变址寻址
B.相对寻址
C.间接寻址
D.寄存器间接寻址
9. 在计算机存放当前指令地址的寄存器叫(1) ;在顺序执行指令的情况下
(存储器按字节地址编址,指令性计划字长32位),每执行一条指令,使寄存器自动加(2) ,在执行(3) 指令或(4) 操作时,(5) 应接收新地址。
A. 指令寄存器
B.地址寄存器
C.程序计数器
D.转移
E.中断
F. 顺序
G.1 H.2
I.4
10. 假设微处理器的主频为50MHz,两个时钟周期组成一个机器周期,平均三个
机器周完成一条指令,则它的机器周期为(1) ns,平均运算速度接近为(2) MIPS.
(1)A. 10 B.20
C. 40
D.100
(2)A. 2 B.3
C.8
D.15。