集成电路实训报告

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

目录
一、版图设计流程
二、设计要求
三、原理图设计与绘制
四、原理图仿真
五、版图设计
六、DRC验证
七、实训心得体会
一、版图设计流程:
二、设计要求:
(说明:A,B是输入脉冲,CP是控制信号,即输出)当CP是高电平时,Y截止;当CP是低电平时,Y=A+B)
三、原理图设计与绘制:
1、启动程序。

双击VMW ARE软件,打开终端,在界面上输入icfb, 然后回车,进入软件工作区域;
2、新建库文件。

在icfb-log界面上:file/new/library,设置库名,不需要
技术文件;
3、新建原理图。

File/new/cellview/creat new file 窗口:设置library name,cell name,view name,tool:compose schematic.然后点击确认;
4、输入原理图。

(1)格点设置.options/display/grid control/dots,分别设置minor
spacing ,major spacing,width,length;
(2)象限选择。

鼠标左键点击一下当前页面即可选择输入原理图所在象限。

通过上下左右键可以调整当前象限状态;
(3)输入:Add/instance/browse
从library/analoglib,category/everying,cell/nmos,view/symbol,回到原理图输入界面,单击左键即出现nmos晶体管。

循环操作,将所需器件一一选择并放好。

输入信号引脚用pin按钮,在引脚上加标号时,用wire name按钮;
(4)编辑元器件。

a、电源VCC.add/instance/Vdc,输入以后定义直流电压为5V,并将Vdc接地和电源;
b、输入信号。

DC V oltage:5V,自己设定Pulse time,Period time.要求输入信号A,B和控制信号CP的脉冲要使输出端Y的现象明显才行;
c、晶体管。

如NPN,将其定义为nvn,并定义长和宽。

(5)连线要美观,整齐;
(6)保存。

输入后的原理图如下图(a)所示。

(a)
四、原理图仿真:
在原理图输入界面进行仿真操作。

Tools/Analog Enviroment:
1、set up——Model libraries——spectre 2——browse——
CSMC05MC——Models——res.va.va——ok——add,模型添加
成功;在用类似的方法将s05mixddst02v12.scs模型也添加上
去;
2、Analyses——choose——stop time(选择合适的时间)——ok;
3、Outputs——To be plotted——select on schematic——单击输入
输出端口——回到Analog design Enviroment界面上,单击
仿真按钮netlist and run,即可出现仿真波形图。

仿真后的波形
图如图(b)所示。

(b)
五、版图设计:
1、版图绘制图层:
TB:N-well TO: active GT: Poly SN: N+ implant SP: P+ implant W1: contact W2: Via A1: Metal A2: Metal A3: Metal3
2、版图绘制:先选择图层选项,在单击绘图按钮即可。

在版图设计界面起点先左击,再终点左击一次。

3、绘图要求:(以下所指的是最小距离)
N阱宽度4.0uM;制作MOS管有源区的宽度1.8uM;有源区之间的间距1.8uM;N阱至N阱外N+有源区间距8.5uM;N阱至阱外P+有源区间距2.0uM;多晶宽度0.5uM;多晶间距0.4uM;P+注入包围
有源区 1.0uM;P+注入至P+注入间距0.8uM ;N+注入包围有源区1.0uM;N+注入至N+注入间距0.8uM;接触孔大小0.5*0.5uM;接触孔间距0.5uM;有源区对有源区接触孔的覆盖0.8uM。

绘制好的版图如下图(c)所示:
(c)
六、DRC验证:
Verify/DRC,(注意:应确保在验证的库里要存在CSMC05MC文件。

)如果绘图时涂层间距不符合上述要求,则涂层的边缘就会闪烁。

调整涂层间距,直至再次进行DRC验证时不涂层边缘不闪烁即可。

七、心得体会:
通过对这门课近两个星期的学习,我的心得体会是:
1、绘制原理图时,一定要对器件进行正确定义、标注,否则检查时
将出现错;
2、原理图仿真时,务必细心,不能缺步骤,否则仿真失败;
3、要画好一张版图,必须熟悉各器件的基本结构及工作原理,而且
要严格按照绘图要求,要细心,否则验证时将会出错;
4、版图设计时方法有多种,但原理是一样的,这不仅使我们学到了
知识,而且还开发了我们的智力;
5、半导体是一门很有技术含量的学科,我们仅近两周的学习是不够
的,我们学到的只是一点皮毛而已,如果以后想从在这方面发展,还得学精学通。

相关文档
最新文档