电子技术基础补考试题

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

数字电子技术基础补考考试试卷 卷面满分100分,答题时间60分钟。

一、填空题:(每题3分,共24分) 1、基本逻辑运算有: 、 和 运算。

2、触发器根据逻辑功能的不同,可分为___________、___________、___________、___________、___________等。

3.将2004个“1”异或起来得到的结果是 。

4. 时序逻辑电路一般由 和 两分组成。

5. 十进制数(56)10转换为二进制数为 和十六进制数为 。

6. 串行进位加法器的缺点是 ,想速度高时应采用 加法器。

7. 多谐振荡器是一种波形 电路,它没有稳态,只有两个 。

8. 用6个D 触发器设计一个计数器,则该计数器的最大模值M= 。

二、选择题(每题3分共15分) 1.已知A B A B B A Y +++=,下列结果正确的是( ) A: Y =A B .Y=B c .A B Y += D .Y=1 2.已知A=(10.25)10(下标表示进制),下列结果正确的是( ) A . A=(1010.01)2 B .A=(1010.1)2 c . A=(12.01)2 D .A=(0110.1)2 3.下列说法不正确的是( ) A .当高电平表示逻辑0、低电平表示逻辑1时称为正逻辑 B .三态门输出端有可能出现三种状态(高阻态、高电平、低电平) C .OC 门输出端直接连接可以实现正逻辑的线与运算 D .集电极开路的门称为OC 门 4.以下错误的是( ) A .数字比较器可以比较数字大小 B . 半加器可实现两个一位二进制数相加 c .编码器可分为普通全加器和优先编码器 D .上面描述至少有一个不正确 5.下列描述不正确的是( ) A .触发器具有两种状态,当Q=1时触发器处于1态B .时序电路必然存在状态循环 C .异步时序电路的响应速度要比同步时序电路的响应速度慢 D .主从JK 触发器具有一次变化现象 三.判断题(每题2分共18分) 1.TTL 输出端为低电平时带拉电流的能力为5mA ( ) 2.TTL 、CMOS 门中未使用的输入端均可悬空( ) 3.当决定事件发生的所有条件中任一个(或几个)条件成立时,这件事件就会发生,这种因果关系称为与运算。

( ) 4.将代码状态的特点含义“翻译”出来的过程称为译码。

实现译码操作的电路称为译码器。

( ) 5.设计一个3进制计数器可用2个触发器实现( ) 6.移位寄存器除了可以用来存入数码外,还可以利用它的移存规律在一定的范围内构成任意模值n 的计数器。

所以又称为移存型计数器( 2 ) 7. 判断时序逻辑电路能否自启动可通过判断该电路是否存在有效循环来实现( )
8. 施密特触发器电路具有两个稳态,而多谐振荡器电路没有稳态( )
9. DRAM 需要定期刷新,因此,在微型计算机中不如SRAM 应用广泛( )
四、证明、分析画图综合题:(共43分)
1.(12分)证明逻辑函数式相等:()()BC D D B C AD B B D ++++=+
2.(12分)试画出下列触发器的输出波形 (设触发器的初态为0)。

3.试分析如图3所示的组合逻辑电路。

(19分)
1). 写出输出逻辑表达式;
2). 化为最简与或式;
3). 列出真值表;
4). 说明逻辑功能。

相关文档
最新文档