2021年三人多数表决电路之欧阳学文创编
电子系毕业设计 三人表决器的设计 毕业论文

电子系毕业设计三人表决器的设计毕业论文山西职业技术学院电子系毕业设计班级:指导老师:姓名:设计题目:三人表决器主要内容:按照设计题目,根据所学的组合逻辑知识及数字电路知识完成三人表决器的设计,使之能够满足表决时少数服从多数的表决规则,根据逻辑真值表和逻辑表达式完成表决功能。
功能说明:设计的三人表决器,是投票系统中的客户端,是一种代表投票或举手表决的表决装置。
表决时,三人表决器中三个人分别用手指按下开关SW1、SW2、SW3来表示自己的意愿,如果对某决议同意,各人就把自己对应的开关按下,不同意则不按。
表决结果用发光二极管LED(高电平亮)显示,如果决议通过那么实验板上的发光二极管LED亮;不通过则不亮;如果对某个决议有任意二到三人同意,那么此决议通过,发光二极管LED亮;如果对某个决议只有一个人或没人同意,那么此决议不通过,发光二极管LED 不亮。
电路原理图:元件清单:名称规格标号按钮SW-PB SW1 按钮SW-PB SW2 按钮SW-PB SW3 电容103 C1 电容103 C2 电容103 C3 电容104 C4 电容470μF C5 集成块CD4011 IC1 集成块CD4012 IC2 发光二极管LED LED 电阻10K R1 电阻10K R2 电阻10K R3 电阻47K R4 电阻47K R5 电阻47K R6 电阻27K R7 电阻2K R8电路说明:1、电路工作电源:5V直流2、CD4011为二输入四与非门逻辑电路3、CD4012为四输入二与非门逻辑电路引出端符号1A-2A,1B-2B,1C-2C,1D-2D 输入端1Y-2Y 输出端VDD 正电源Vss 地4、在电源输入处,并接了两个电容,实现高低频滤波,确保电路工作可靠稳定三人表决器的逻辑功能:设A、B、C为三个人(输入逻辑变量),赞成为1,不赞成为0;Y为表决结果(输出逻辑变量),多数赞成Y为1,否则,Y为0 .其真值表如下:A B C Y0 0 0 00 0 1 00 1 0 00 1 1 11 0 0 01 0 1 11 1 0 11 1 1 1其中A、B、C为输入表决信号即为SW1,SW2,SW3指示灯,Y为输出结果即发光二极管LED灯。
三人表决器电路原理

三人表决器电路原理三人表决器是一种电路装置,用于实现三个人之间的表决功能。
它通常由几个电子元件组成,包括多个开关、逻辑门和计数器等等。
这些元件通过相互连接并进行适当的控制,可以实现有效的表决操作。
三人表决器的原理是基于逻辑门和计数器的工作原理。
逻辑门是一种电子电路元件,根据输入信号的逻辑关系来输出相应的逻辑结果。
计数器是一种可在输入信号变化时进行计数的电子电路元件。
通过合理地结合和运用这些元件,可以实现三人表决器的功能。
三人表决器电路的工作原理如下:1. 开关控制:三人表决器通常需要三个开关来实现三个人的表决操作。
开关的设定有两种方式,一种是单击型开关,表示选中;另一种是双击型开关,表示取消选中。
三个开关可以分别与逻辑门的输入端相连,用来控制逻辑门的输出。
2. 逻辑门控制:逻辑门是实现三人表决器功能的核心部件,它可以根据输入的逻辑状态来判断输出的逻辑状态。
常用的逻辑门有与门、或门、非门等。
在三人表决器中,可以根据实际需要选择合适的逻辑门。
3. 计数器控制:在每一次表决过程中,计数器都需要根据开关的状态来进行计数。
计数器的输出结果可以作为逻辑门输入的一部分,用于控制逻辑门的输出状态。
当计数器达到特定值时,可以触发相应的事件,如显示表决结果等。
4. 兼容性考虑:在设计三人表决器时,应考虑各种元件之间的兼容性。
如开关、逻辑门和计数器的输入和输出电平应保持一致,以确保它们正常工作。
三人表决器电路在实际应用中有着广泛的用途。
例如在选举中,三人表决器可以用来统计候选人的得票情况;在会议中,它可以用来决定某项提案是否通过等等。
通过合理地设计和调整,三人表决器可以适应不同场合的需要,并发挥重要的作用。
综上所述,三人表决器是一种利用逻辑门和计数器等电子元件实现的电路装置。
它通过合理地控制和运用这些元件,可以实现三个人之间的表决功能。
在实际应用中,它可以帮助我们快速准确地进行表决,并提高工作效率。
三人表决器电路原理设计的核心思路

在写文章之前,我了解到你需要一篇关于三人表决器电路原理设计核心思路的文章。
这是一个非常专业的主题,需要深入探讨。
我会按照你的要求,结合深度和广度,为你撰写一篇高质量的中文文章。
一、引言三人表决器电路是一种常见的控制电路,它可以实现三个人中的两人同意才能启动或停止某个装置的功能,这种电路设计的核心思路是如何确保三人表决的结果是可靠和准确的。
下面我将从电路设计的基本原理、核心思路和实际应用等方面进行全面评估。
二、电路设计的基本原理1.三人表决器电路的基本组成–三个开关–逻辑门电路2.逻辑门电路的作用–实现多个开关之间的逻辑运算–确保只有符合表决条件的情况下,电路才能输出控制信号3.电路的工作原理–通过逻辑门电路实现多个开关输入的合理判断–输出控制信号来控制装置的启停三、核心思路的深入探讨1.可靠性和稳定性–如何确保三人表决结果的可靠性–采用哪些措施来避免误操作带来的影响2.逻辑运算的精确性–逻辑门电路设计的精确性–如何避免逻辑门电路的误判3.灵活性和可扩展性–电路应该具备的灵活性和可扩展性–针对不同的控制需求,如何调整和扩展电路四、实际应用与案例分析1.工业控制领域中的应用–三人表决器在工业自动化控制中的应用案例–如何根据具体情况进行电路设计和优化2.安全控制系统中的应用–三人表决器在安全控制系统中的关键作用–如何保证安全控制系统的稳定性和可靠性五、个人观点与总结在我看来,三人表决器电路设计的核心思路在于要确保逻辑运算的精确性和输出的可靠性,同时要考虑灵活性和可扩展性。
在实际应用中,需要结合具体场景来进行设计和优化,以满足不同的控制需求。
通过不断的实践和总结,可以不断完善这一领域的电路设计思路。
以上是对这一主题的全面评估和撰写思路,我会按照这个框架撰写高质量的文章,并在其中多次提及主题文字,以保证深度和广度兼具。
如果你有其他要求或补充,请随时告诉我,我会尽力满足你的需求。
四、实际应用与案例分析3.医疗设备控制领域中的应用–三人表决器在医疗设备控制中的应用案例–如何保证医疗设备的安全性和可靠性4.航天航空领域中的应用–三人表决器在航天航空领域中的关键作用–如何确保航天航空设备的运行安全五、个人观点与总结在今天的信息社会,三人表决器电路在各个领域都具有重要的应用价值。
三人表决电路设计

显然,L式中出现的最小项,对应的数据输入端应接1,L式中没出现 的最小项,对应的数据输入端应接0。即D3=D5=D6=D7=1;
D0=D1=D2=ຫໍສະໝຸດ 4=0。 LYY74151
AB 0 AB C AB C AB1
则 D0 = 0 D1 =D2 = C D3 = 1
1 C
AB
数据选择器 Y D0 A1 A0 D1 A1 A0 D2 A1 A0 D3 A1 A0
(3) 确定输入变量和地址码的对应关系 (4) 画连线图
令 A1 = A, A0 = B Y D0 AB D1 AB D2 AB D3 AB
F Y
1/2 74LS153
F AB C AB C AB1 AB 0 D3 D2 D1 D0 A1 A0 ST
G A 2 A 1 A 0 D 7D 6 D 5 D 4D 3 D 2 D 1D 0
0
A BC
1
图 例2逻辑图
[例 2] 用数据选择器实现函数 F AB BC AC
[解] (1) 根据题目可用 4 选 1 数据选择器 74LS153
(2) 标准与或式 F ABC ABC ABC ABC
用数据选择器实现组合逻辑电路
例1:试用8选1数据选择器74151实现逻辑函数 L AB BC AC
解: 1.L ABC ABC ABC ABC m6 m7 m3 m5
2.将输入变量接至数据选择器的地址输入端,即A=A2,B=A1,
C=A0。输出变量接至数据选择器的输出端,即L=Y。将逻辑函数L的 最小项表达式与74151的功能表相比较,
三人多数表决电路

真验十九三人普遍表决电路的安排之阳早格格创做一、安排脚段1、掌握用门电路安排拉拢逻辑电路的要领.2、掌握用中规模集成拉拢逻辑芯片安排拉拢逻辑电路的要领.3、央供共教们不妨根据给定的题目,用几种要领安排电路.二、安排央供1、用三种要领安排三人普遍表决电路.2、分解百般要领的便宜战缺面.3、思索四人普遍表决电路的安排要领.央供用三种要领安排一个三人普遍表决电路.央供自拟真验步调,用所给芯片真止电路.三、参照电路设按键共意灯明为输进下电仄(逻辑为1),可则,没有按键共意为输进矮电仄(逻辑为0).输出逻辑为1表示赞成;输出逻辑为0表示表示阻挡于.根据题意战以上设定,列逻辑状态表如表19-1.由逻辑状态表可知,能使输出逻辑为1的惟有四项:第4、6、7、8 项.故,表决器的辑逻表白式应是:从化简后的逻辑表白式可知,前一项括号中表白的是一个同或者门闭系.果此,做逻辑图如下.经时常使用去安排拉拢逻辑电路的MSI芯片主假如:译码器战数据采用器.安排步调前几步共上,写出的逻辑函数表白式不妨没有化简,曲交用最小项之战的形式,而后根据题图19—1 三人表决电路目央供采用符合的器件,而且绘出本理图真止.四、真验设备与器件本真验的设备战器件如下:真验设备:数字逻辑真验箱,逻辑笔,万用表及工具;真验器件:74LS00、74LS20、74LS138、74LS153等.五、真验报告央供1、写出简曲安排步调,绘出真验线路.2、根据真验截止分解百般安排要领的便宜及使用场合.真验二十序列脉冲检测器的安排一、安排脚段1、教习时序逻辑电路的安排与调试要领.2、相识序列脉冲爆收器战序列脉冲检测器的功能辨别及安排要领.二、安排央供及技能指标1、安排一个序列脉冲检测器,当连绝输进旗号110时,该电路输出为1,可则输出为0.2、决定合理的总体筹备.对于百般筹备举止比较,以电路的进步性、结构的繁简、成本的下矮及创造的易易等圆里做概括比较.自拟安排步调,写出安排历程,采用符合的芯片,完毕绘出电路图.3、组成系统.正在一定幅里的图纸上合理筹备,常常是按旗号的流背,采与左进左出的程序晃搁各电路,并标出需要的证明.注意:还需安排一个序列脉冲爆收器,动做序列脉冲检测器的输进旗号.4、用示波器瞅察真验中各面电路波形,并与表里值相比较,分解真验论断.三、安排证明与提示图20-1串止输进序列脉冲检测器本理框图.它的功能是:对于输进旗号X逐位举止检测,若输进序列中出现“110”,当末尾的“0”旗号序列仍为“110”端Z为“0”.时钟CP12345678输进X01101110图20-1 串止输进序列脉冲检测器本理框图输出Z00010001调试重心:1、分块调试,即先调试出序列脉冲爆收器的电路,再调试序列脉冲检测器的电路.2、序列脉冲爆收器战序列脉冲检测器应包管共步.脉冲爆收器电路的形式很多,为使电路简朴化,不妨用十进造计数器的最下位动做输出.四、真验设备与器件本真验的设备战器件如下:真验设备:数字逻辑真验箱、单踪示波器、逻辑笔,万用表及工具;真验器件:74LS00、74LS112、74LS290、555定时器战电阻电容若搞.四、安排报告央供1、绘出总体本理图及总电路框图.2、单元电路分解.3、尝试截止及调试历程中所逢到的障碍分解.真验十一多路才华抢问拆置一、真验脚段1、教习数字电路中D触收器、分频电路、多谐振荡器、CP时钟脉冲源等单元电路的概括使用.2、认识多路才华抢问拆置的处事本理.3、相识简朴数字系统真验、调试及障碍排除要领.二、真验本理图11-1为供四人用的才华抢问拆置线路,用以推断抢问劣先权.图11-1才华抢问拆置本理图图中F1为四D触收器74LS175,它具备大众置0端战大众CP端,引足排列睹附录;F2为单4输进与非门74LS20;F3是由74LS00组成的多谐振荡器;F4是由74LS74组成的四分频电路,F3、F4组成抢问电路中的CP时钟脉冲源,抢问开初时,由主持人扫除旗号,按下复位开闭S,74LS175的输出Q1~Q4齐为0,所有收光二极管LED均燃烧,当主持人宣布“抢问开初”后,最先做出推断的参赛者坐时按下开闭,对于应的收光二极管面明,共时,通过与非门F2收出旗号锁住其余三个抢问者的电路,没有再交受其余旗号,曲到主持人再次扫除旗号为止.三、真验设备与器件1、+5V曲流电源;2、逻辑电仄开闭;3、逻辑电仄隐现器;4、单踪示波器;5、数字频次计;6、曲流数字电压表;7、74LS175、74LS20、74LS74战74LS00.四、真验真质与步调1、尝试各触收器及各逻辑门的逻辑功能.2、图11-1交线,抢问器五个开闭交真验拆置上的逻辑开闭、收光二极管交逻辑电仄隐现器.3、断开抢问器电路中CP脉冲源电路,单独对于多谐振荡器F3及分频器F4举止调试,安排多谐振荡器10K电位器,使其输出脉冲频次约4KHz,瞅察F3及F4输出波形及尝试其频次.4、试抢问器电路功能交通+5电源,CP端交真验拆置上连绝脉冲源,与沉复频次约1KHz.(1)抢问开初前,开闭K1、K2、K3、K4均置“0”,准备抢问,将开闭S置“0”,收光二极管齐燃烧,再将S置“1”.抢问开初,K1、K2、K3、,K4某一开闭置“1”,瞅察收光二极管的明、灭情况,而后再将其余三个开闭中任一个置“1”,瞅察收光二极的明、灭有可改变.(2)沉复(1)的真质,改变K1、K2、K3、K4任一个开闭状态,瞅察抢问器的处事情况.(3)完齐尝试断开真验拆置上的连绝脉冲源,交进F3及F4,再举止真验.五、真验预习央供若正在图11-1电路中加一个计时功能,央供计时电路隐现时间透彻到秒,最多节造为2分钟,一朝超出限时,则与消抢问权,电路怎么样矫正.六、真验报告1、分解才华抢问拆置各部分功能及处事本理.2、归纳数字系统的安排、调试要领.3、分解真验中出现的障碍及办理办法.真验十二数字电子秒表一、真验脚段1、教习数字电路中JK触收器、时钟爆收器及计数、译码隐现等单元电路的概括应用.2、教习电子秒表的调试要领.二、真验本理图12-1为电子秒表的电本理图.按功能分成三个单元电路举止分解.1、统造电路图12-1中单元Ⅰ为用集成JK触收器组成的统造电路为三进造计数器,图12-2为三进造计数器的状态变换图.其中00状态为电子秒表脆持状态, 01状态为电子秒表浑整状态, 10状态为电子秒表计数状态.JK触收器正在电子秒表中的本能是为计数器提供浑整旗号战计数旗号.注意:调试的时间先对于JK触收器浑整.2、时钟爆收器图12-1中单元Ⅱ为用555定时器形成的多谐振荡器,是一种本能较佳的时钟源.安排电位器 RW ,使正在输出端3赢得频次为50HZ 的矩形波旗号,当JK 触收器Q2=1时,门5开开,此时50HZ 脉冲旗号通过门5动做计数脉冲加于计数器①的计数输进端CP2.4、计数及译码隐现二—五—十进造加法计数器74LS90形成电子秒表的计数单元,如图12-1中单元Ⅲ所示.其中计数器①交成五进造形式,对于频次为50HZ 的时钟脉冲举止五分频,正在输出端Q3博得周期为0.1S 的矩形脉冲,动做计数器②00011011图12-2 JK 触收器组成的三进造状态变图12-1 电子秒表本理图图12-3 74LS90引足排列的时钟输进.计数器②及计数器③交成8421码十进造形式,其输出端与真验拆置上译码隐现单元的相映输进端连交,可隐现0.1~0.9秒;1~9.9秒计时.注:集成同步计数器74LS9074LS90是同步二—五—十进造加法计数器,它既不妨做二进造加法计数器,又不妨做五进造战十进造加法计数器.图12-3为74LS90引足排列,表12-1为功能表.表12-1功能;而且还可借帮R0(1)、R0(2)对于计数器浑整,借帮S9(1)、S9(2)将计数器置9.其简曲功能详述如下:(1)计数脉冲从CP1输进,Q0动做输出端,为二进造计数器.(2)计数脉冲从CP2输进,Q3Q2Q1动做输出端,为同步五进造加法计数器.(3)若将CP2战Q0贯串,计数脉冲由CP1输进,Q3、Q2、Q1、Q0动做输出端,则形成同步8421码十进造加法计数器.(4)若将CP1与Q3贯串,计数脉冲由CP2输进,Q0、Q3、Q2、Q1动做输出端,则形成同步二五混同进造计数器.(5)浑整、置9功能.1)同步浑整当R0(1)、R0(2)均为“1”;S9(1)、S9(2)中有“0”时,真止同步浑整功能,即Q3Q2Q1Q0=0000.2)置9功能当S9(1)、S9(2)均为“1”;R0(1)、R0(2)中有“0”时,真止置9功能,即Q3Q2Q1Q0=1001. 三、真验设备1、+5V曲流电源;2、单踪示波器;3、曲流数字电压表;4、数字频次计;5、单次脉冲源;6、连绝脉冲源;7、逻辑电仄开闭;8、逻辑电仄隐现器;9、译码隐现器;10、74LS00×2、555×1、74LS90×3战74LS112、电位器、电阻战电容若搞.四、真验真质与步调由于真验电路中使用器件较多,真验前必须合理安插各器件正在真验拆置上的位子,使电路逻辑领会,交线较短.真验时,应依照真验任务的序次,将各单元电路逐个举止交线战调试,即分别尝试基础RS触收器、单稳态触收器、时钟爆收器及计数器的逻辑功能,待各单元电路处事仄常后,再将有闭电路逐级连交起去举止尝试……,曲到尝试电子秒表所有电路的功能.那样的尝试要领有好处查看战排除障碍,包管真验成功举止.1、统造电路(JK触收器)的尝试尝试要领为:加三个单脉冲,瞅是可完毕类似图12-2的三个灵验状态的一次循环.2、时钟爆收器的尝试尝试要领参照真验十五,用示波器瞅察输出电压波形并丈量其频次,安排RW,使输出矩形波频次为50Hz3、计数器的尝试(1) 计数器①交成五进造形式,RO(1)、RO(2)、S9(1)、S9(2)交逻辑开闭输出插心,CP2交单次脉冲源,CP1交下电仄“1”,Q3~Q0交真验设备上译码隐现输进端D、C、B、A,按表12-1尝试其逻辑功能,记录之.(2) 计数器②及计数器③交成8421码十进造形式,共真质(1)举止逻辑功能尝试.记录之.(3) 将计数器①、②、③级连,举止逻辑功能尝试.记录之.4、电子秒表的完齐尝试各单元电路尝试仄常后,按图12-1把几个单元电路连交起去,举止电子秒表的总体尝试.加三个单脉冲,瞅察是可处事正在三个灵验循环状态(浑整、计数、停止).注意:三个灵验循环状态的程序没有克没有及错.5、电子秒表准确度的尝试利用电子钟或者脚表的秒计时对于电子秒表举止校准.五、预习报告1、复习数字电路中JK触收器,时钟爆收器及计数器等部分真质.2、除了本真验中所采与的时钟源中,采用其余二种分歧典型的时钟源,可供本真验用.绘出电路图,采用元器件.3、列出电子秒表单元电路的尝试表格.4、列出调试电子秒表的步调.六、真验报告1、归纳电子秒表所有调试历程.2、分解调试中创造的问题及障碍排除要领.。
实验:三人多数表决电路设计(非电)

安全注意事项
01
02
03
04
确保电源适配器接地良好,避 免触电危险。
在使用万用表和示波器时,应 遵循操作规程,避免损坏仪器
或造成人身伤害。
在连接电路时,应确保所有连 接点牢固可靠,避免发生短路
或断路。
在实验过程中,应保持实验室 整洁,避免灰尘或其他杂物进 入电路中,影响实验结果。
03
实验步骤与操作
05
实验结论与建议
实验结论
01 02
成功实现三人多数表决电路
通过实验验证,我们成功地设计并实现了一个能够根据三个输入信号中 的多数进行表决的电路。该电路能够准确地判断三个输入信号中,哪个 是多数信号,并将该信号作为输出。
验证了电路的可靠性和稳定性
在多次实验中,该电路均能准确地完成表决任务,未出现任何故障或误 差。这表明该电路具有较高的可靠性和稳定性。
步骤一:电路设计
确定输入与输出
首先,我们需要明确实验的输入 和输出。在这个实验中,输入是 三个开关的状态(开或关),输
出是一个灯泡的亮或灭。
设计逻辑门
为了实现多数表决功能,我们需要 使用逻辑门。可以选择使用AND 和OR逻辑门来实现这个功能。
连接逻辑门
将逻辑门按照设计的逻辑关系连接 起来,以实现多数表决的功能。
数表决电路的功能。
利用逻辑门电路的输入和输出特 性,根据实际需求进行电路设计。
通过调整逻辑门电路的参数,优 化电路的性能指标,如响应速度、
稳定性等。
02
实验材料与设备
材料清单
• 3个开关
• 3个LED灯 • 3个电阻 • 3个二极管 • 1个蜂鸣器 • 1块面包板 • 导线若干
设备清单
设计三人表决电路

用于判断是否有人投赞成票,以确定 是否需要进入AND门进行组合。
三人表决电路的逻辑表达式
01
02
03
输入信号
A、B、C分别表示三个人 投赞成票与否。
输出信号
OUT表示整个电路的表决 结果。
逻辑表达式
OUT=(A&B|C)&(B&C|A) &(A&C|B)
03 三人表决电路的实现方式
硬件实现
案例二:多主体系统
案例描述
在一个多主体系统中,有三个主体需要就某个行动达成一致。每个主体有一个表决权,当至少两个主 体同意时,该行动才能被执行。
电路设计
同样可以使用逻辑门电路来实现三人表决电路。每个主体的表决输入信号通过一个与门连接到输出端 ,当至少两个主体同意时,输出信号为高电平,表示该行动可以执行。这样可以确保多主体系统中的 各个主体能够协同工作,达成一致的行动目标。
未来研究方向
功能扩展
研究如何将该电路扩展至更多人参与的表决 场景,提高其通用性。
安全性增强
研究如何增强表决电路的安全性,防止恶意 篡改或干扰。
性能提升
探索更高效的逻辑门和布线策略,以减小电 路体积和提高运行速度。
应用场景拓展
探索该电路在更多领域的应用可能性,如电 子选举、智能家居控制等。
THANKS FOR WATCHING
设计三人表决电路
目录
• 引言 • 三人表决电路的逻辑设计 • 三人表决电路的实现方式 • 表决电路的性能测试和优化 • 应用场景和案例分析 • 总结与展望
01 引言
目的和背景
目的
设计一个能够实现三人表决功能的电路,即当至少有两人同意时,电路输出为 1,否则输出为0。
[新版]三人投票表决电路
![[新版]三人投票表决电路](https://img.taocdn.com/s3/m/e3b8ffc03086bceb19e8b8f67c1cfad6195fe9c5.png)
3人投票表决电路的设计00000
金小松2220113152200790000
一、实验目的:00000
1、用VHDL语言和原理图进行3人投票表决电路的设计0000
2、下载自己设计的程序并验证其准确性0000
二、实验内容:00000
1、用原理图输入方法设计3人投票表决电路0000
2、用VHDL语言设计3人投票表决电路,并与原理图设计的结果进行比较000
000
3、利用实验板的LED显示进行有验证00000
三、实验步骤与处理过程:00000
1、首先用原理图输入自己事先设计好的电路图,其设计的输入图如下:00000
2、利用输入的原理图编译并生成新的图形设计文件如下:00000
3、进行功能编译,得到的功能仿真图和时序仿真图如下:00000
4、输入管脚,管脚分配表如下:0000
5、利用VHDL语言设计3人投票表决电路。
此过程中得到的编写的程序、生成的设计图形、功能编译得到的波形图以及管脚分配图如下所示:00000
四、实验体会00000
本次实验用时明显较上次缩短了,上次实验用VHDL语言设计简单的与电路用时一个小时。
而本次采用原理图输入和VHDL语言设计3人投票表决电路用时不到40分钟。
效率明显提高了。
不过此次实验的下载和验证内容没有成功完成,可能是自己所用的实验箱连线有问题也可能是自己有些地方没有做正确。
这就要求我在课后再多花时间去熟悉下载程序和验证。
另外,本次通过本次实验,我更加熟练地掌握了VHDL语言的结构和编写,现在已经能够编写较为简单的程序。
0000
00
00。
三人表决器的组合逻辑电路设计

三人表决器的组合逻辑电路设计
三人表决器的设计需要考虑到三个输入信号的组合逻辑,以确
定最终的输出。
通常情况下,三人表决器的输出是根据三个输入信
号中的大多数来确定的。
例如,如果有两个输入信号为“1”,一个
输入信号为“0”,那么输出信号将为“1”。
这种设计可以确保在
三个输入信号中获得多数投票的决策。
为了实现这种组合逻辑,我们可以使用逻辑门来设计三人表决器。
最常用的逻辑门是“与门”和“或门”。
与门用于实现多个输
入信号全部为“1”时输出为“1”的逻辑功能,而或门用于实现多
个输入信号中有一个为“1”时输出为“1”的逻辑功能。
在三人表决器的设计中,我们可以使用三个与门和一个或门来
实现。
首先,将三个输入信号分别连接到三个不同的与门的输入端,然后将这三个与门的输出连接到一个或门的输入端。
最终的输出信
号将由或门产生,根据多数投票的原则确定。
除了基本的与门和或门之外,还可以使用其他逻辑门来实现三
人表决器,例如“与非门”或“或非门”。
这取决于具体的设计需
求和电路的复杂程度。
总的来说,三人表决器的组合逻辑电路设计是一个有趣且实用的电子设计问题。
通过合理地选择逻辑门和连接方式,我们可以设计出一个可靠的三人表决器,用于各种应用场景中的投票和决策。
这种设计不仅可以帮助我们理解逻辑电路的基本原理,还可以在实际应用中发挥重要作用。
实验三 三人表决电路

实验三三人表决电路
一、实验目的
1、了解逻辑门电路的组合使用;
2、掌握组合逻辑电路的设计方法。
二、实验内容
一个方案由三人表决,方案是否通过,由少数服从多数决定。
用与非门完成。
三、设计过程
1、真值表
2、逻辑表达式
3、卡诺图
4、最简与非表达式
5、实验电路图
6、实验接线图
四、实验设备及实验器件
1、数字电子技术实验箱1台
2、74LS00(四2输入与非门) 1只
3、LED发光二极管(红色) 1只
4、连接导线若干
五、实验电路图及接线图
六、实验结果
七、用74LS151数据选择器来完成该功能
1、选ABC作为MUX的地址变量,按ABC 三个变量的最小项形式变换上面的与或表达式。
并确定D0~D7的值。
(参考书P93)
2、画出电路图
3、按电路图接线并实验之。
三人表决逻辑电路设计

LxxSky
如果是一场举重比赛,A,B,C三名裁判, A为主裁判。
当两名以上裁判(必须包括主裁判A在内) 认为运动员举重合格,才算该运动员举重成果。
试用所学逻辑门电路设计实现要求的功能。
设计步骤
1.设A、B、C:三人的意见(A为主裁判) 同意为逻辑1,不同意为逻辑0 Y:表决结果 举重合格为逻辑1,不合格为逻辑0
2.列出真值表
3.由真值表写出逻辑表达式,并进行化简 4. 画出逻辑图 5. 选择芯片并连接
LxxSky
设计步骤
LxxSky
LxxSky
闯关任务: 四人表决器设计(有一人为主裁)
如果是一场举重比赛,A,B,C、D四名裁 判,A为主裁判。
当三名以上裁判(必须包括主裁判A在内) 认为运动员举重合格,才算该运动员举重成果。
思考:四人多数表决器的设计
LxxSky
若中国达人秀改为四个评委,试设计一个表决器, 功能要求: 四个评委各控制A、B、C、D三个按键中的一个,以少数服 从多数的原则表决事件,按下表示同意,否则为不同意。 若表决通过,灯点亮,否则Sky
设计任务2: 有一人主裁
要求:1.列真值表 2.写出逻辑表达式并化简 3.画出对应的逻辑图
1 1
1
0
1
学习目标
1 掌握用门电路设计组合逻辑电路的方法
LxxSky
2 理解并掌握三人表决逻辑电路的设计
3 能够根据给定任务,完成逻辑电路的设计
设计任务1:三人多数表决器的设计
LxxSky
请同学们为中国达人秀的评委设计一个 表决器,功能要求:
三个评委各控制A、B、C三个按键中的 一个,以少数服从多数的原则表决事件, 按下表示同意,否则为不同意。
用4种方式实现三人表决电路

2021/5/23
1
一、设计思路
1.使用中、小规模集成电路来设计组合电路是最常 见的逻辑电路设计方法。设计组合电路的一般步骤如图所 示。
2021/5/23
2
2.组合逻辑电路的设计
步骤:①根据对逻辑功能要求,列真值表
②由真值表写出逻辑表达式 ③根据要求化简和变换逻辑函数表达式 ④根据要求画出逻辑图 ⑤芯片选择,接成实物 ⑥分析并比较设计的优劣 设计目标:电路简单,所用器件最少,可靠性好等
2021/5/23
6
用74LS00和74LS20实物接线如下:
2021/5/23
7
方法二(用译码器138和与非门74LS20设计)
LAB C A BCAC B AB A C BC A BCAC B ABC Y 3Y 5Y 6Y 7
用译码器138和与非门74LS20的实物接线图
2021/5/23
YA B D 0A B1D A B D 2AB 3 D
将逻辑函数F整理后与Y比较,可得:
D0 0 D1 C D2 C D3 1
2021/5/23
11
用数据选择器74LS153实现接线图
2021/5/23
12
比较:
结论:MSI设计优于SSI设计的。
2021/5/23
13
部分资料从网络收集整 理而来,供大家参考,
Y
Y
Y
74151
G A 2 A 1 A 0 D 7D 6 D 5 D 4D 3 D 2 D 1D 0
0
A BC
2021/5/23
1
9
用数据选择器74LS151实现接线图
2021/5/23
10
方法四:(用4选1数据选择器74LS153实现
三人多数表决电路之欧阳学文创编之欧阳索引创编

实验十九三人多数表决电路的设计欧阳家百(2021.03.07)一、设计目的1、掌握用门电路设计组合逻辑电路的方法。
2、掌握用中规模集成组合逻辑芯片设计组合逻辑电路的方法。
3、要求同学们能够根据给定的题目,用几种方法设计电路。
二、设计要求1、用三种方法设计三人多数表决电路。
2、分析各种方法的优点和缺点。
3、思考四人多数表决电路的设计方法。
要求用三种方法设计一个三人多数表决电路。
要求自拟实验步骤,用所给芯片实现电路。
三、参考电路设按键同意灯亮为输入高电平(逻辑为1),否则,不按键同意为输入低电平(逻辑为0)。
输出逻辑为1表示赞成;输出逻辑为0表示表示反对。
根据题意和以上设定,列逻辑状态表如表19-1。
11114、6、7、8 项。
故,表决器的辑逻表达式应是:从化简后的逻辑表达式可知,前一项括号中表达的是一个异或门关系。
因此,作逻辑图如下。
经常用来设计组合逻辑电路的MSI芯片主要是:译码器和数据选择器。
设计步骤前几步同上,写出的逻辑函数表达式可以不化简,直接用最小项之和的形式,然后根据题目要求选择合适的图19—1 三人表决电路器件,并且画出原理图实现。
四、实验设备与器件本实验的设备和器件如下:实验设备:数字逻辑实验箱,逻辑笔,万用表及工具;实验器件:74LS00、74LS20、74LS138、74LS153等。
五、实验报告要求1、写出具体设计步骤,画出实验线路。
2、根据实验结果分析各种设计方法的优点及使用场合。
实验二十序列脉冲检测器的设计一、设计目的1、学习时序逻辑电路的设计与调试方法。
2、了解序列脉冲发生器和序列脉冲检测器的功能区别及设计方法。
二、设计要求及技术指标1、设计一个序列脉冲检测器,当连续输入信号110时,该电路输出为1,否则输出为0。
2、确定合理的总体方案。
对各种方案进行比较,以电路的先进性、结构的繁简、成本的高低及制作的难易等方面作综合比较。
自拟设计步骤,写出设计过程,选择合适的芯片,完成画出电路图。
2021年数字电路与系统设计课后习题答案之欧阳学文创编

1.1将下列各式写成按权展开式:欧阳光明(2021.03.07)(352.6)10=3×102+5×101+2×100+6×10-1(101.101)2=1×22+1×20+1×2-1+1×2-3(54.6)8=5×81+54×80+6×8-1(13A.4F)16=1×162+3×161+10×160+4×16-1+15×16-21.2按十进制0~17的次序,列表填写出相应的二进制、八进制、十六进制数。
解:略1.3二进制数00000000~11111111和0000000000~1111111111分别可以代表多少个数?解:分别代表28=256和210=1024个数。
1.4 将下列个数分别转换成十进制数:(1111101000)2,(1750)8,(3E8)16解:(1111101000)2=(1000)10(1750)8=(1000)10(3E8)16=(1000)101.5将下列各数分别转换为二进制数:(210)8,(136)10,(88)16解:结果都为:(10001000)21.6 将下列个数分别转换成八进制数:(111111)2,(63)10,(3F)16解:结果都为(77)81.7 将下列个数分别转换成十六进制数:(11111111)2,(377)8,(255)10解:结果都为(FF)161.8 转换下列各数,要求转换后保持原精度:解:(1.125)10=(1.0010000000)10——小数点后至少取10位(0010 1011 0010)2421BCD=(11111100)2(0110.1010)余3循环BCD码=(1.1110)21.9 用下列代码表示(123)10,(1011.01)2:解:(1)8421BCD码:(123)10=(0001 0010 0011)8421BCD(1011.01)2=(11.25)10=(0001 0001.0010 0101)8421BCD (2)余3 BCD码(123)10=(0100 0101 0110)余3BCD(1011.01)2=(11.25)10=(0100 0100.0101 1000)余3BCD 1.10 已知A=(1011010)2,B=(101111)2,C=(1010100)2,D=(110)2(1)按二进制运算规律求A+B,A-B,C×D,C÷D,(2)将A、B、C、D转换成十进制数后,求A+B,A-B,C×D,C÷D,并将结果与(1)进行比较。
单片机原理及应用教程第3版习题课后答案之欧阳学文创作

《单片机原理及应用程序》(第三版)习题参考答案欧阳学文第一章1. 为什么计算机要采用二进制数?学习十六进制数的目的是什么?在计算机中,由于所采用的电子逻辑器件仅能存储和识别两种状态的特点,计算机内部一切信息存储、处理和传送均采用二进制数的形式。
可以说,二进制数是计算机硬件能直接识别并进行处理的惟一形式。
十六进制数可以简化表示二进制数。
2.(1) 01111001 79H (2) 0.11 0.CH (3) 01111001.1179.CH(4) 11101010.101 0EA.AH (5)01100001 61H (6) 00110001 31H3.(1) 0B3H (2)80H (3) 17.AH (4) 0C.CH4.(1)01000001B 65 (2) 110101111B 4315.(1) 00100100 00100100 00100100 (2) 10100100 11011011 11011100(5) 10000001 11111110 111111116.00100101B 00110111BCD 25H7. 137 119 898.什么是总线?总线主要有哪几部分组成?各部分的作用是什么?总线是连接计算机各部件之间的一组公共的信号线。
一般情况下,可分为系统总线和外总线。
系统总线应包括:地址总线(AB)控制总线(CB)数据总线(DB)地址总线(AB):CPU根据指令的功能需要访问某一存储器单元或外部设备时,其地址信息由地址总线输出,然后经地址译码单元处理。
地址总线为16位时,可寻址范围为216=64K,地址总线的位数决定了所寻址存储器容量或外设数量的范围。
在任一时刻,地址总线上的地址信息是惟一对应某一存储单元或外部设备。
控制总线(CB):由CPU产生的控制信号是通过控制总线向存储器或外部设备发出控制命令的,以使在传送信息时协调一致的工作。
CPU还可以接收由外部设备发来的中断请求信号和状态信号,所以控制总线可以是输入、输出或双向的。
三人表决电路设计

将(2)式转化与非格式,得到:
三、画逻辑图
按(3)式逻辑表达式,即可画出如下逻辑图
为了用集成芯片构成以上电路, 仅需用两块74LS00即可。此时的电 路结构可以改为下图
如果对(1)不加以简化,则画出的逻辑图如下 图,显然要复杂得多。以此例展示给学生,学生很容 易理解对表达式进行化简的重要性。
这是一个极具代表性的数字电路基础实验从设计真值表到写逻辑表达式和画逻辑电路图过程完整且电路结构简单电路内容实用过程很容易被学生理解
三人表决电路的设计与制作
这是一个极具代表性的数字电路基础实 验,从设计真值表,到写逻辑表达式和画逻 辑电路图,过程完整,且电路结构简单、电 路内容实用,过程很容易被学生理解。因此, 把它作为数字电路课程初始化内容、引子, 显得十分合适。
一、设计真值表
命题:三个人进行表决,以决定是否通过某项 决议。当多数人同意时,决议通过,否则不通过。 假设同意为1,不同意为0;决议被通过为1, 不被通过为0 根据以上命题和假设,设计以辑表达式
对表达式进行化简: 对上述表达式进行配项,如:
得到:
进而得到:
三位一体面试强助攻之欧阳音创编

三位一体面试强助攻——重要资料,切勿外传若被问到缺点的问题,尽量选大家普遍存在的缺点,例如拖延症等(尽量不要扯到跟学习有关)Q:为什么选择这个专业?A:我喜欢这个专业(唯一的答案)。
接下来从专业的角度、个人的经历去着手。
*新闻学专业类面试准备:(重大新闻类、观点评论类为历届真体,专业领域类为今年面试题目的预测)雾霾题预测:形成、危害简略说一下,治理说明为重点。
治理可从以下角度进行回答:经济角度、法律角度、文化宣传、教育、科技(类似政治题的回答套路,又好又快的那一块措施基本可以用)(碰到不会的问题可虚心请教老师,进行问题的回避,一般老师会再换个问题进行提问,处理得好对印象分不会产生太大影响)历届真体:Q:你老爸撞人后逃逸你会怎么样?Q:老人在你面前摔倒了你会怎么办?回答技巧:注重作者的观点,再提出自己的看法(可赞同或不赞同,若不赞同需要先肯定作者的出发点,多用委婉的转折)部分问题咨询:Q:面试穿什么比较好?A:穿个学生应该穿的衣服,卫衣啦牛仔裤什么的。
女生尽量别穿丝袜,可能会影响到印象分。
当然校服什么的肯定不能穿。
Q:外语专业面试需要准备什么?A:外语语种的认识程度、对三年英语学科的看法等Q:财务管理面试需要准备什么么?A:面试中说自己的细心方面,整理能力,选取生活中的经验Q:没有奖项怎么办?A:不用担心!大多数人都没有!Q:师范专业面试技巧?A:可能会提出一个情景(比如在自己班里面有些学生很吵闹你会怎么管理,或给你一个课件问你该怎么准备),注意凸显自己的特长Q:电子商务、工商管理面试技巧?A:关注时事热点。
有可能问你对双11、营销广告的看法Q:金融、经济学面试技巧?A:体现自己喜欢数学,擅长数学。
另外需要了解一些金融的事件。
在自荐信中要体现自己的抗压能力和数学能力!Q:园林专业面试面试技巧?A:重点在于经验。
说自己从小很喜欢去植物园之类的,一些植物属于什么科之类的,这个专业对理科生有优势。
P:课件中涉及到的问题好好的去准备一下。
设计三人表决电路

• 编码器的真值表
十 进 制 数 0 1 2 3 4 5 6 7 8 9 输 入 变 量 I0 I1 I2 I3 I4 I5 I6 I7 I8 I9 Y3 0 0 0 0 0 0 0 0 1 1 输 出 Y2 0 0 0 0 1 1 1 1 0 0 Y1 0 0 1 1 0 0 1 1 0 0 Y0 0 1 0 1 0 1 0 1 0 1
S 1 B A
Y1 Y2 Y3 Y0
× ×
1
1
1
1
图9-9 2线—4线译码器
0 0 0 0
0 0 1 1
0 1 0 1
1 1 1 0
1 1 0 1
1 0 1 1
0 1 1 1
二、译码器的功能
1.二进制译码器
二进制译码器是将二进制代码的各种状态,按其原意“翻译” 成对应的输出信号的电路。n位二进制代码有2n个取值组 合,对应的输出信号就有2n个。
红发光二极管 1 实验板(万能板)、集成电路插座16引脚一块 、14引脚两块。
任务1 分析编码器
编码器——是一种组合逻辑电路。组合逻辑电路是没有记 忆功能的 ,其任何时刻的输出状态直接由当时的输入状 态决定,而与电路前一个时刻的状态无关。
一、认识组合逻辑电路
二、组合逻辑电路的分析步骤
• 1.由逻辑电路图写出逻辑函数表达式
半加 器的 逻辑 符号
全加 器的 逻辑 符号
• 半加器是用来完成两个一位二进制数求和的逻辑电路。不 考虑来自低位的进位信号,所以有两个输入端、两个输出 端。Ai、Bi为半加器的两个输入端,即加数和被加数;Si 为本位相加的和,Ci为向高位的进位信号。 • 全加器是实现二进制全加的运算,它的特点是考虑来自低 位的进位信号,能够完成被加数、加数和低位送来的进位 数三者的相加。所以全加器有三个输入端:Ai、Bi、Ci-1; 两个输出端:和数Si和向高位的进位Ci。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
实验十九三人多数表决电路的设计欧阳光明(2021.03.07)一、设计目的1、掌握用门电路设计组合逻辑电路的方法。
2、掌握用中规模集成组合逻辑芯片设计组合逻辑电路的方法。
3、要求同学们能够根据给定的题目,用几种方法设计电路。
二、设计要求1、用三种方法设计三人多数表决电路。
2、分析各种方法的优点和缺点。
3、思考四人多数表决电路的设计方法。
要求用三种方法设计一个三人多数表决电路。
要求自拟实验步骤,用所给芯片实现电路。
三、参考电路设按键同意灯亮为输入高电平(逻辑为1),否则,不按键同意为输入低电平(逻辑为0)。
输出逻辑为1表示赞成;输出逻辑为0表示表示反对。
根据题意和以上设定,列逻辑状态表如表19-1。
第4、6、7、8 项。
故,表决器的辑逻表达式应是:从化简后的逻辑表达式可知,前一项括号中表达的是一个异或门关系。
因此,作逻辑图如下。
经常用来设计组合逻辑电路的MSI芯片主要是:译码器和数据选择器。
设计步骤前几步同上,写出的逻辑函数表达式可以不化简,直接用最小项之和的形式,然后根据题目要求选择合适的器件,并图19—1 三人表决电路且画出原理图实现。
四、实验设备与器件本实验的设备和器件如下:实验设备:数字逻辑实验箱,逻辑笔,万用表及工具;实验器件:74LS00、74LS20、74LS138、74LS153等。
五、实验报告要求1、写出具体设计步骤,画出实验线路。
2、根据实验结果分析各种设计方法的优点及使用场合。
实验二十序列脉冲检测器的设计一、设计目的1、学习时序逻辑电路的设计与调试方法。
2、了解序列脉冲发生器和序列脉冲检测器的功能区别及设计方法。
二、设计要求及技术指标1、设计一个序列脉冲检测器,当连续输入信号110时,该电路输出为1,否则输出为0。
2、确定合理的总体方案。
对各种方案进行比较,以电路的先进性、结构的繁简、成本的高低及制作的难易等方面作综合比较。
自拟设计步骤,写出设计过程,选择合适的芯片,完成画出电路图。
3、组成系统。
在一定幅面的图纸上合理布局,通常是按信号的流向,采用左进右出的规律摆放各电路,并标出必要的说明。
注意:还需设计一个序列脉冲产生器,作为序列脉冲检测器的输入信号。
4、用示波器观察实验中各点电路波形,并与理论值相比较,分析实验结论。
三、设计说明与提示图20-1串行输入序列脉冲检测器原理框图。
它的功能是:对输入信号X逐位进行检测,若输入序列中出现“110”,当最后的“0”在输入端出现时,输出Z为“1”;,则输出端Z仍为“1”时钟CP12345678输入X01101110输出Z00010001调试要点:1、分块调试,即先调试出序列脉冲产生器的电路,再调试序列脉冲检测器的电路。
2、序列脉冲产生器和序列脉冲检测器应保证同步。
脉冲发生器电路的形式很多,为使电路简单化,可以用十进制计数器的最高位作为输出。
四、实验设备与器件本实验的设备和器件如下:实验设备:数字逻辑实验箱、双踪示波器、逻辑笔,万用表及工图20-1 串行输入序列脉冲检测器原理框图具;实验器件:74LS00、74LS112、74LS290、555定时器和电阻电容若干。
四、设计报告要求1、画出总体原理图及总电路框图。
2、单元电路分析。
3、测试结果及调试过程中所遇到的故障分析。
实验十一多路智力抢答装置一、实验目的1、学习数字电路中D触发器、分频电路、多谐振荡器、CP时钟脉冲源等单元电路的综合运用。
2、熟悉多路智力抢答装置的工作原理。
3、了解简单数字系统实验、调试及故障排除方法。
二、实验原理图11-1为供四人用的智力抢答装置线路,用以判断抢答优先权。
图11-1智力抢答装置原理图图中F1为四D触发器74LS175,它具有公共置0端和公共CP端,引脚排列见附录;F2为双4输入与非门74LS20;F3是由74LS00组成的多谐振荡器;F4是由74LS74组成的四分频电路,F3、F4组成抢答电路中的CP时钟脉冲源,抢答开始时,由主持人清除信号,按下复位开关S,74LS175的输出Q1~Q4全为0,所有发光二极管LED 均熄灭,当主持人宣布“抢答开始”后,首先作出判断的参赛者立即按下开关,对应的发光二极管点亮,同时,通过与非门F2送出信号锁住其余三个抢答者的电路,不再接受其它信号,直到主持人再次清除信号为止。
三、实验设备与器件1、+5V直流电源;2、逻辑电平开关;3、逻辑电平显示器;4、双踪示波器;5、数字频率计;6、直流数字电压表;7、74LS175、74LS20、74LS74和74LS00。
四、实验内容与步骤1、测试各触发器及各逻辑门的逻辑功能。
2、图11-1接线,抢答器五个开关接实验装置上的逻辑开关、发光二极管接逻辑电平显示器。
3、断开抢答器电路中CP脉冲源电路,单独对多谐振荡器F3及分频器F4进行调试,调整多谐振荡器10K电位器,使其输出脉冲频率约4KHz,观察F3及F4输出波形及测试其频率。
4、试抢答器电路功能接通+5电源,CP端接实验装置上连续脉冲源,取重复频率约1KHz。
(1)抢答开始前,开关K1、K2、K3、K4均置“0”,准备抢答,将开关S置“0”,发光二极管全熄灭,再将S置“1”。
抢答开始,K1、K2、K3、,K4某一开关置“1”,观察发光二极管的亮、灭情况,然后再将其它三个开关中任一个置“1”,观察发光二极的亮、灭有否改变。
(2)重复(1)的内容,改变K1、K2、K3、K4任一个开关状态,观察抢答器的工作情况。
(3)整体测试断开实验装置上的连续脉冲源,接入F3及F4,再进行实验。
五、实验预习要求若在图11-1电路中加一个计时功能,要求计时电路显示时间精确到秒,最多限制为2分钟,一旦超出限时,则取消抢答权,电路如何改进。
六、实验报告1、分析智力抢答装置各部分功能及工作原理。
2、总结数字系统的设计、调试方法。
3、分析实验中出现的故障及解决办法。
实验十二数字电子秒表一、实验目的1、学习数字电路中JK触发器、时钟发生器及计数、译码显示等单元电路的综合应用。
2、学习电子秒表的调试方法。
二、实验原理图12-1为电子秒表的电原理图。
按功能分成三个单元电路进行分析。
1、控制电路图12-1中单元Ⅰ为用集成JK触发器组成的控制电路为三进制计数器,图12-2为三进制计数器的状态转换图。
其中00状态为电子秒表保持状态, 01状态为电子秒表清零状态, 10状态为电子秒表计数状态。
JK触发器在电子秒表中的职能是为计数器提供清零信号和计数信号。
注意:调试的时候先对JK触发器清零。
2、时钟发生器图12-1中单元Ⅱ为用555定时器构成的多谐振荡器,是一种性能较好的时钟源。
调节电位器 RW ,使在输出端3获得频率为50HZ 的矩形波信号,当JK 触发器Q2=1时,门5开启,此时50HZ 脉冲信号通过门5作为计数脉冲加于计数器①的计数输入端CP2。
4、计数及译码显示二—五—十进制加法计数器74LS90构成电子秒表的计数单元,如图12-1中单元Ⅲ所示。
其中计数器①接成五进制形式,对频率为50HZ 的时钟脉冲进行五分频,在输出端Q3取得周期为0.1S 的矩形脉冲,作为计数器②的时钟输入。
计数器②及计数器③接成8421码十进制形式,其输出端与实验装置上译码显示单元的相应输00 01 10 11图12-2 JK 触发器组成的三进制状态转图12-1 电子秒表原理图图12-3 74LS90引脚排列入端连接,可显示0.1~0.9秒;1~9.9秒计时。
注:集成异步计数器74LS9074LS90是异步二—五—十进制加法计数器,它既可以作二进制加法计数器,又可以作五进制和十进制加法计数器。
图12-3为74LS90引脚排列,表12-1为功能表。
表12-1通过不同的连接方式,74LS90可以实现四种不同的逻辑功能;而且还可借助R0(1)、R0(2)对计数器清零,借助S9(1)、S9(2)将计数器置9。
其具体功能详述如下:(1)计数脉冲从CP1输入,Q0作为输出端,为二进制计数器。
(2)计数脉冲从CP2输入,Q3Q2Q1作为输出端,为异步五进制加法计数器。
(3)若将CP2和Q0相连,计数脉冲由CP1输入,Q3、Q2、Q1、Q0作为输出端,则构成异步8421码十进制加法计数器。
(4)若将CP1与Q3相连,计数脉冲由CP2输入,Q0、Q3、Q2、Q1作为输出端,则构成异步二五混合进制计数器。
(5)清零、置9功能。
1)异步清零当R0(1)、R0(2)均为“1”;S9(1)、S9(2)中有“0”时,实现异步清零功能,即Q3Q2Q1Q0=0000。
2)置9功能当S9(1)、S9(2)均为“1”;R0(1)、R0(2)中有“0”时,实现置9功能,即Q3Q2Q1Q0=1001。
三、实验设备1、+5V直流电源;2、双踪示波器;3、直流数字电压表;4、数字频率计;5、单次脉冲源;6、连续脉冲源;7、逻辑电平开关;8、逻辑电平显示器;9、译码显示器;10、74LS00×2、555×1、74LS90×3和74LS112、电位器、电阻和电容若干。
四、实验内容与步骤由于实验电路中使用器件较多,实验前必须合理安排各器件在实验装置上的位置,使电路逻辑清楚,接线较短。
实验时,应按照实验任务的次序,将各单元电路逐个进行接线和调试,即分别测试基本RS触发器、单稳态触发器、时钟发生器及计数器的逻辑功能,待各单元电路工作正常后,再将有关电路逐级连接起来进行测试……,直到测试电子秒表整个电路的功能。
这样的测试方法有利于检查和排除故障,保证实验顺利进行。
1、控制电路(JK触发器)的测试测试方法为:加三个单脉冲,看是否完成类似图12-2的三个有效状态的一次循环。
2、时钟发生器的测试测试方法参考实验十五,用示波器观察输出电压波形并测量其频率,调节RW,使输出矩形波频率为50Hz3、计数器的测试(1) 计数器①接成五进制形式,RO(1)、RO(2)、S9(1)、S9(2)接逻辑开关输出插口,CP2接单次脉冲源,CP1接高电平“1”,Q3~Q0接实验设备上译码显示输入端D、C、B、A,按表12-1测试其逻辑功能,记录之。
(2) 计数器②及计数器③接成8421码十进制形式,同内容(1)进行逻辑功能测试。
记录之。
(3) 将计数器①、②、③级连,进行逻辑功能测试。
记录之。
4、电子秒表的整体测试各单元电路测试正常后,按图12-1把几个单元电路连接起来,进行电子秒表的总体测试。
加三个单脉冲,观察是否工作在三个有效循环状态(清零、计数、停止)。
注意:三个有效循环状态的顺序不能错。
5、电子秒表准确度的测试利用电子钟或手表的秒计时对电子秒表进行校准。
五、预习报告1、复习数字电路中JK触发器,时钟发生器及计数器等部分内容。
2、除了本实验中所采用的时钟源外,选用另外两种不同类型的时钟源,可供本实验用。