(完整版)华南理工大学数字电子技术试卷(含答案)
华南理工大学数字电子技术试卷精华版全集

1).8421BCD码对应的十进制数是:(*知识点:BCD码)(A)2356 (B)934 (C)4712 (D)23552).n个变量可组成多少个最小项(*知识点:最小项)(A)n (B)2n (C)2n (D)2n-13)已知函数F的卡诺图如图1-1, 试求其最简与或表达式(*知识点:卡诺图化简)4)如果在时钟脉冲CP=1期间, 由于干扰的原因使触发器的数据输入信号经常有变化,此时不能选用什么结构的触发器(** 知识点:主从结构触发器的动作特点)(A)TTL 主从 (B)边沿 (C)维持阻塞 (D)同步RS5)已知函数,该函数的反函数是(*知识点:求反函数)6)为构成1024×4的RAM, 需要多少片256×1的RAM(** 知识点:RAM的扩展)(A)16 (B)4 (C)8 (D)127)欲得到一个频率高度稳定的矩形波, 应采用什么电路(*知识点:石英晶体多谐振荡器)(A) 计数器 (B)单稳态触发器(C)施密特触发器 (D)石英晶体多谐振荡器8)若将一个频率为10KH Z的矩形波变换成一个1KH Z的矩形波, 应采用什么电路(** 知识点:计数器的分频功能)(A)T'触发器(B)十进制计数器(C)环形计数器 (D)施密特触发器9)一个八位D/A转换器的最小输出电压增量为, 当输入代码为01001100时, 输出电压V O为多少伏(** 知识点:D/A转换器)(A) (B) (C) (D)10) 对于TTL门电路来说,下列各图哪个是正确的( *** 知识点:TTL门电路)二.分析题.1.逻辑电路及输入端CP、D的波形如图2-1, 设Q0=Q1=Q2=0(10分)(** 知识点:移位寄存器)(1)试画出在CP、D作用下,输出端Q0、Q1、Q2的波形;(2)说明电路的逻辑功能.2.由555定时器构成的单稳态电路如图2-2, 试回答下列问题(15分)(**** 知识点:555定时器)(1)该电路的暂稳态持续时间two=(2)根据two的值确定图2-2中, 哪个适合作为电路的输入触发信号, 并画出与其相应的V C和V O波形.555定时器功能表4脚6脚2脚3脚7脚0××0导通1>2/3V CC>1/3V CC0导通1<2/3V CC>1/3V CC不变不变1<2/3V CC<1/3V CC1截止1>2/3V CC<1/3V CC1截止三.设计题:1.已知函数, 试用以下几种组件实现电路(15分)(*** 知识点:用MSI进行组合逻辑电路的设计)(1)八选一数据选择器(2)四线-十六线译码器和多输入端与非门.2。
华南理工大学电工学期末考试试题试卷二及答案

1分
2分 半加器。 四、 (6 分) D 1 导通, D 2 截止 I 2 =0 1分
3分 1分 2分
I1 =
(12 + 3) mA=5mA 3
五、 (10 分) 同步六进制计数器 (状态方程 4 分,状态表 4 分,指出功能 2 分)
华南理工大学《电子技术》 (机械类)期末考试试卷答案及评分标准
R2
C RB2 CE
uce
RE
LI •
6.在运算放大器电路中,引入深度负反馈的目的之一是使运放( (a)工作在线性区,降低稳定性 (b)工作在非线性区,提高稳定性 (c)工作在线性区,提高稳定性 7.比较器电路如图 1 所示,其传输特性为图 2 中( )。
uO
)。
ui
R1
- ∞
+ +
R2
3V 图1
60 × 3.9 ≈ −28.9 2 + 61× 0.1
60 × ( 3. 9 / /3. 9 ) = −14 . 4 2 + 61 × 0.1
2分
2分
=−
1分
七、 (4 分) (1)R2,R3 构成串联电压负反馈 (2)R6,R4 支路为 T1 管提供偏流。 瞬时极性标注如图
1分 1分
华南理工大学《电子技术》 (机械类)期末考试试卷答案及评分标准
六、 (12 分)
电路如图所示,已知β=60,rbe=2kΩ,UBE=0.6V,要求: (1)估算此电路的静态工作点;(2)画出该电路的微变等效电路;(3)输出端不接负载 RL 时,求出 放大电路的输入电阻、输出电阻、电压放大倍数;(4) 求输出端接负载 RL = 3. 9 k Ω 时的电压放 大倍数。
第 2 页 共 4 页
华南理工大学数必考题型

华南理工大学数必考题型————————————————————————————————作者:————————————————————————————————日期:一、填空(每空1分,计20分)1、计数器按增减趋势分有、和计数器。
2、TTL与非门输入级由组成。
两个OC门输出端直接接在一起称为。
3、在TTL与非门,异或门,集电级开路门,三态门中,为实现线与逻辑功能应选用,要有推拉式输出级,又要能驱动总线应选用门。
4、一个触发器可以存放位二进制数。
5、优先编码器的编码输出为码,如编码输出A2A1A0=011,可知对输入的进行编码。
6、逻辑函数的四种表示方法是、、、。
7、移位寄存器的移位方式有,和。
8、同步RS触发器中,R,S为电平有效,基本RS触发器中R,S 为电平有效。
9、常见的脉冲产生电路有二.判断题:(每题1分,共10分)1、对于JK触发器J=K=1时,输出翻转。
()2、一个存储单元可存1位2进制数。
()3、同一CP控制各触发器的计数器称为异步计数器。
()4、对MOS门电路多余端不可以悬空。
()5、函数式F=ABC+AB C+A B C= (3、5、6、7)()6、JK触发器的输入端J悬空,相当于J=1。
()7、时序电路的输出状态仅与此刻输入变量有关。
()8、一个触发器能存放一位二进制数。
()9、计数器随CP到来计数增加的称加计数器。
()10、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
()三、选择题(每题1分,共10分)1、对于MOS门电路,多余端不允许()A、悬空B、与有用端并联C、接电源D、接低电平2、右图①表示()电路,②图表示()电路A、与门B、或门C、非门D、与非门3、卡诺图③、④表示的逻辑函数最简式分别为()和()A、F=B+DB、F=B+DC 、F=BD+BD D 、F=BD+BD4、逻辑电路如图⑤,函数式为( )A 、 F=AB +C B 、 F=A B +C C 、F=AB +CD 、F=A+B C5、一位8421B C D 码计数器至少需要 个触发器。
华工网络数字电子技术作业(DOC)

第1章作业1.1为了将600份文件顺序编码,如果采用二进制代码,最少需要用几位?如果改用八进制或十六进制代码,则最少各需要用几位?答:如用二进制最少需10位,用八进制最少需4位,用十六进制最少需3位1.4将下列二进制数转换为等值的十进制数。
(1)(101.011)2 ;(3)(1111.1111)2。
解(1)(101.011)2 =5.375 (3)(1111.1111)2=15.93751.5将下列二进制数转换为等值的八进制数和十六进制数。
(2)(1001.1101)2;(4)(101100.110011)2。
解:(2)(1001.1101)2=(11.64)8=(9.D)16(4)(101100.110011)2=(54.63)8=()161.6将下列十六进制数转换为等值的二进制数。
(1)(8.C)16;(3)(8F.FF)16。
解:(8.C)16=(1000.1100)2(8F.FF)16=(10001111.11111111)21.9将下列十进制数转换为等值的二进制数和十六进制数。
要求二进制数保留小数点以后4位有效数字。
(2)(188.875)10;(4)(174.06)10。
解(2):1.14用二进制补码运算计算下列各式。
式中的4位二进制数是不带符号位的绝对值。
如果和为负数,请求出负数的绝对值。
(提示:所用补码的有效位数应足够表示代数和的最大绝对值。
)(2)1101+1011;(4)1101-1011;(6)1011-1101;(8)-1101-1011。
解:第2章作业2.4已知逻辑函数的真值表如表P2.4(a)、(b)所示,试写出对应的逻辑函数式。
A B C Y0 0 0 0 0 0 1 1 0 1 0 10 1 1 01 0 0 1 1 0 1 0 1 1 0 0 1 1 1 0 M N P Q Z 0 0 0 0 0 0 0 0 1 0 0 0 1 0 0 0 0 1 1 1 0 1 0 0 0 0 1 0 1 0 0 1 1 0 10 1 1 1 11 0 0 0 0 1 0 0 1 0 1 0 1 0 0 1 0 1 1 1 1 1 0 0 1 1 1 0 1 1 1 1 1 0 1 1 1 1 1 1表P2.4(a)表P2.4(b)2.7写出图P2.7(a)、(b)所示电路的输出逻辑函数式。
华南理工大学大二电类专业模拟电子技术考试试卷及答案4

华南理工大学期末考试模拟电子技术基础试卷及答案一、填空(25分)1.二极管最主要的特性是 。
2.三极管是 控制型器件,而场效应管是 控制型器件。
3.射极输出器具有______________恒小于1、接近于1,______________ 和__________同相,并具有_____________高和_______________低的特点。
5.如果变压器二次(即副边)电压的有效值为_______V ,桥式整流后(不滤波)的输出电压为_________V ,经过电容滤波后为________V 二极管所承受的最大反向电压为 V 。
6、在门电路中,最基本的三种门电路是 门 门和 门。
7.时序逻辑电路按照其触发器是否有统一的时钟控制分为 时序电路和 时序电路。
二、单项选择题 (每小题 2分,总共20分)1.在某放大电路中,测的三极管三个电极的静态电位分别为,则这只三极管是( )。
A .NPN 型硅管 B.NPN 型锗管 C.PNP 型硅管 D.PNP 型锗管2.某场效应管的转移特性如图所示,该管为( )。
A .P 沟道增强型MOS 管 B 、P 沟道结型场效应管 C 、N 沟道增强型MOS 管 D 、N 沟道耗尽型MOS 管3.通用型集成运放的输入级采用差动放大电路,这是因为它的( )。
A .输入电阻高 B.输出电阻低 C.共模抑制比大 D.电压放大倍数大 4.与甲类功率放大方式相比,乙类互补对称功放的主要优点是( )。
A .不用输出变压器B .不用输出端大电容C .效率高D .无交越失真 5.稳压二极管稳压时,其工作在( ),发光二极管发光时,其工作在( )。
A .正向导通区 B .反向截止区 C .反向击穿区 6. 图示逻辑电路的逻辑式为( )。
(a) F =A B +A B(b) F =AB AB +(c) F =AB +A B8. 逻辑代数又称为 代数。
最基本的逻辑关系有 、 、 三种。
华南理工大学862电子技术基础(含数字与模拟电路)2004--2018年考研真题

(3)写出 uo 与输入信号的表达式; (4)写出 uo 与输入信号的表达式。
题1图 2,(20 分)电路如题 2 图所示,T1~T5 的电流放大系数分别为1~5,b-e 间动态电
第4页
图 9(a)
图 9(b)
十一、(12 分)用 8 选 1 数据选择器 74HC151 产生逻辑函数 Z AC BD 。74HC151
的图形符号如图 10。在控制输入端 S ' 0 时,74HC151 的输出如下:
图 10
十二、(12 分)图 11 是 555 定时器接成的延时报警器。当开关 S 断开后,经过一定 延迟时间后扬声器开始发出声音。如果在延迟时间内 S 重新闭合,扬声器不会发出声 音。图中的 G1 是 CMOS 反相器,输出的高低电平分别为VOH 12 V,VOL 0 V。555 定时器功能如题 12 表所示。请回答以下问: (1)说明以上工作原理,图中两个 555 定时器分别接成了何种电路? (2)在图中给定的参数下,求延迟时间的具体数值和扬声器发出声音的频率。
图1 二、(15 分)电路如图 2 所示,T1 与 T2 管的特性相同,所有晶体管的β 均相同,RC1 远大于二极管 D 的正向电阻 rd。当 ui1=ui2=0 V 时,u=0 V。 (1)求解电压放大倍数的表达式; (2)当有共模输入电压时,uo=? (3)有无共模抑制作用?请简述理由。
图2
第 1页
862 华南理工大学
2018 年攻读硕士学位研究生入学考试试卷
(试卷上做答无效,请在答题纸上做答,试后本卷必须与答题纸一同交回) 科目名称:电子技术基础(含数字与模拟电路) 适用专业:声学;光学;物理电子学;微电子学与固体电子学;生物医学工程;
华南理工大学数字电子技术试卷精华版全集

1).8421BCD码100100110100对应的十进制数是:(*知识点:BCD码)(A)2356 (B)934 (C)4712 (D)23552).n个变量可组成多少个最小项?(*知识点:最小项)(A)n (B)2n (C)2n (D)2n-13)已知函数F的卡诺图如图1-1, 试求其最简与或表达式(*知识点:卡诺图化简)4)如果在时钟脉冲CP=1期间, 由于干扰的原因使触发器的数据输入信号经常有变化,此时不能选用什么结构的触发器?(** 知识点:主从结构触发器的动作特点)(A)TTL 主从(B)边沿(C)维持阻塞(D)同步RS5)已知函数,该函数的反函数是(*知识点:求反函数)6)为构成1024×4的RAM, 需要多少片256×1的RAM?(** 知识点:RAM的扩展)(A)16 (B)4 (C)8 (D)127)欲得到一个频率高度稳定的矩形波, 应采用什么电路(*知识点:石英晶体多谐振荡器)(A) 计数器(B)单稳态触发器(C)施密特触发器(D)石英晶体多谐振荡器8)若将一个频率为10KH Z的矩形波变换成一个1KH Z的矩形波, 应采用什么电路?(** 知识点:计数器的分频功能)(A)T'触发器 (B)十进制计数器(C)环形计数器(D)施密特触发器9)一个八位D/A转换器的最小输出电压增量为0.02V, 当输入代码为01001100时, 输出电压V O为多少伏?(** 知识点:D/A转换器)(A)0.76V (B)3.04V (C)1.40V (D)1.52V10) 对于TTL门电路来说,下列各图哪个是正确的?( *** 知识点:TTL门电路)二.分析题.1.逻辑电路及输入端CP、D的波形如图2-1, 设Q0=Q1=Q2=0(10分)(** 知识点:移位寄存器)(1)试画出在CP、D作用下,输出端Q0、Q1、Q2的波形;(2)说明电路的逻辑功能.2.由555定时器构成的单稳态电路如图2-2, 试回答下列问题(15分)(**** 知识点:555定时器)(1)该电路的暂稳态持续时间two=?(2)根据two的值确定图2-2中, 哪个适合作为电路的输入触发信号, 并画出与其相应的V C和V O波形.三.设计题:1.已知函数, 试用以下几种组件实现电路(15分)(*** 知识点:用MSI进行组合逻辑电路的设计)(1)八选一数据选择器(2)四线-十六线译码器和多输入端与非门.2。
数字电子技术试题库及答案(学霸专用,用了都说好)资料

数字电子技术期末试题库一、选择题:A组:1.如果采用偶校验方式,下列接收端收到的校验码中,( A )是不正确的A、00100B、10100C、11011D、111102、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是(B)A、逻辑函数的最简与或式B、逻辑函数的最小项之和C、逻辑函数的最简或与式D、逻辑函数的最大项之和3、在下列逻辑电路中,不是组合逻辑电路的是(D)A、译码器B、编码器C、全加器D、寄存器4、下列触发器中没有约束条件的是(D)A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器5、555定时器不可以组成D。
A.多谐振荡器B.单稳态触发器C.施密特触发器D.J K触发器6、编码器(A)优先编码功能,因而(C)多个输入端同时为1。
A、有B、无C、允许D、不允许7、(D)触发器可以构成移位寄存器。
A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器8、速度最快的A/D转换器是(A)电路A、并行比较型B、串行比较型C、并-串行比较型D、逐次比较型9、某触发器的状态转换图如图所示,该触发器应是( C )A. J-K触发器B. R-S触发器C. D触发器D. T触发器10.(电子专业作)对于VHDL以下几种说法错误的是(A )A VHDL程序中是区分大小写的。
B 一个完整的VHDL程序总是由库说明部分、实体和结构体等三部分构成C VHDL程序中的实体部分是对元件和外部电路之间的接口进行的描述,可以看成是定义元件的引脚D 结构体是描述元件内部的结构和逻辑功能B组:1、微型计算机和数字电子设备中最常采用的数制是--------------------------------( A )A.二进制B.八进制C. 十进制D.十六进制2、十进制数6在8421BCD码中表示为-------------------------------------------------( B )A.0101B.0110C. 0111D. 10003、在图1所示电路中,使__AY 的电路是---------------------------------------------( A )A. ○1B. ○2C. ○3D. ○44、接通电源电压就能输出矩形脉冲的电路是------------------------------------------( D )A. 单稳态触发器B. 施密特触发器C. D触发器D. 多谐振荡器5、多谐振荡器有-------------------------------------------------------------------------------( C )A. 两个稳态B. 一个稳态C. 没有稳态D. 不能确定6、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是-------( D )A. 与门B. 与非门C. 或非门D. 异或门7、下列电路中属于时序逻辑电路的是------------------------------------------------------( B )A. 编码器B. 计数器C. 译码器D. 数据选择器8、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---------( A )A. 延迟B. 超前C. 突变D. 放大9、下列哪种触发器可以方便地将所加数据存入触发器,适用于数据存储类型的时序电路--------------------------------------------------------------------------------( C )A. RS触发器B. JK触发器C. D触发器D. T触发器10、电路和波形如下图,正确输出的波形是-----------------------------------------------( A )A. ○1B. ○2C. ○3D. ○4C组:1.十进制数25用8421BCD码表示为 A 。
数字电子技术·平时作业2020春华南理工大学网络教育答案

真值表
A
B
C
Y
Z
0
0
0
0
0
0
0
1பைடு நூலகம்
0
1
0
1
0
0
1
0
1
1
0
1
1
0
0
1
0
1
0
1
1
0
1
1
0
1
0
1
1
1
1
1
(2)
(3)
3.解:
四、时序逻辑电路的分析与设计。
1.解:
(1)同步计数器
(2)驱动方程:
状态方程:
(3)状态转换图:
(4)四进制计数器,能自启动。
2.解:
(1)反馈清零法
(2)十进制计数器加法
(3)
输入
输出
C
A
B
S
Co
0
0
0
0
0
0
0
1
1
0
0
1
0
1
0
0
1
1
0
1
1
0
0
1
0
1
0
1
0
1
1
1
0
0
1
1
1
1
1
1
(2)
(3)
AB
C
00
01
11
10
00
0
1
0
1
01
1
0
1
0
S的卡诺图
AB
C
00
01
11
10
华南理工大学继续教育学院数字电子技术及应用第1-5单元习题答案

函数式为:Y ABC ABC ABC • ABC
电路图如图题 2-3(1)所示:
(2)设 A、B、C 为输入变量,当输入奇数个 1 时输出为,否则为 0,真值表如表题 2-3(2) 所示:
A
=1
B
C
= 1 Y2
(a)
(b)
图题 2-2
解:(a)图Y AB B C CD 0
(b)图Y1 AB• (A B)C AB (A B)C,Y2 A B C
2-3 试采用与非门设计下列逻辑电路:
(1)三变量非一致电路; (2)三变量判奇电路(含 1 的个数); (3)三变量多数表决电路。 解:(1)设 A、B、C 为输入变量,当输入不一致时输出为 1,一致时为 0,真值表如表题 2-3(1)所示:
自我检测题:
一、填空题
1-1 (1001010)2 =( 112 )8 =( 4A )16 =( 74
)10
1-2 (37.375)10 =( 100101.011 )2 =( 45.3 )8 =( 25.6 )16
1-3 (CE)16=( 11001110 )2 =( 316 )8 =( 206 )10 =( 001000000110 )8421BCD 1-4 在逻辑代数运算的基本公式中,利用分配律可得 A(B+C)= AB+AC ,A+BC=
答:
Z(A, B,C, D) m(0,1,2,5,6,7,8,9,13,14) ABC ACD BCD BCD BC
(5) Z ABC ABC AC 答: Z ABC ABC AC A
(6) Z(A, B,C, D) m(0,1,2,3,4) d(5,7) 答: Z(A, B,C, D) m(0,1,2,3,4) d(5,7) AB AC (7) Z(A, B,C, D) m(2,3,7,8,11,14) d(0,5,10,15) 答: Z(A, B,C, D) m(2,3,7,8,11,14) d(0,5,10,15) BD CD AC
(完整版)华南理工大学数字电子技术试卷(含答案)

诚信应考,考试作弊将带来严重后果!华南理工大学期末考试《数字电子技术》试卷A注意事项:1. 考前请将密封线内填写清楚;2. 所有答案请直接答在试卷上(或答题纸上);3.考试形式: 闭卷;4. 本试卷共四大题,满分100分,考试时间120分钟。
题号一二三四总分得分评卷人一. 单项选择题:(在每小题的备选答案中选出一个正确的答案,并将正确答案的字母填入下表中对应的格子里。
每小题2分,共20分。
)题号10123456789答案1.十进制数128的8421BCD码是()。
A.10000000B. 000100101000C.100000000D.1001010002.已知函数F的卡诺图如图1-1, 试求其最简与或表达式3. 已知函数的反演式为,其原函数为()。
A. B .C. D.4.对于TTL数字集成电路来说,下列说法那个是错误的:(A)电源电压极性不得接反,其额定值为5V;(B)不使用的输入端接1;(C)输入端可串接电阻,但电阻值不应太大;(D)OC门输出端可以并接。
5.欲将正弦信号转换成与之频率相同的脉冲信号,应用A.T,触发器B.施密特触发器C.A/D转换器D.移位寄存器6.下列A/D转换器中转换速度最快的是()。
A.并联比较型B.双积分型C.计数型D.逐次渐近型7. 一个含有32768个存储单元的ROM,有8个数据输出端,其地址输入端有()个。
A. 10B. 11C. 12D. 88.如图1-2,在TTL门组成的电路中,与非门的输入电流为I iL≤–1mA‚I iH≤20μA。
G1输出低电平时输出电流的最大值为I OL(max)=10mA,输出高电平时最大输出电流为I OH(max)=–0.4mA 。
门G1的扇出系数是()。
A. 1B. 4C. 5D. 109.十数制数2006.375转换为二进制数是:A. 11111010110.011B. 1101011111.11C. 11111010110.11D. 1101011111.01110. TTL或非门多余输入端的处理是:A. 悬空B. 接高电平C. 接低电平D.接”1”二.填空题(每小题2分,共20分)1.CMOS传输门的静态功耗非常小,当输入信号的频率增加时,其功耗将______________。
(完整版)数字电子技术试题及答案(题库)

数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。
图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。
图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。
图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。
A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。
数电期末考试题及答案华工

数电期末考试题及答案华工一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是()。
A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑答案:A2. 下列哪个不是数字电路的优点?()A. 高速度B. 低功耗C. 易于集成D. 体积大答案:D3. 在以下触发器中,具有记忆功能的触发器是()。
A. 与非门B. 或非门C. D触发器D. 异或门答案:C4. 一个完整的数字系统通常由以下哪两个部分组成?()A. 模拟部分和数字部分B. 硬件部分和软件部分C. 输入部分和输出部分D. 运算部分和存储部分答案:B5. 以下哪个不是数字电路设计中常用的工具?()A. 逻辑仿真软件B. 波形发生器C. 模拟示波器D. 电阻测试仪答案:D...(此处省略其他选择题及答案)二、填空题(每题2分,共20分)1. 一个四位二进制计数器可以计数到______。
答案:152. 一个典型的数字电路设计流程包括逻辑设计、______、测试和验证。
答案:电路实现3. 在数字电路中,______是最基本的逻辑单元。
答案:逻辑门4. 一个简单的加法器可以完成二进制数的______和加法运算。
答案:加5. 一个时钟周期包括上升沿和______。
答案:下降沿...(此处省略其他填空题及答案)三、简答题(每题10分,共30分)1. 简述数字电路与模拟电路的区别。
答案:数字电路与模拟电路的主要区别在于信号的形式和处理方式。
数字电路处理的是离散的数字信号,通常只有两个状态,如二进制的0和1,而模拟电路处理的是连续变化的模拟信号,可以有无限多的状态。
数字电路具有更高的抗干扰能力,且易于集成和大规模生产,而模拟电路则在信号处理和放大方面有其优势。
2. 解释什么是时序逻辑电路,并给出一个例子。
答案:时序逻辑电路是一种包含存储元件的数字电路,其输出不仅取决于当前的输入,还取决于电路的历史状态。
例如,一个简单的触发器就是一个时序逻辑电路,它可以存储一个位的信息,并根据输入信号改变其状态。
2019-2020华工网络数字电子技术作业解答(五大题共16小题)

一、逻辑代数基础(逻辑函数化简、变换) (1小题)1、函数∑∑+=)10,8,6,5,4,3,1()15,13,7,2,0(),,,(d m D C B A Y ,要求:(1)利用卡诺图将Y 化为最简的“与或”表达式;(2)将该最简的“与或”表达式变换为与非-与非式;(3)将该最简的“与或”表达式变换为或非-或非式。
1、解:(1)BD A D C B A Y +'=),,,((2)))(())((),,,(''•=''+'=BD A BD A D C B A Y(3)用反演定理得:D A B A D B A D C B A Y '+'='+'•=')(),,,( 或利用卡诺图得: D A B A D B A D C B A Y '+'='+'•=')(),,,(则))()(()(),,,(''+'+'+'=''+'=D A B A D A B A D C B A Y二、器件(门电路、触发器、存储器、ADC/DAC )(8小题)1、写出如图2-1所示电路中门电路的类型,并写出输出端Y 1、Y2、Y 的表达式。
Y 1TTLTTLAB C DY 2R LV CC Y图2-11、答:OC 门)(1'=AB Y )(2'=CD Y )()()(21'+=''==CD AB CD AB Y Y Y2、写出如图2-2所示电路中门电路的类型,并分别写出下图中当控制信号EN=0和EN=1时输出端Y 1、Y 2、Y 的表达式或逻辑状态。
Y图2-22、答: 三态门EN=0时,)(1'=AB Y Y 2为高阻态 )('=AB Y EN=1时,Y 1为高阻态 )(2'=CD Y )('=CD Y3、电路如图2-3所示,写出触发器输入端D 的表达式、是CLK 的上升沿或下降沿触发、触发时次态Q *的表达式,并说明该电路对于输入信号A 来讲相当于哪种逻辑功能的触发器。
华南理工数电试卷2和答案

期末考试试卷二一、填空(每空1分,计20分)1、计数器按增减趋势分有、和计数器。
2、TTL与非门输入级由组成。
两个OC门输出端直接接在一起称为。
3、在TTL与非门,异或门,集电级开路门,三态门中,为实现线与逻辑功能应选用,要有推拉式输出级,又要能驱动总线应选用门。
4、一个触发器可以存放位二进制数。
5、优先编码器的编码输出为码,如编码输出A2A1A0=011,可知对输入的进行编码。
6、逻辑函数的四种表示方法是、、、。
7、移位寄存器的移位方式有,和。
8、同步RS触发器中,R,S为电平有效,基本RS触发器中R,S 为电平有效。
9、常见的脉冲产生电路有二.判断题:(每题1分,共10分)1、对于JK触发器J=K=1时,输出翻转。
()2、一个存储单元可存1位2进制数。
()3、同一CP控制各触发器的计数器称为异步计数器。
()4、对MOS门电路多余端不可以悬空。
()5、函数式F=ABC+AB C+A B C= (3、5、6、7)()6、JK触发器的输入端J悬空,相当于J=1。
()7、时序电路的输出状态仅与此刻输入变量有关。
()8、一个触发器能存放一位二进制数。
()9、计数器随CP到来计数增加的称加计数器。
()10、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
()三、选择题(每题1分,共10分)1、对于MOS门电路,多余端不允许()A、悬空B、与有用端并联C、接电源D、接低电平2、右图①表示()电路,②图表示()电路A、与门B、或门C、非门D、与非门3、卡诺图③、④表示的逻辑函数最简式分别为()和()A 、F=B +D B 、F=B+DC 、F=BD+BD D 、F=BD+BD4、逻辑电路如图⑤,函数式为( )A 、 F=AB +C B 、 F=A B +C C 、F=AB +CD 、F=A+B C5、一位8421BC D 码计数器至少需要 个触发器。
B A.3 B.4 C.5 D.106、下列逻辑函数表达式中与F=A B +A B 功能相同的是( )A A 、B A ⊕ B 、B A ⊕ C 、B A ⊕ D 、B A ⊕7、施密特触发器常用于( )A 、脉冲整形与变换B 、定时、延时C 、计数D 、寄存 8、施密特触发器的输出状态有A 、一个稳态、一个暂态B 、两个稳态C 、只有一个稳态D 、没有稳态四、逻辑函数化简(10分) 1、用公式法化简下列函数F=AD+B C+B D +A(B+C )+A BC D + A B DE2、用卡诺图法化简下列函数F= m ∑(1、3,8,9,10,11,14,15)五、画波形图(共5分)1、边沿型 JK 触发器的输入波形如图所示,画出 Q 端的波形。
华南理工数电试卷四和答案

期末考试卷(四)一、填空题(每小题1分,共计20分)1.常用的BCD码有、、、等。
常用的可靠性代码有、等。
2.逻辑函数的四种表示方法是、、、。
3.TTL与非的V OFF称为,V ON称为4、触发器有两个互补的输出端Q、Q,定义触发器的1状态为,0状态为,可见触发器的状态指的是端的状态。
5、一个触发器可以记忆位二进制代码,四个触发器可以记忆位二进制代码。
6、主从JK触发器的特性方程。
7、施密特触发器是将变为矩形波输出。
8、DAC是将的电路。
二、选择题(每题1分,共10分)1.下面各图中输出为高电平的是.。
2.在何种输入情况下,“与非”运算的结果是逻辑0。
A.全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是1 3.逻辑函数F=)⊕ = 。
A⊕(BAA.BB.AC.BA⊕A⊕ D.B4.为实现将J K触发器转换为D触发器,应使。
A.J=D,K=DB. K=D,J=DC.J=K=DD.J=K=D5.边沿式D触发器是一种稳态电路。
A.无B.单C.双D.多6.多谐振荡器可产生。
A.正弦波B.矩形脉冲C.三角波D.锯齿波7.八路数据分配器,其地址输入端有个。
A.1B.2C.3D.48.8位移位寄存器,串行输入时经个脉冲后,8位数码全部移入寄存器中。
A.1B.2C.4D.89、一位8421B CD码计数器至少需要个触发器。
A.3B.4C.5D.1010、一个16选1多路选择器输入地址有A、2位B、3位C、4位D、8位三、判断题(每题1分,共10分)1. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
()2.格雷码具有任何相邻码只有一位码元不同的特性。
()3. 若两个函数具有相同的真值表,则两个逻辑函数必然相等。
()。
4. 三态门的三种状态分别为:高电平、低电平、不高不低的电压。
()5. 一般TTL门电路的输出端可以直接相连,实现线与。
()6. D触发器的特性方程为Q n+1=D,与Q n无关,所以它没有记忆功能。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
诚信应考,考试作弊将带来严重后果!华南理工大学期末考试《数字电子技术》试卷A注意事项:1. 考前请将密封线内填写清楚;2. 所有答案请直接答在试卷上(或答题纸上);3.考试形式: 闭卷;4. 本试卷共四大题,满分100分,考试时间120分钟。
题号一二三四总分得分评卷人一. 单项选择题:(在每小题的备选答案中选出一个正确的答案,并将正确答案的字母填入下表中对应的格子里。
每小题2分,共20分。
)题号10123456789答案1.十进制数128的8421BCD码是()。
A.10000000B. 000100101000C.100000000D.1001010002.已知函数F的卡诺图如图1-1, 试求其最简与或表达式3. 已知函数的反演式为,其原函数为()。
A. B .C. D.4.对于TTL数字集成电路来说,下列说法那个是错误的:(A)电源电压极性不得接反,其额定值为5V;(B)不使用的输入端接1;(C)输入端可串接电阻,但电阻值不应太大;(D)OC门输出端可以并接。
5.欲将正弦信号转换成与之频率相同的脉冲信号,应用A.T,触发器B.施密特触发器C.A/D转换器D.移位寄存器6.下列A/D转换器中转换速度最快的是()。
A.并联比较型B.双积分型C.计数型D.逐次渐近型7. 一个含有32768个存储单元的ROM,有8个数据输出端,其地址输入端有()个。
A. 10B. 11C. 12D. 88.如图1-2,在TTL门组成的电路中,与非门的输入电流为I iL≤–1mA‚I iH≤20μA。
G1输出低电平时输出电流的最大值为I OL(max)=10mA,输出高电平时最大输出电流为I OH(max)=–0.4mA 。
门G1的扇出系数是()。
A. 1B. 4C. 5D. 109.十数制数2006.375转换为二进制数是:A. 11111010110.011B. 1101011111.11C. 11111010110.11D. 1101011111.01110. TTL或非门多余输入端的处理是:A. 悬空B. 接高电平C. 接低电平D.接”1”二.填空题(每小题2分,共20分)1.CMOS传输门的静态功耗非常小,当输入信号的频率增加时,其功耗将______________。
2. 写出四种逻辑函数的表示方法:_______________________________________________________________;3.逻辑电路中,高电平用1表示,低电平用0表示,则称为___逻辑;4. 把JK触发器改成T触发器的方法是_____________。
5.组合逻辑电路是指电路的输出仅由当前的_____________决定。
6.5个地址输入端译码器,其译码输出信号最多应有_____________个。
7.输入信号的同时跳变引起输出端产生尖峰脉冲的现象叫做_____________。
8.一片ROM有10根地址线,8根数据输出线,ROM共有________个存储单元。
9.N个触发器组成的计数器最多可以组成_____________进制的计数器。
8.基本RS触发器的约束条件是_____________。
三.电路分析题(36分)1.图3-1(a)所示电路, 移位寄存器原来的数据是,数据从Di顺序输入到移位寄存器,试问:(1) 在图3-1(b)所示输入波形作用下,在T1到T2期间,输出端X、Y的波形?(2) 该电路的逻辑功能?(12分)2.图3-2为两个时钟发生器,图中R1=510Ω, R2=10KΩ,C=0.1uF。
(12分)(1)写出JK触发器的状态方程及输出V1、V2的表达式;(2)画出555定时器的输出VO 以及V1、V2的波形;(3)计算V1的周期和脉冲宽度Tw.555定时器功能表4脚6脚2脚3脚7脚0 ××0 导通1 >2/3V CC>1/3V CC0 导通1 <2/3V CC>1/3V CC不变不变1 <2/3V CC<1/3V CC 1 截止1 >2/3V CC<1/3V CC 1 截止3.双积分A/D转换器如图3-3所示,试回答以下问题:(12分)(1)若被测电压Vi的最大值为2V, 要求分辩率小于0.1mV, 问二进制计数器是多少位的?(2)若时钟脉冲频率为200kHz, 则对Vi进行采样的时间T1为多长?(3)若时钟脉冲频率为200kHz, , 已知,输出电压Vo的最大值为5V, 积分时间常数是多少?四.电路设计题(24分)1)试用一片双4选1的数据选择器74LS153和必要的门电路,设计下面逻辑函数,并在器件图上画出相应的电路图。
(10分)双4选1的数据选择器74LS153器件的器件图和功能表输入输出()()0 (0)0 0()0 (0)0 1()0 (0) 1 0()0 (0) 1 1()1 (1)X X 0 (0)2. 试用JK触发器和门电路设计一个十三进制的计数器, 并检查设计的电路能否自启动。
(14分)<<数字电子技术>>试卷(2007.1)A(答案)一. 单项选择题:(在每小题的备选答案中选出一个正确的答案,并将正确答案的字母填入下表中对应的格子里。
每小题2分,共20分。
)10题号123456789答案B C B B B A C D A C二.填空题(每小题2分,共20分)1.CMOS传输门的静态功耗非常小,当输入信号的频率增加时,其功耗将增大。
2.逻辑函数的四种表示方法是真值表、逻辑电路图、逻辑函数式、卡诺图。
3.逻辑电路中,高电平用1表示,低电平用0表示,则称为正逻辑;4. 把JK触发器改成T触发器的方法是J=K=T。
5.组合逻辑电路是指电路的输出仅由当前的输入决定。
6.5变量输入译码器,其译码输出信号最多应有32个。
7.输入信号的同时跳变引起输出端产生尖峰脉冲的现象叫做竞争-冒险现象。
8.一片ROM有10根地址线,8根数据输出线,ROM共有8192个存储单元。
9.N个触发器组成的计数器最多可以组成2n进制的计数器。
8.基本RS触发器的约束条件是RS=0。
三.电路分析题(36分)1.图3-1(a)所示电路, 移位寄存器原来的数据是,数据从Di顺序输入到移位寄存器,试问:在图3-1(b)所示输入波形作用下,在T1到T2期间,输出端X、Y的波形? (12分)(1)2.图3-2为两个时钟发生器,图中R1=510Ω, R2=10KΩ,C=0.1uF。
(12分)(1)写出触发器的状态方程及输出V1、V2的方程;(2)画出555定时器的输出VO以及V1、V2的波形;(3)计算V1的周期和脉冲宽度Tw.(1),(2)(3)3.双积分A/D转换器如图3-3所示,试回答以下问题:(12分)(1)若被测电压Vi的最大值为2V, 要求可分辩的电压小于0.1mV, 问二进制计数器是多少位的?(2)若时钟脉冲频率为200kHz, 则对Vi进行采样的时间T1为多长?(3)若时钟脉冲频率为200kHz, , 已知,输出电压Vo的最大值为5V, 积分时间常数是多少?(1),所以(2)(3), 所以四.电路设计题(24分)1)试用一片双4选1的数据选择器74LS153和必要的门电路,设计下面逻辑函数,并在器件图上画出相应的电路图。
(10分)双4选1的数据选择器74LS153器件的器件图和功能表输入输出()()0 (0)0 0()0 (0)0 1()0 (0) 1 0()0 (0) 1 1()1 (1)X X 0 (0)令.则2. 试用JK触发器和门电路设计一个十三进制的计数器, 并检查设计的电路能否自启动。
(14分)解:根据题意,得状态转换图如下:所以:能自启动。
因为:评分标准2007.1(本科)一.单项选择题:每小题2分,共20分。
二.填空题: 每小题2分,共20分。
三.电路分析题1.共12分,其中①写出触发器的激励方程或输出X、Y的逻辑式 3分②画对Q2Q1Q的波形 3分③画对两个触发器的输入端D的波形 3分④画对输出X、Y的波形 3分⑤四设计题1.共10分,其中①写出Y的最小项之和的标准形式 3分②把4选一的选择器扩展成8选一的选择器 2分③正确确定A3A2A1以及DD1D2D3D4D5D6D73分④画出逻辑图 2分2.共14分,其中①状态转换图 3分②卡诺图化简,得状态方程3分③求激励方程 3分④画出逻辑图 3分⑤自启动分析 2分。