Laker系列简介-西安集成电路

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

附件:Laker系列简介
Laker L系列全定制集成电路版图设计系统
概况:Laker全定制集成电路版图设计系统是一个可控的全定制版图设计自动化解决方案,它使过去低效率的全定制版图设计过程得到设计质量和自动化操作的平衡。

Laker可以显著提高设计效率达2-6倍,其业界领先的技术优势已为全球2000多个产品验证。

技术领先地位
1. 业界唯一可靠的Schematic Driven Layout版图设计解决方案
2. 领先的版图器件模型Magic Cell
3. 开放的集成环境可无缝嵌入各种设计流程
4. 业界最快的版图文件读写速度和处理超大文件的能力
5. 支持深亚微米设计规则
产品特点
1. 支持电路图和版图对应互操作
2. 提供飞线,自动版图复用,短路检查器,半自动和全自动绕线等工具帮助快速完成复杂互连。

3. 支持读取CDL,EDIF网表,LEF/DEF,ASCII,GDS文件,并可直接操作Open Access,Milkyway以
及Volcano库文件,无需数据格式变换过程。

4. 内建Stick Diagram,Matching Editor,Automatic Transistor Placer,Custom Floor Planner
等多种工具辅助实现布局优化。

5. Magic Cell支持自动产生可灵活操作的器件版图,确保没有设计规则错误。

6. 内建实时设计规则检查器和实时互连检查器,将DRC和LVS错误可能降到最小。

7. 具备版图纠错功能,并可与第三方物理验证工具结合,迅速查找和自动修正DRC/LVS错误。

8. 支持业界所有主要半导体加工厂的工艺
9. 支持TCL/TK工业标准语言扩展
产品客户:Laker适用于大中小各种规模,数字/模拟/数模混合,亚微米和深亚微米,全定制集成电路版图设计
Laker L2基于制程规则的全定制版图设计系统
Laker L2是全定制版图解决方案中的技术领导者。

它拥有独创的的Magic Cell,Rule-Driven编辑模式以及内建的连线功能。

L2不仅含有传统多边形版图工作模式下的灵活性和可控性,还具备更多智能和自动化的元素,这将使版图设计工作效率提高2-6倍。

Chartered,Dongbu-Anna, GSMC, SMIC, TSMC,以及UMC等主流代工厂都已提供经过量产验证的工艺文件,覆盖从0.5um 到 65nm 的模拟、混合信号、数字单元、存储器和射频电路等工艺。

主要特点
•器件级操作减少了传统版图制作和编辑带来的枯燥和错误
•内嵌的点到点绕线器加快了连线工作
•支持各种先进工艺制程规则以适应深亚微米技术的需求
•可下载经量产验证的Laker工艺文件,以次支持Laker的各种自动化功能
•可定制的快捷键完全迎合使用者习惯
Laker L3基于电路连接的全定制版图设计系统
Laker L3是目前业界唯一可靠的电路图驱动版图设计(Schematic-Driven Layout)解决方案,支持完全的层次结构操作,它在保持手工设计质量的前提下,使传统版图设计方式的速度提高二倍以上。

通过引入直观的版图设计方法包括电路图(Schematic)、设计约束(Constraints)、设计规则驱动版图设计(Design Rule Driven Layout)等,Laker L3使版图设计工程师们可以轻易得到“设计期正确”(correct-by-construction)的结果,大大减少反复检查错误修改的过程。

所有主流芯片代工厂包括:TSMC、UMC、SMIC、GSMC、Chartered 以及Dongbu-Anam等均提供从0.5um到65nm的模拟、混合信号、数字单元、存储器以及射频等不同制程,经过量产验证的Laker工艺文件。

主要特点
•节省一半以上的版图设计时间,并且达到手工版图密度和质量。

•提供从布局、器件产生、放置、连线、到版图验证及纠错的完整版图设计环境,在整个环境不需要数据格式的转换。

•提供当前最新制程的设计规则来满足超深亚微米(UDSM)以及深亚微米(DFM)的设计要求。

更多代工厂的更多制程工艺文件不断增加中,使客户得到“即插即用”的Laker解决方案•提供器件层级的操作模式替代冗长的、容易产生错误的传统版图产生及修改模式。

•基于Shape和格点的绕线功能可应用在全定制版图设计以及自动布局布线后的版图设计上,取得设计效率和设计质量的平衡。

•提供电路图驱动版图设计流程(Schematic-Driven Layout),提高使用历史遗留版图以及新建版图设计的效率。

Laker ADP模拟混合信号IC设计平台
Laker ADP是一个强大的模拟/混合信号IC设计平台,它为工程师提供创建全新设计或重用以往设计(比如Laker-AMS/ECS,EDIF200,CDL/Spice设计格式)的环境。

由于与先进版图设计工具Laker L3共享数据库,采用Laker ADP完成的原理图可以更有效率,更高质量地实现,加速产品上市时间。

Laker ADP包含三个组件:作为原理图输入的Laker Schematic Editor,作为仿真器控制终端的Laker Simulation Console和作为波形分析器的LakerWave。

它们与Laker L3的无缝结合为全定制模拟与混合信号IC设计提供了完整的解决方案。

主要优势
•层次化设计浏览器(hierarchy browser)提供简洁的全芯片设计结构提要,只需简单的鼠标点击即可浏览不同设计模块
•为CDL/Spice网表自动产生易读的教科书式的电路原理图,非常易于理解和重用以往设计
•支持EDIF格式,无需复杂的加载过程即可保持原始设计电路与符号
•直观易用的原理图设计,修改及强大的属性查询功能,加速原理图产生
•独立于仿真器的simulation console,便于仿真环境设置并无需切换工作平台
•强大的波形分析器支持各种模拟与混合信号波形分析要求
•原理图与波形分析紧密结合,简化电路行为纠错分析工作
•仿真结果与寄生参数直接反标到电路图,简化电路分析与RC分析操作
•支持版图设计约束(layout constraints)设定,通过与Laker L3无缝结合,提高电路图驱动版图(schematic-driven layout)与约束驱动版图(constraints-driven layout)实现流程效率•支持电路图与版图对应与拖放操作
•开放系统支持TCL/TK业界标准脚本描述语言实现工作环境定制。

相关文档
最新文档