数电仿真实验讲稿(附电路图)
合集下载
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
Q JQ KQ
n
n1
n
(CP的下降沿有效)
实验原理
2. D触发器
数字集成电路74LS74
实验原理
特性方程
Q
Qn1
n 1
D
次态 输出仅取决于 CP的上升沿(或下降沿)到达时D端 输入信号的状态,而与在此以前或 以后D的状态无关。
实验器材
计算机 Mutisim软件(重点是仪器)
实验内容
实验内容
2.设计电路验证D触发器 (7474)逻辑功能
PRE’ 0 1 1 1 1 1 CLR’ 1 0 1 1 1 1 CKL x x ↓ ↓ ↓ ↓ D x x 0 1 0 1
Qn Q n1
x x 0 0 1 1
1 0 0 1 0 1
实验内容
2.设计电路验证D触发器(7474) 逻辑功能Fra bibliotek实验内容
触发器的应用及同步时序电路的设计
实验目的
1.熟悉和掌握触发器电路的功能和使 用方法。 2.掌握用触发器设计同步时序电路和 检测的方法。
实验原理 1. JK触发器
数字集成电路74LS112
实验原理
(1)引脚 ①CLR’是异步置0端,低电平有效, ② PRE’是异步置1端,低电平有效, (2)特性方程
1. 设计电路验证JK触发器 (74112)逻辑功能
输入 PRE’ 0 1 1 1 1 1 CLR’ 1 0 1 1 1 1 CKL x x ↓ ↓ ↓ ↓ J x x 0 1 0 1 K x x 0 0 1 1
Q n1
输出
Q n1
1 0
Qn
0 1
Qn
1 0
Qn
0 1
Qn
实验内容
1.设计电路验证JK触发器 (74112)逻辑功能
3.比较D触发器、JK触发器逻辑表达式,用适当的逻辑门实 现 JK触发器与D触发器的逻辑功能转换,并验证之。
n1
Q
D DQ DQ n1 n n Q JQ KQ
n
n
两输入J K间接一非门,非门输入接到J端,非门输出接到K 端, J 就相当于 D输入端了。
实验内容
4.使用一种触发器设计一个四人抢答器。
利用CLR清零,抢答者的起始端接地,抢答成功者先按 下开关时,J由0变1,Q变为高电平,并通过与非门封锁 其他人的抢答开关。
实验报告
按实验指导书要求撰写。
考核方法
1最后一个实验集中考核(抽查)。 2抽查内容:电路图画法、与实验内容相关的理论知 识、实验仪器(仿真)的使用方法、实验参数的 测量方法等。 3抽查方法:要求当场画电路图、测量数据、分析实 验结果,回答与实验相关的理论问题。 4抽查名单的确定:可能抽学号尾号是2的,也可能 抽某个班级的。