Cadence综合技术提供新的方法来实现低功耗
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
Cadence综合技术提供新的方法来实现低功耗
Cadence 设计系统公司今天发布了专为Cadence Encounter RTL Compiler 综合技术实现新的低功耗能力,可提升芯片质量(QoS)。
Encounter RTL Compiler 现在通过将多目标全局优化扩展到动态及泄漏功耗优化,以一种全新
的方式实现了低功耗。
该单一过程解决方案改进了电源、时序和面积以求获得
更高质量的芯片。
Encounter RTL Compiler 的整个低功耗综合解决方案在所有
目标的同步优化上是独一无二的,带来了最快的芯片实现途径。
从事纳米规模
设计的工程师们对功耗最为关注,并且功耗业已成为众多项目中最主要的优化
对象。
在数字化实现流程中,大多数泄漏功耗优化是在RTL 到门级综合过程中
实现的。
Encounter RTL Compiler 独一无二的、针对功耗、速度以及面积的单
通路方法意味着更高的QoS 以及简化的设计流。
QoS 通过布线衡量一个设计的
物理特性,主要包括改进的面积利用率、更高的性能以及更低的功耗。
不再需
要在多次运行及多种工具中进行试验和错误纠正折衷。
“我们将在接下来的设计
中使用Encounter RTL Compiler 的电源优化工具。
我们已经通过SoC Encounter 研究出一套基于Encounter RTL Compiler 的泄漏缩减方法,该方法能够帮我们
实现高达600MHz 的目标速度,同时还能极大程度地减少泄漏功耗。
这绝对可
以称得上是一举两得。
”SandbridgeTechnoloies公司的物理设计师Jeff Turlip 如是说。
Cadence 公司副总裁Chi-Ping Hsu 指出:“借助新低功耗方法,Encounter RTL Compiler 将继续改进其能力生产出质量最好的芯片,实现最快的运行时间
和最高的容量。
我们很高兴能够提供全局综合技术以便在整个设计链中帮助我
们的客户实现低功耗设计。
Artisan 和TSMC 已经同Cadence 充分合作,并借助它们的低功耗内核、器件库以及工艺技术来验证RTL Compiler。
”Encounter RTL Compiler 包括一套独特的着眼全局算法,可以使当前最具挑战性的低功耗设计。