一种RF-LDMOS内匹配电路设计方法
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
一种RF-LDMOS内匹配电路设计方法
李赛;从密芳;李科;杜寰
【期刊名称】《现代电子技术》
【年(卷),期】2014(000)009
【摘要】A de-embedding method to get the on-die input and output impedance of RF-LDMOS by testing and software ADS is introduced in this paper. Its accuracy was validated by testing. Two kinds of common internal-matching circuits and their characteristics are introduced. An independently-developed RF-LDMOS internal-matching circuit with 45 mm grid width was achieved by means of ADS and HFSS. The common procedures of internal-matching circuit design,and the realization of MOS-capacitor and the bonding-wire simulation with HFSS are described. The testing result proves that the matching circuit can realize the intended functions. The stable input/output impedance was obtained inside the working band. The gain at 1 dB compression point reachs 16.5 dB. The power at 1 dB compression point reachs 48.9 dBm. The power density of grid width per millimeter reachs 1.7 W/mm.%介绍了通过测试及ADS软件去嵌入得到RF-LDMOS管芯阻抗的方法,并通过测试结果验证其准确性。
介绍了两种常用的内匹配电路形式及其特点,并采用其中一种通过ADS和HFSS两款仿真软件实现一款自主研发的45 mm 栅宽RF-LDMOS内匹配电路,说明了内匹配电路设计的一般步骤以及MOS电容和键合线HFSS仿真实现。
测试结果表明,该匹配电路实现了预期功能,在工作频带内得到了较为稳定的输入/输出阻抗,同时1
dB压缩点增益达到16.5 dB,功率达到48.9 dBm,器件每毫米栅宽功率密度达到1.7 W/mm。
【总页数】4页(P134-137)
【作者】李赛;从密芳;李科;杜寰
【作者单位】上海联星电子有限公司,上海 200000; 中国科学院微电子研究所,北京 100029;上海联星电子有限公司,上海 200000; 中国科学院微电子研究所,北京 100029;上海联星电子有限公司,上海 200000; 中国科学院微电子研究所,北京 100029;上海联星电子有限公司,上海 200000; 中国科学院微电子研究所,北京 100029
【正文语种】中文
【中图分类】TN710-34
【相关文献】
1.阻抗匹配电路的一种工程设计方法—阻抗圆图法 [J], 赵根虎
2.一种大功率内匹配功放管输出隔直电路的研究 [J], 方建洪;吕高庆
3.一种改进的片内ESD保护电路仿真设计方法 [J], 朱志炜;郝跃;马晓华
4.基于ADS的声表滤波器匹配电路设计方法 [J], 简义全
5.基于图像匹配算法的高性能专用集成电路设计方法 [J], 陈家豪;
因版权原因,仅展示原文概要,查看原文内容请购买。