计算机组成原理期末复习汇总

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

计算机组成原理期末复习汇总
《计算机组成原理》期末复习资料汇总⼀、名词解释
微程序:是指能实现⼀条机器指令功能的微指令序列。

微指令:在机器的⼀个CPU周期内,⼀组实现⼀定操作功能的微命令的组合。

微操作:执⾏部件在微命令的控制下所进⾏的操作。

加减交替法:除法运算处理中对恢复余数法来说,当余数为正时,商“1”,余数左移⼀位,减除数;当余数为负时,商“0”,余数左移⼀位,加除数。

有效地址:EA是⼀16位⽆符号数,表⽰操作数所在单元到段⾸的距离即逻辑地址的偏移地址.
形式地址:指令中地址码字段给出的地址,对形式地址的进⼀步计算可以得到操作数的实际地址。

相容性微操作:在同⼀CPU周期中,可以并⾏执⾏的微操作。

相斥性微操作:在同⼀CPU周期中,不可以并⾏执⾏的微操作。

PLA:Programmable Logic Arrays,可编程逻辑阵列。

PAL:Programmable Array Logic,可编程阵列逻辑。

GAL:Generic Array Logic,通⽤阵列逻辑。

CPU:Central Processing Unit,中央处理器。

⼀块超⼤规模的集成电路,是⼀台计算机的运算核⼼和控制核⼼。

RISC:Reduced Instruction Set Computer,精简指令系统计算机。

CISC:Complex Instruction Set Computer,复杂指令系统计算机。

ALU:Arithmetic Logic Unit,算术逻辑单元。

CPU执⾏单元,⽤来完成算术逻辑运算。

⼆、选择题
1.没有外存储器的计算机监控程序可以存放在( B )。

A.RAM B.ROM C.RAM和ROM D.CPU
2.完整的计算机系统应包括( D )。

A.运算器.存储器.控制器 B.外部设备和主机
C.主机和使⽤程序D.配套的硬件设备和软件系统
3.在机器数( BC )中,零的表⽰形式是唯⼀的。

A.原码B.补码 C.移码 D.反码
4.在定点⼆进制运算器中,减法运算⼀般通过( D )来实现。

A.原码运算的⼆进制减法器 B.补码运算的⼆进制减法器
C.原码运算的⼗进制加法器D.补码运算的⼆进制加法器
5.某寄存器中的值有时是地址,因此只有计算机的(C)才能识别
它。

A.译码器 B.判断程序C.指令 D.时序信号
6.下列数中最⼩的数为( C )。

A.(101001)2 B.(52)8C.(101001)BCD D.(233)16
7.若浮点数⽤补码表⽰,则判断运算结果是否为规格化数的⽅法是
( C )。

A.阶符与数符相同为规格化数
B.阶符与数符相异为规格化数
C.数符与尾数⼩数点后第⼀位数字相异为规格化数
D.数符与尾数⼩数点后第⼀位数字相同为规格化数
8.补码加减法是指( C )。

A.操作数⽤补码表⽰,两数尾数相加减,符号位单独处理,减法⽤加法代替
B.操作数⽤补码表⽰,符号位与尾数⼀起参与运算,结果的符号与加减相同
C.操作数⽤补码表⽰,连同符号位直接相加减,减某数⽤加某数的补码代替,结果的符号在运算中形成D.操作数⽤补码表⽰,由数符决定两尾数的操作,符号位单独处理
9.运算器虽然由许多部件组成,但核⼼部件是( B )。

A.数据总线B.算术逻辑运算单元
C.多路开关 D.累加寄存器
10.指令系统中采⽤不同寻址⽅式的⽬的主要是( B)。

A.实现存储程序和程序控制
B.缩短指令长度,扩⼤寻址空间,提⾼编程灵活性
C.可以直接访问外存
D.提供扩展操作码的可能并降低指令译码难度
11.指令的寻址⽅式有顺序和跳转两种⽅式,采⽤跳转寻址⽅式,可以实
现(D)。

A.堆栈寻址 B.程序的条件转移
C.程序的⽆条件转移D.程序的条件转移或⽆条件转移
12.微程序控制器中,机器指令与微指令的关系是( B )。

A.每⼀条机器指令由⼀条微指令来执⾏
B.每⼀条机器指令由⼀段由微指令编程的微程序来解释执⾏
C.⼀段机器指令组成的程序可由⼀条微指令来执⾏
D.⼀条微指令由若⼲个机器指令组成
13.⽤以指定将要执⾏的指令所在地址的是( B )。

A.指令寄存器B.程序计数器 C.数据寄存器 D.累加器
14.常⽤的虚拟存储系统由( B )两级存储器组成,其中辅存是⼤容
量的磁表⾯存储器。

A.cache-主存 B.主存-辅存 C.cache-辅存 D.通⽤寄存器-cache
15.RISC访内指令中,操作数的物理位置⼀般安排在( D )。

A.栈顶和次栈顶 B.两个主存单元
C.⼀个主存单元和⼀个通⽤寄存器 D.两个通⽤寄存器16.CPU中跟踪指令后继地址的寄存器是( C )。

A.地址寄存器 B.指令计数器C.程序计数器 D.指令寄存器
17.单级中断系统中,CPU⼀旦响应中断,⽴即关闭( C )标志,以防
⽌本次中断服务结束前同级的其他中断源产⽣另⼀次中断进⾏⼲扰。

A.中断允许 B.中断请求C.中断屏蔽 D.DMA请求18.下⾯操作中应该由特权指令完成的是( B )。

A.设置定时器的初值B.从⽤户模式切换到管理员模式
C.开定时器中断D.关中断
19.主存贮器和CPU之间增加cache的⽬的是( A )。

A.解决CPU和主存之间的速度匹配问题
B.扩⼤主存贮器容量
C.扩⼤CPU中通⽤寄存器的数量
D.既扩⼤主存贮器容量,⼜扩⼤CPU中通⽤寄存器的数量
20.单地址指令中为了完成两个数的算术运算,除地址码指明的⼀个操作
数外,另⼀个常需采⽤( C )。

A.堆栈寻址⽅式 B.⽴即寻址⽅式C.隐含寻址⽅式 D.间接寻址⽅式
21.为了便于实现多级中断,保存现场信息最有效的办法是采⽤( B )。

A.通⽤寄存器B.堆栈 C.存储器 D.外存
22.某DRAM芯⽚,其存储容量为512K×8位,该芯⽚的地址线和数据线的数⽬是( D )。

A.8,512 B.512,8 C.18,8 D.19,8
解析:
内存的地址线跟内存的容量有关,类似于有1万个⼈有电话,电话号码就⾄少得5位⼀样,只不过区别是电脑内部⽤⼆进制⽽不是⼗进制。


存的容量有多少,是⽤多少个⼆进制数表⽰,那么地址线的条数就是多少个,⽐如容量是4位的,⽤两个2进制数表述,那么地址线就是2条,8位的,⽤三个2进制数表⽰,地址线就应该是3条,这样推下来,内容容量是能⽤多少个⼆进制数表⽰,相当于1个⼆进制数的2的多少次,那么地址条数就是多少。

512k应该指的是512KB,相当于4Mb(按照1⽐8换算),需要⽤22位⼆进制数表⽰,相当于2的22次,所以⽤22条地址线。

数据线指⼀次传输的数据的宽度,8位的宽度应该⽤8根数据线。

23.定点运算器⽤来进⾏(B)。

A.⼗进制加法运算B.定点数运算
C.浮点数运算D.既进⾏定点数运算也进⾏浮点数运算
24.直接.间接.⽴即3种寻址⽅式指令的执⾏速度,由快⾄慢的排序是
( C )。

A.直接.⽴即.间接B.直接.间接.⽴即
C.⽴即.直接.间接D.⽴即.间接.直接
25.寄存器间接寻址⽅式中,操作数处在( B )。

A.通⽤寄存器B.主存单元
C.程序计数器D.堆栈
26.微指令执⾏的顺序控制问题,实际上是如何确定下⼀条微指令的地址
问题。

通常采⽤的⼀种⽅法是断定⽅式,其基本思想是( C )。

A.⽤程序计数器PC来产⽣后继微指令地址
B.⽤微程序计数器µPC来产⽣后继微指令地址
C.通过微指令顺序控制地段由设计者指定或者由设计者指定的判断字段控制产⽣后继微指令地址
D.通过指令中指定⼀个专门字段来控制产⽣后继微指令地址
27.两补码相加,采⽤1位符号位,当( D )时,表⽰结果溢出。

A. 符号位有进位
B. 符号位进位和最⾼数位进位异或结果为0
C. 符号位为1
D. 符号位进位和最⾼数位进位异或结果为1
28.某单⽚机字长32位,其存储容量为4MB。

若按字编址,它的寻址范围
是( A )。

A.1M B.4MB C.4M D.1MB
解析问题:
1.某计算机字长为32位,其存储容量为16MB,若按双字编址,它的寻址范围是多少
2.某机字长为32位,存储容量为64MB,若按字节编址.它的寻址范围是多少
解答:
我的⽅法是全部换算成1位2进制的基本单元来算。

先计算总容量,如第⼀题中是16mb中,⼀B为8位,也就是8个⼀位基本单元组成,16M=2^24位=2^24个⼀位基本单元。

所以总的基本单元是2^24*8。

⼀个字长是n位,就是说⼀个字是由n个⼀位基本单元组成。

按照字来编址就是说由⼀个字所包含的⼀位基本单元的个数作为⼀个地址单元,它对应⼀个地址。

同理,双字编址就是两个字所包含的的基本单元数
作为⼀个地址单元。

由于⼀个字节(1B)永远是8位,所以按字节编址永远是8个⼀位基本单元作为⼀个地址单元。

寻址范围就是说总共有多少个这样的地址。

第⼀题中⼀个字长是32位,对于按字编址来说⼀个地址单元有32个基本单元,按双字编址则是⼀个地址单元有64个,按字节是8个,总容量是2^24*8个。

所以按字编址的地址数是2^24*8/32个,按双字是2^24*8/64个,按字节是2^24*8/8个。

因此,第⼀题答案是2^21=2M。

同理,第⼆题答案是2^26*8/8=2^26=64M。

29.某SRAM芯⽚,其容量为1M×8位,除电源和接地端外,控制端有E
和R/W#,该芯⽚的管脚引出线数⽬是( D )。

A.20 B.28 C.30 D.32
这个题⽬其实就是要计算地址总线和数据总线的引脚数。

既然是8位宽带,那数据线引脚就要8个,1M个存储单元需要20根地址线,因为2的20次⽅等于1M,所以这个芯⽚的引脚数⽬⾄少为1+1+1+1+8+20=32(电源+地+E+R/W+数据线+地址线)
30.存储单元是指( B)。

A.存放1个⼆进制信息位的存储元 B.存放1个机器字的所有存储元集合
C.存放1个字节的所有存储元集合 D.存放2个字节的所有存储元集合
31.指令周期是指( C )。

A.CPU从主存取出⼀条指令的时间
B.CPU执⾏⼀条指令的时间
C.CPU从主存取出⼀条指令加上执⾏⼀条指令的时间
D.时钟周期时间
32.中断向量地址是( C)。

A.⼦程序⼊⼝地址 B.中断服务程序⼊⼝地址
C.中断服务程序⼊⼝地址指⽰器D.例⾏程序⼊⼝地址
33.从信息流的传输速度来看,( A )系统⼯作效率最低。

A.单总线 B.双总线 C.三总线 D.多总线
34.同步控制是( C )。

A.只适⽤于CPU控制的⽅式 B.只适⽤于外围设备控制的⽅式
C.由统⼀时序信号控制的⽅式 D.所有指令执⾏时间都相同的⽅式
35.采⽤DMA⽅式传送数据时,每传送⼀个数据,就要占⽤⼀个( C )
的时间。

A.指令周期 B.机器周期C.存储周期 D.总线周期36.计算机硬件能直接执⾏的是( C)。

A.符号语⾔ B.汇编语⾔C.机器语⾔ D.机器语⾔和汇编语⾔
37.运算器的核⼼部件是( C )。

A.数据总线 B.数据选择器 C.算术逻辑运算部件 D.累加寄存器
38.对于存储器主要作⽤,下⾯说法是正确( C )。

A.存放程序 B.存放数据 C.存放程序和数据 D.存放微程序
39.⾄今为⽌,计算机中所含所有信息仍以⼆进制⽅式表⽰,其原因是
( C )。

A.节约元件 B.运算速度快 C.物理器件性能决定D.信息处理⽅便
40.CPU中有若⼲寄存器,其中存放存储器中数据的寄存器是( A )。

A.地址寄存器B.程序计数器 C.数据寄存器 D.指令寄存器
41.CPU中有若⼲寄存器,其中存放机器指令的寄存器是( D )。

A.地址寄存器 B.程序计数器 C.指令寄存器 D.数据寄存器
42.CPU中有若⼲寄存器,存放CPU将要执⾏的下⼀条指令地址的寄存器
是(C)。

A.地址寄存器 B.数据寄存器 C.程序计数器D.指令寄存器
43.CPU中程序状态寄存器中的各个状态标志位是依据( C )来置位的。

A.CPU已执⾏的指令 B.CPU将要执⾏的指令
C.算术逻辑部件上次的运算结果 D.累加器中的数据
44.为协调计算机各部件的⼯作,需要( B )来提供统⼀的时钟。

A.总线缓冲器 B.时钟发⽣器 C.总线控制器 D.操作命令发⽣器
45.能发现两位错误并能纠正⼀位错的编码是( A )。

A.海明码 B.CRC码 C.偶校验码 D.奇校验码
46.下列存储器中,速度最慢的是( C )。

A.半导体存储器 B.光盘存储器C.磁带存储器 D.硬盘存储器
47.下列部件设备中,存取速度最快的是( B )。

A.光盘存储器B.CPU的寄存器C.软盘存储器 D.硬盘存储器
48.某⼀SRAM芯⽚,容量为16K×1位,则其地址线条数下⾯哪项正确
( C )。

A.18根 B.16K根C.14根D.22根
49.计算机的存储器采⽤分级存储体系的⽬的是( D )。

A.便于读写数据 B.减⼩机箱的体积
C.便于系统升级 D.解决存储容量.价格与存取速度间的⽭盾
50.在Cache的地址映射中,若主存中的任意⼀块均可映射到Cache内的
任意⼀快的位置上,下⾯哪项符合这种特点( B )。

A.直接映射B.全相联映射 C.组相联映射 D.混合映射
51.指令系统中采⽤不同寻址⽅式的⽬的主要是( B )。

A. 实现程序控制和快速查找存储器地址
B. 缩短指令长度,扩⼤寻址空间,提⾼编程灵活性
C. 可以直接访问主存和外存
D. 降低指令译码难度
52.CPU组成中不包括( D )。

A.指令寄存器B.地址寄存器C.指令译码器D.地址译码器
53.程序计数器PC在下⾯( C )部件中。

A.运算器B.存储器 C.控制器 D.I/O接⼝
54.CPU内通⽤寄存器的位数取决于( B )。

A.存储器容量B.机器字长 C.指令的长度D.CPU 的管脚数
55.以硬件逻辑电路⽅式构成的控制器⼜称为( B )。

A.存储逻辑型控制器B.组合逻辑型控制器 C.微程序控制器D.运算器
56.直接转移指令的功能是将指令中的地址代码送⼊( C )部件中。

A.累加器 B.地址寄存器C.PC寄存器 D.存储器
57.状态寄存器⽤来存放( B)。

A.算术运算结果B.算术.逻辑运算及测试指令的结果状态C.运算类型 D.逻辑运算结果58.微程序放在( D )。

A.指令寄存器 B.RAM C.内存 D.控制存储器
59.主机,外设不能并⾏⼯作的⽅式是( B )。

A.中断⽅式B.程序查询⽅式C.通道⽅式 D.DMA⽅式
60.禁⽌中断的功能可由( D )来完成。

A.中断触发器 B.中断禁⽌触发器
C.中断屏蔽触发器D.中断允许触发器
61.在微机系统中,主机与⾼速硬盘进⾏数据交换⼀般⽤( C)。

A.程序中断控制 B.程序直接控制C.DMA⽅式D.通道⽅式
62.DMA⽅式数据的传送是以( C )为单位进⾏的。

A.字节 B.字C.数据块 D.位
63.DMA⽅式在( A )之间建⽴的直接数据通路。

A.主存与外设 B.CPU与外设C.外设与外设D.CPU 与主存
64.冯·诺依曼机⼯作⽅式的基本特点是( B )。

A.多指令流单数据流B.按地址访问并顺序执⾏指令
C.堆栈操作D.存储器按内部选择地址
65.针对8位⼆进制数,下列说法中正确的是( B )。

A.B.-127的反码等于0的移码
C.+1的移码等于-127的反码 D.0的补码等于-1的反码
66.计算机系统中采⽤补码运算的⽬的是为了( C )。

A.与⼿⼯运算⽅式保持⼀致B.提⾼运算速度
C.简化计算机的设计D.提⾼运算的精度
67.长度相同但格式不同的2种浮点数,假设前者阶码长.尾数短,后者
阶码短.尾数长,其他规定均相同,则它们可表⽰的数的范围和精度为( B )。

A.两者可表⽰的数的范围和精度相同
B.前者可表⽰的数的范围⼤但精度低
C.后者可表⽰的数的范围⼤且精度⾼
D.前者可表⽰的数的范围⼤且精度⾼
68.在浮点数原码运算时,判定结果为规格化数的条件是( D )。

A.阶的符号位与尾数的符号位不同B.尾数的符号位与最⾼数值位相同
C.尾数的符号位与最⾼数值位不同D.尾数的最⾼数值位为1
69.若浮点数⽤补码表⽰,则判断运算结果是否为规格化数的⽅法是
( C )。

A.阶符与数符相同
B.阶符与数符相异
C.数符与尾数⼩数点后第1位数字相异
D.数符与尾数⼩数点后第1位数字相同
70.在定点运算器中,⽆论采⽤双符号位还是单符号位,必须有( C ),
它⼀般⽤()来实现。

A.译码电路,与⾮门B.编码电路,或⾮门
C.溢出判断电路,异或门D.移位电路,与或⾮门
71.在定点数运算中产⽣溢出的原因是( C )。

A.运算过程中最⾼位产⽣了进位或借位
B.参加运算的操作数超出了机器的表⽰范围
C.运算的结果超出了机器的表⽰范围
D.寄存器的位数太少,不得不舍弃最低有效位
72.存储周期是指( C)。

A.存储器的读出时间B.存储器的写⼊时间
C.存储器进⾏连续读和写操作所允许的最短时间间隔
D.存储器进⾏连续写操作所允许的最短时间间隔
73.和外存储器相⽐,内存储器的特点是( C )。

A.容量⼤,速度快,成本低B.容量⼤,速度慢,成本⾼
C.容量⼩,速度快,成本⾼D.容量⼩,速度快,成本低
74.某计算机字长16位,它的存储容量64KB,若按字编址,那么它的寻
址范围是( B )。

A.0~64K B.0~32K C.0~64KB D.0~32KB
75.某SRAM芯⽚,其存储容量为64K×16位,该芯⽚的地址线和数据线
数⽬为( D )。

A.64,16 B.16,64 C.64,8 D.16,16
76.某DRAM芯⽚,其存储容量为512K×8位,该芯⽚的地址线和数据线
数⽬为(D)。

A.8,512 B.512,8 C.18,8 D.19,8
77.某机字长32位,存储容量1MB,若按字编址,它的寻址范围是( C )。

A.0~1M B.0~512KB C.0~256K D.0~256KB
78.某计算机字长32位,其存储容量为4MB,若按字编址,它的寻址范围
是( A )。

A.0~1M B.0~4MB C.0~4M D.0~1MB
79.某计算机字长32位,其存储容量为4MB,若按半字编址,它的寻址范
围是( C )。

A.0~4MB B.0~2MB C.0~2M D.0~1MB
80.某计算机字长为为32位,其存储容量为16MB,若按双字编址,它的
寻址范围是( B )。

A.0~16MB B.0~8M C.0~8MB D.0~16MB
81.某SRAM芯⽚,其容量为512×8位,加上电源端和接地端,该芯⽚引
出线的最⼩数⽬应为( D )。

A.23 B.25 C.50 D.19
82.在虚拟存储器中,当程序在执⾏时,( D )完成地址映射。

A.程序员B.编译器C.装⼊程序D.操作系统
83.虚拟段页式存储管理⽅案的特点为( D )。

A.空间浪费⼤.存储共享不易.存储保护容易.不能动态连接
B.空间浪费⼩.存储共享容易.存储保护不易.不能动态连接
C.空间浪费⼤.存储共享不易.存储保护容易.能动态连接
D.空间浪费⼩.存储共享容易.存储保护容易.能动态连接
84.在cache的地址映射中,若主存中的任意⼀块均可映射到cache内的
任意⼀块的位置上,则这种⽅法称为( A )。

A.全相联映射B.直接映射C.组相联映射D.混合映射
85.对某个寄存器中操作数的寻址⽅式称为( C )寻址。

A.直接B.间接C.寄存器D.寄存器间接
86.变址寻址⽅式中,操作数的有效地址等于( C )。

A.基值寄存器内容加上形式地址(位移量)
B.堆栈指⽰器内容加上形式地址
C.变址寄存器内容加上形式地址
D.程序计数器内容加上形式地址
87.堆栈寻址⽅式中,设A为累加器,SP为堆栈指⽰器,Msp为SP指⽰
的栈顶单元,如果进栈操作的动作是:(A)→Msp,(SP)-1→SP,那么出栈操作的动作应为( B )。

A.(Msp)→A,(SP)+1→SP B.(SP)+1→SP,(Msp)→A
C.(SP)-1→SP,(Msp)→A D.(Msp)→A,(SP)-1→SP
88.运算型指令的寻址与转移性指令的寻址不同点在于( A )。

A.前者取操作数,后者决定程序转移地址
B.后者取操作数,前者决定程序转移地址
C.前者是短指令,后者是长指令
D.前者是长指令,后者是短指令
89.中央处理器是指( C )。

A.运算器B.控制器
C.运算器和控制器D.运算器,控制器和主存储器
90.在CPU中跟踪指令后继地址的寄存器是( B )。

A.主存地址寄存器B.程序计数器
C.指令寄存器D.状态条件寄存器
91.指令周期是指( C )。

A.CPU从主存取出⼀条指令的时间
B.CPU执⾏⼀条指令的时间
C.CPU从主存取出⼀条指令加上执⾏这条指令的时间
D.时钟周期时间
92.下⾯描述的RISC机器基本概念中正确的句⼦是( B )。

A.RISC机器不⼀定是流⽔CPU B.RISC机器⼀定是流⽔CPU C.RISC机器有复杂的指令系统D.CPU配备很少的通⽤寄存器
93.计算机操作的最⼩时间单位是( A )。

A.时钟周期B.指令周期C.CPU周期D.微指令周期
94.计算机系统的输⼊输出接⼝是( B)之间的交接界⾯。

A.CPU与存储器B.主机与外围设备
C.存储器与外围设备D.CPU与系统总线
95.计算机的外围设备是指( D)。

A.输⼊/输出设备B.外存设备
C.远程通信设备D.除了CPU和内存以外的其它设备
96.显⽰器的主要参数之⼀是分辨率,其含义为( B )。

A.显⽰屏幕的⽔平和垂直扫描频率
B.显⽰屏幕上光栅的列数和⾏数
C.可显⽰不同颜⾊的总数
D.同⼀幅画⾯允许显⽰不同颜⾊的最⼤数⽬
97.中断发⽣时,由硬件保护⽚更新程序计数器PC,⽽不是由软件完成,主要是为了( A )。

A.能进⼊中断处理程序并能正确返回原程序
B.节省内存
C.提⾼处理机的速度
D.使中断处理程序易于编制,不易出错
98.中断向量地址是( B )。

A.⼦程序⼊⼝地址B.中断源服务程序⼊⼝地址
C.中断服务程序⼊⼝地址D.中断返回地址
99.在I/O设备.数据通道.时钟和软件这四项中,可能成为中断源的是( D )。

A.I/O设备B.I/O设备和数据通道
C.I/O设备.数据通道和时钟D.I/O设备.数据通道.时钟和软件100.中断允许触发器⽤来( D )。

A.表⽰外设是否提出了中断请求B.CPU是否响应了中断请求C.CPU是否正在进⾏中断处理D.开放或关闭可屏蔽硬中断
101.硬中断服务程序结束返回断点时,程序末尾要安排⼀条指令IRET,它的作⽤是( B )。

A.构成中断结束命令B.恢复断点信息并返回
C.转移到IRET的下⼀条指令D.返回到断点处
102.在采⽤DMA⽅式⾼速传输数据时,数据传送是( B )。

A.在总线控制器发出的控制信号控制下完成的
B.在DMA控制器本⾝发出的控制信号控制下完成的
C.由CPU执⾏的程序完成的
D.由CPU响应硬中断处理完成的
103.周期挪⽤⽅式常⽤于( A )⽅式的/输⼊输出中。

A.DMA B.中断C.程序传送D.通道
104.如果有多个中断同时发⽣,系统将根据中断优先级最⾼的中断请求。

若要调整中断事件的响应次序,可以利⽤( D )。

A.中断嵌套B.中断向量C.中断响应D.中断屏蔽
105.通道对CPU的请求形式是( B )。

A.⾃陷B.中断C.通道命令D.跳转指令
106.CPU对通道的请求形式是( D )。

A.⾃陷B.中断C.通道命令D.I/O指令
三、填空
1.浮点数规格化时的精度由尾数的位数决定,范围由阶码的位数决定。

2.三态门⽐普通状态(⾼电平、低电平)多哪⼀个状态⾼阻态(悬空)。

3.Am2901芯⽚是运算器作⽤的部件,它的两个主要功能是:作为运算器、
作为定序器(确定下⼀条微指令的指令)。

4.Am2910芯⽚是寄存器作⽤的部件。

5.运算器可以实现算术运算和逻辑运算。

6.BCD码:⽤4位⼆进制代码表⽰⼀位⼗进制数,最常见的BCD码是8421
码。

7.根据操作数的位置,指出寻址⽅式:
8.操作数在寄存器中,称为寄存器寻址⽅式:
9.操作数地址在寄存器中,称为寄存器间接寻址⽅式;
10.操作数在指令中,称为⽴即寻址⽅式;
11.操作数地址在指令中,称为直接寻址⽅式。

12.设形式地址为D,以直接寻址⽅式,有效地址为:D;
以间接寻址⽅式,有效地址为:(D);
以相对寻址⽅式,有效地址为:(PC)+D;
以寄存器寻址间接寻址⽅式,有效地址为:(R i);
以基址寻址⽅式,有效地址为:D+(BR);
以变址寻址⽅式,有效地址为:D+(IX)。

13.浮点数向左规格化的原则:尾数左移⼀位,阶码减1。

浮点数向右规格化的原则:尾数右移⼀位,阶码加1。

14.在微指令的字段编码中,操作控制字段的分段并⾮是任意的,必须遵
循分段的原则,包括:○1.把相斥性的微命令分在同⼀段中;○2.⼀般每个⼩段要留出⼀个状态,表⽰:本段不执⾏任何操作。

15.补码定点加减运算的溢出判断有两种⽅式,分别是:⽤⼀位符号位判
断溢出和⽤两位符号位判断溢出。

16.规格化浮点数的判断依据是:尾数的绝对值在和1范围内。

17.所谓寻址⽅式是:找出有效地址的⽅式。

18.基址寻址:操作数的有效地址=形式地址+基地址。

19.在计算机中存放指令地址的寄存器叫PC(程序计数器)。

20.在取指令之前,⾸先把PC的内容送到地址(MAR)寄存器中,然后由
CPU发出读命令,把指令从地址寄存器所指定的内存存储单元中取出来,送到CPU的指令寄存器中。

21.控制器的设计⽅法有两种,分别是:组合逻辑设计和微程序设计。

22.影响并⾏加法器的两个因素是:进位信号和传递时间。

23.微程序控制的计算机中的控制存储器CM是⽤来存放微程序。

24.编码左移、右移的计算结果。

补码为算术左移1位后得,算术右移⼀
位后得。

25.-0的反码表⽰为:(假设数据有8位,⽤⼆进制表⽰)。

0的原码、补码、反码、移码(8位⼆进制数表⽰)
26.控制器在⽣成各种控制信号时,必须按照⼀定的时序进⾏,以便对各
种操作实施时间上的控制。

27.根据编码⽅式,微指令分成⽔平型微指令和垂直型微指令两种类型。

⽔平型微指令可以同时执⾏若⼲个微操作,所以执⾏机器的速度⽐垂直型微指令快。

28.阶码8位(最左⼀位为符号位),⽤移码表⽰,尾数为24位(最左⼀
位为符号位),⽤规格化补码表⽰,则它能表⽰的最⼤正数的阶码为FFH,尾数为7FFFFFH,绝对值最⼩的负数的阶码为FFH,尾数为800000。

相关文档
最新文档