华工网络数字电子技术作业

合集下载

华工网络数字电子技术作业

华工网络数字电子技术作业

第10章作业
在图(a)所示的施密特触发器电路中,已知R1=10kΩ,R2=30kΩ。G1和G2为CMOS反相器,VDD=15V。
(1)试计算电路的正向阈值电压VT+、负向阈值电压VT-和回差电压△VT。
(2)若将图(b)给出的电压信号加到图(a)电路的输入端,试画出输出电压的波形。

图是用TTL门电路接成的微分型单稳态触发器,其中Rd阻值足够大,保证稳态vA时为高电平。R的阻值很小,保证稳态时vI2为低电平。试分析该电路在给定触发信号vI作用下的工作过程,画出vA、vO1、vI2和vO的电压波形。Cd的电容量很小,它与Rd组成微分电路。

VDD=15V,VT+=9V,VT-=4V,试问:
(1)为了得到占空比为q=50%的输出脉冲,R1与R2的比值应取多少
(2)若给定R1=3kΩ,R2=Ω,C=μF,电路的振荡频率为多少输出脉冲的占空比又是多少
图是用555定时器组成的开机延时电路。若给定C=25μF,R=91kΩ,VCC=12V,试计算常闭开关S断开以后经过多长的延迟时间vO才跳变为高电平。

在图(a)所示电路中已知三极管导通时VBE=,饱和压降VCE(sat)=,饱和导通内阻为RCE(sat)=20Ω,三极管的电流放大系数β=100。OC门G1输出管截止时的漏电流约为50μA,导通时允许的最大负载电流为16mA,输出低电平≤。G2~G5均为74系列TTL电路,其中G2为反相器,G3和G4是与非门,G5是或非门,它们的输入特性如图(b)所法计数器74LS161组成的脉冲分频电路,ROM的数据表如表所示。试画出在CLK信号连续作用下D3、D2、D1和D0输出的电压波形,并说明它们和CLK信号频率之比。

第8章作业

华东理工大学2020年春季数字电路与逻辑设计网上作业1

华东理工大学2020年春季数字电路与逻辑设计网上作业1

2020年春季数字电路与逻辑设计网上作业1交卷时间:2020-05-16 15:16:17一、单选题1.(5分)• A.• B.• C.• D.纠错得分:5收起解析答案B解析2.(5分)• A.• B.• C.• D.纠错得分:5收起解析D3.(5分)• A.• B.• C.• D.纠错得分:5收起解析答案D解析4.(5分)• A.• B.• C.• D.纠错得分:0收起解析答案B解析5.(5分)十进制数25用8421BCD码表示为( )。

• A.10101• B.00100101• C.100101• D.10101纠错得分:5收起解析答案B解析6.(5分)• A.• B.• C.• D.纠错得分:5收起解析答案D解析7.(5分)• A.• B.• C.• D.纠错得分:5收起解析答案B解析(5分)目前使用得最广泛的可编程逻辑器件是()。

• A.PLD• B.PLA• C.PAL• D.GAL纠错得分:5收起解析D9.(5分)• A.• B.• C.• D.纠错得分:5收起解析答案A解析(5分)• A.• B.• C.• D.纠错得分:0收起解析答案C解析11.(5分)仅当全部输入均为0时,输出才为0,否则输出为1,这种逻辑关系称为()逻辑。

• A.与• B.或• C.非• D.异或纠错得分:5收起解析答案B解析(5分)• A.• B.• C.• D.纠错得分:5收起解析答案D解析13.(5分)• A.• B.• C.• D.纠错得分:5收起解析答案D14.(5分)用()片八选一数据选择器芯片可扩展实现一个64选一数据选择器。

• A.6• B.7• C.8• D.9纠错得分:5收起解析C二、判断题1.(5分)纠错得分:0收起解析答案错误解析2.(5分)若已知=,则必定=。

纠错得分:0收起解析错误3.(5分)实现两个一位二进制数相加,产生一位和值及一位进位值,但不考虑低位来的进位位的加法器称为全加器。

华南理工大学数字电子技术试卷(含答案)

华南理工大学数字电子技术试卷(含答案)

诚信招考,测验舞弊将带来严厉结果!华南理工大年夜学期末测验《数字电子技艺》试卷A本卷须知:1.考前请将密封线内填写清晰;2.一切谜底请单刀直入答在试卷上(或答题纸上);3.测验办法:闭卷;。

一.单项选择题:〔在每题的备选谜底当选出一个准确的谜底,并将准确谜底的1A.10000000B.000100101000C.100000000D.1001010002.曾经清晰函数F的卡诺图如图1-1,试求其最简与或表白式(C)3.曾经清晰函数的反演式为,其原函数为〔B〕。

A.B.C.D.4.关于TTL数字集成电路来说,以下说法谁人是过失的:B〔A〕电源电压极性不得接反,其额外值为5V;〔B〕不使用的输入端接1;〔C〕输入端可串接电阻,但电阻值不该太大年夜;〔D〕OC门输入端能够并接。

5.欲将正弦旗号暗记转换成与之频率一样的脉冲旗号暗记,使用BA.T,触发器B.施密特触发器C.A/D转换器D.移位存放器6.以下A/D转换器直达换速率最快的是〔 A〕。

A.并联比拟型B.双积分型C.计数型D.逐次渐近型7.一个含有32768个存储单位的ROM,有8个数据输入端,其地点输入端有〔C〕个。

CA. 10B.11C.12D.88.如图1-2,在TTL门构成的电路中,与非门的输入电流为I iL≤–1mA‚I iH≤20μA。

G1输入低电平常输入电流的最大年夜值为I OL(max)=10mA,输入高电平常最大年夜输入电流为I OH(max)=–0.4mA。

门G1的扇出系数是〔〕。

A.1B.4C.5D.109.十数制数2006.375转换为二进制数是:10.TTL或非门过剩输入真个处置是:A.悬空B.接高电平C.接低电平D.接〞1〞二.填空题(每题2分,共20分)1.CMOS传输门的静态功耗特不小,当输入旗号暗记的频率添加时,其功耗将______________。

2.写出四种逻辑函数的表现办法:_______________________________________________________________;3.逻辑电路中,高电平用1表现,低电平用0表现,那么称为___逻辑;4.把JK触发器改成T触发器的办法是_____________。

2019华工 数字电子 随堂练习

2019华工 数字电子 随堂练习

第一章数制和码制1.(单选题) 为了给800份文件顺序编码,如果采用十六进制代码,最少需要()位。

A. 1B. 2C. 3D. 4答题: A. B. C. D. (已提交)参考答案:C问题解析:2.(单选题) 与二进制数等值的十进制数为()。

A. 9.21B. 9.3125C. 9.05D. 9.5答题: A. B. C. D. (已提交)参考答案:B问题解析:3.(单选题) 与二进制数等值的十六进制数为()。

A. B0.C3B. C. 2C.C3D. 答题: A. B. C. D. (已提交)参考答案:D问题解析:4.(单选题) 为了给800份文件顺序编码,如果采用二进制代码,最少需要()位。

A. 9B. 10C. 11D. 12答题: A. B. C. D. (已提交)参考答案:B问题解析:5.(单选题) 与二进制数等值的十进制数为()。

A. 6.11B. 6.21C. 6.625D. 6.5答题: A. B. C. D. (已提交)参考答案:C问题解析:6.(单选题) 与二进制数等值的八进制数为()。

A. 6.44B. 6.41C. 3.44D. 3.41答题: A. B. C. D. (已提交)参考答案:A问题解析:7.(单选题) 把十进制数103表示成十六进制数为( )。

A.63 B.67 C.68 D.6A答题: A. B. C. D. (已提交)参考答案:B问题解析:8.(单选题) 十进制数-3用8位二进制补码表示,写成十六进制数为( ) 。

A.83 B.FC C.FD D.03答题: A. B. C. D. (已提交)参考答案:C问题解析:9.(单选题) 用8421BCD码表示十进制数51,则相应的二进制代码为( ) 。

A.01010001 B.101001 C.110011 D.00110011答题: A. B. C. D. (已提交)参考答案:A问题解析:10.(单选题) 与十进制数136对应的十六进制数为( ) 。

华南理工大学网络教育电路原理作业1-13、16章全答案讲解

华南理工大学网络教育电路原理作业1-13、16章全答案讲解

第一章“电路模型和电路定律”练习题1-1说明题1-1图(a )、(b )中:(1) u 、i 的参考方向是否关联?(2) ui 乘积表示什么功率? ( 3)如果在图(a )中u>0、i<0 ;图(b )中u>0、i>0,元件实际发出还是吸收功 率?元件题1-1解:(1 )题1-1图(a ),u 、i 在元件上为关联参考方向:题 1-1图(b )中,u 、i 在元件上为非关联参考方向。

(2)题1-1图(a )中,P=ui 表示元件吸收的功率;题 1-1图(b )中,P=ui 表示元件发 出的功率。

(3)题1-1图(a )中,P=ui<0表示元件吸收负功率,实际发出功率:题 1-1图(b )中,P=ui>0,元件实际发出功率。

1-4在指定的电压 u 和电流i 的参考方向下,写出题1-4图所示各元件的 u 和i 的约束方程(即 VCR )。

5V ■O +(d )( e ) ( f )题1-4图解: (1 )题1-4图(a )中,u 、i 为非关联参考方向,u=10 x 103i 。

(2) 题1-4图(b )中u 、i 为非关联参考方向,u= — 10i 。

(3) 题1-4图(c )中u 与电压源的激励电压方向相同 u= 10V. (4) 题1-4图(d )中u 与电压源的激励电压方向相反 u= — 5V. (5) 题1-4图(e )中i 与电流源的激励电流方向相同i= 10x 10-3A(6) 题1-4图(f )中i 与电流源的激励电流方向相反 i= — 10 x 10-3A 1-5试求题1-5图中各电路中电压源、电流源及电阻的功率(须说明是吸收还是发出)元件(b )i 10k'.1□ -- * --- 1 I ----------- O+u -(a )i 10'.1+ u(b )10V+」+CTu(c )10mA10mA+(a )解:题1-5图(a )中流过15V 电压源的2A 电流与激励电压15V 为非关联参考方向,因 此,电压源发出功率 P U 发=15 X 2W=30W ; 2A 电流源的端电压为 U A = (- 5X 2+15) =5V, 此电压与激励电流为关联参考方向,因此,电流源吸收功率 P |吸=5X 2W=10W; 电阻消耗功率 P R =|2R=22X 5W=20W ,电路中P U 发=P |吸+P R 功率平衡。

数字电子技术第二次作业题及答案.doc

数字电子技术第二次作业题及答案.doc

第2次作业一、单项选择题(本大题共40分,共20小题,每小题2分)1.4LS138译码器有(),74LS148编码器有()。

A.三个输入端,三个输出端B.八个输入端,八个输出端C.三个输入端,八个输出端D.八个输入端,三个输出端2.接通电源电压就能输岀矩形脉冲的电路是()。

A.单稳态触发器B.施密特触发器C. D触发器D.多谐振荡器3.如图所示的电路,输出F的状态是()。

A. AB. FC. 1D.04.函数F(A, B, C)二AB+BC+AC的最小项表达式为()。

A.F(A, B, C) = Lm (0, 2, 4)B.(A, B, C) = Sm (3, 5, 6, 7)C.F(A, B, C) = Zm (0, 2, 3, 4)D.F(A,B,C)二工m (2, 4, 6, 7)5.在下列逻辑电路屮,不是组合逻辑电路的是()。

A.译码器B.编码器C.全加器D.寄存器6.N个触发器可以构成最大计数长度(进制数)为()的计数器。

A. N B. 2N C. N2D. 2、7.0八(:输出范围为0〜1(^,当输入数字量为0110 (4位DAC),其输岀为()。

A.IVB.2VC.3VD.4V&十六路数据选择器的地址输入(选择控制)端有()个。

A.16B. 2C. 4D.89.电路和波形如下图,正确输出的波形是()。

A.①B・②C・③D・④10.对于钟控RS触发器,若要求其输出“0 “状态不变,则输入的RS信号应为()o A. RS=X0 B. RS=0X C. RS=X1 D. RS=1X11・已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是()Og—J"! JA.与门B.与非门C.或非门D.异或门12.为了把串行输入的数据转换为并行输出的数据,可以使用()。

A.寄存器B.移位寄存器C.计数器D.存储器13.存储8位二进制信息要()个触发器。

A. 2B. 3C・4D. 8 _14.欲使JK触发器按= Q n工作,可使JK触发器的输入端(J=K=1 B. J=0, K=1 C. J=0, K=0 D. J=l, K=015.在图1所示电路中,使Y二A一的电路是()。

2020年华南理工电路与电子技术平时作业-计算题.doc

2020年华南理工电路与电子技术平时作业-计算题.doc
(3) 时间常数:τ = 20 ×103 ×1×10−6 = 0.02(s)
(4) 由三要素得:
uC (t) = 24e−50t (V) , iC (t) = 1.2e−50t (mA)
7. 如图 7 所示,开关 S 闭合前电路已处于稳态,t=0 时将开关 S 闭合。求开关闭合后电容电 压 uc(t)。
(2) 微变等效电路如下图所示:
(3) rbe=
300 + (1+ β ) 26= IC
1.6kΩ
RL′=RC / / RLΩ= 5k
Au
= − β RL′ rbe
= −156
ri=RB1 / / RB2 / Ω/rbe ≈ 1.5k
r=o R=c 10kΩ
1= 2 − 0.7 300
0.038(mA) ;
IC =β IB =37.5× 0.038 =1.43(mA) ;
UCE = Ucc − IC RC = 12 −1.43× 4 = 6.28(V)
(2)微变等效电路如下图所示:
(3)
rbe

300
+
(1 +
β
)
26= IC
30Ω0 + (1+ 37.5) 26 = 1.43
图 11
解:(1)由放大器的直流通路可知:
= I B
Ucc= −U BE RB
1= 2 50× 0.047 = 2.35(mA) ;
UCE = Ucc − IC RC = 12 − 2.35× 3 = 4.95(V)
(2)微变等效电路如下图所示:
(3)计算电压放大倍数 Au、输入电阻 ri、输出电阻 ro。
图 12
解(1)U B

数字电子技术习题解答

数字电子技术习题解答

数字电子技术习题解答一、化简下列逻辑函数,并画出F1的无竞争冒险的与非—与非逻辑电路;画出F2的最简与或非逻辑电路。

(每题8分,共16分)1. F1=B C A B A B C B A +++2. F2(A,B ,C,D)=Σm (2,3,6,10,14)+Σd (5,9,11)解:1、F1=BC ’+A(B ’+C ’)=((BC ’+AB ’+AC ’)’)’=((AB ’.)’(BC ’)’(.AC ’)’)’由卡诺图可知化简后的表达式不存在竞争冒险。

图略2、F2=((B ’C+CD ’)’)’二、如图2.1所示电路为TTL 电路,输入分别是A ,B ,C 。

试根据其输入的波形,画出对应的输出Y1,Y2的波形(忽略门的延迟时间)。

图 2.1解:对于Y1来说,由于电阻R1太大信号无法正确传输,故A 恒等于1,而R2、R3对信号的传输没有影响,所以Y1=BC ;对于Y2来说,当C=1时,三态门处于高阻态,这时Y2=A ’,当C=0时,三态门处于“0”、“1”逻辑状态,这时Y2=(AB ’)’。

根据以上分析画Y1、Y2的波形于上图。

ABC 00 01 11 10 0 11 1 1 1 00 01 11 101 1 11 1 d d d =1 & & ▽ Y2 Y1 R1 20K Ω R2 50Ω R3 100K Ω A B C A B C A B C Y1 Y2三、试设计一个按8421BCD 码计数的同步七进制加法计数器,由零开始计数。

1. 用JK 触发器实现; (10分)2. 用1片同步十进制计数器74LS160及最少的门电路实现.74LS160功能表及逻辑符号如图3所示。

(10分)Rd LD S1 S2 CP 功能0 X X X X 请零 1 0 X X 置数1 1 1 1 计数 1 1 0 1 X 保持1 1 1 0 X 保持图3解:1、根据题给8421BCD 码加法计数器要求,得状态转换表:Q 2 Q 1 Q 0 C0 0 0 0 0 0 1 00 1 0 00 1 1 01 0 0 0 1 0 1 0 1 1 0 1将状态方程与JK 触发器的特性方程比较,得驱动方程: J 2= Q 0Q 1 ,K 2=Q 1 J 1= Q'0Q ’2,K 1=Q ’0 J 0=(Q 1Q 2)’, K 0=1 输出方程:C=Q 1Q 2 图略,由设计过程可知任意态111将进入000,故电路可自启动。

2019-2020华工网络数字电子技术随堂练习答案

2019-2020华工网络数字电子技术随堂练习答案

第一章数制和码制2.(单选题) 与二进制数等值的十进制数为()。

A. 9.21B. 9.3125C. 9.05D. 9.5参考答案:B3.(单选题) 与二进制数等值的十六进制数为()。

A. B0.C3B. C. 2C.C3D. 参考答案:D参考答案:B5.(单选题) 与二进制数等值的十进制数为()。

A. 6.11B. 6.21C. 6.625D. 6.5参考答案:C6.(单选题) 与二进制数等值的八进制数为()。

A. 6.44B. 6.41C. 3.44D. 3.41参考答案:A参考答案:B13.(单选题) 的原码、反码、补码分别是()。

A.11011、00100、00101 B.11011、10100、10101C.01011、00100、00101 D.01011、10100、10101参考答案:B1.(单选题) 将函数式化成最小项之和的形式为()。

参考答案:D2.(单选题) 函数的反函数为()。

参考答案:B3.(单选题) 将函数式化成最小项之和的形式为()。

参考答案:A4.(单选题) 函数的反函数为()。

参考答案:B5.(单选题) 已知函数的卡诺图如图2-1所示, 则其最简与或表达式为()。

参考答案:A6.(单选题) 某电路当输入端A或B任意一个为高电平时,输出Y为高电平,当A和B均为低电平时输出为低电平,则输出Y与输入A、B之间的逻辑关系为Y=()。

参考答案:B7.(单选题) 全体最小项之和为()。

参考答案:C8.(单选题) 以下与逻辑表达式相等的式子是()。

参考答案:D9.(单选题) 和与非-与非逻辑表达式相等的式子是()。

参考答案:C11.(单选题) 某电路当输入端A或B任意一个为低电平时,输出Y为低电平,当A和B均为高电平时输出为高电平,则输出Y与输入A、B之间的逻辑关系为Y=()。

参考答案:A12.(单选题) 任何两个最小项的乘积为()。

参考答案:A13.(单选题) 以下与逻辑表达式相等的式子是()。

华东理工大学 数字电路与逻辑设计 2014年秋季网上作业1

华东理工大学 数字电路与逻辑设计  2014年秋季网上作业1

题号:1 题型:单选题(请在以下几个选项中选择唯一正确答案)本题分数:5内容:缆车A和B同一时刻只能允许一上一下地行使。

设A、B为1表示缆车上行,F为1表示允许行使,则下列()逻辑表达式能实现该功能。

图形:A、B、C、D、标准答案:C学员答案:C本题得分:5121242danx题号:2 题型:单选题(请在以下几个选项中选择唯一正确答案)本题分数:5内容:设触发器的初态为,在CP=1期间,若以电路内部维持-阻塞线的作用来实现的上升沿触发的D触发器的输入信号D初值为1,继而由1变0,最后由0变1,则当CP下降沿到达后,触发器的状态为( )图形:A、B、C、D、标准答案:C学员答案:B本题得分:0121244danx题号:4 题型:单选题(请在以下几个选项中选择唯一正确答案)本题分数:5内容:若基本触发器的初始输入为,当同时由且随后同时再由时,触发器的状态变化为()图形:A、B、C、D、标准答案:D学员答案:D本题得分:5121247danx题号:7 题型:单选题(请在以下几个选项中选择唯一正确答案)本题分数:5内容:某逻辑函数的最简单表达式为,在只有原变量没有反变量的条件下,若用与非门来实现,则电路共需要()个双输入端与非门门电路。

A.5B. 4C. 3D. 2图形:A、B、C、121248danx题号:8 题型:单选题(请在以下几个选项中选择唯一正确答案)本题分数:5内容:设触发器的初始态为,将JK触发器的、输出端分别连接到J、K输入端,即,则当CP脉冲到来时,触发器的状态为( )。

图形:A、B、C、D、标准答案:D学员答案:C本题得分:0121249danx题号:9 题型:单选题(请在以下几个选项中选择唯一正确答案)本题分数:5内容:下列函数表达中,()是标准“与或”式。

图形:A、B、121250danx题号:10 题型:单选题(请在以下几个选项中选择唯一正确答案)本题分数:5内容:函数的对偶函数图形:A、B、C、D、标准答案:B学员答案:C本题得分:0121251danx题号:11 题型:单选题(请在以下几个选项中选择唯一正确答案)本题分数:5内容:图形:A、B、C、121252danx题号:12 题型:单选题(请在以下几个选项中选择唯一正确答案)本题分数:5内容:设触发器的初态为,在CP=1期间,若主从JK触发器的输入信号初值为J=1、K=1,继而K由1变0,最后J也由1变0,则当CP下降沿到达后,触发器的状态为()。

华工网络数字电子技术作业

华工网络数字电子技术作业

华工网络数字电子技术作业第1章作业1.1为了将600份文件顺序编码,如果采用二进制代码,最少需要用几位?如果改用八进制或十六进制代码,则最少各需要用几位?答:如用二进制最少需10位,用八进制最少需4位,用十六进制最少需3位1.4将下列二进制数转换为等值的十进制数。

(1)(101.011)2 ;(3)(1111.1111)2。

解(1)(101.011)2 =5.375 (3)(1111.1111)15.93752=1.5将下列二进制数转换为等值的八进制数和十六进制数。

(2)(1001.1101)2;(4)(101100.110011)。

2解:(2)(1001.1101)2=(11.64)8=(9.D)16(4)(101100.110011)2=(54.63)8=()161.6将下列十六进制数转换为等值的二进制数。

(1)(8.C)16;(3)(8F.FF)16。

解:(8.C)16=(1000.1100)2(8F.FF)16=(10001111.11111111)21.9将下列十进制数转换为等值的二进制数和十六进制数。

要求二进制数保留小数点以后4位有效数字。

(2)(188.875)10;(4)(174.06)10。

解(2):1.14用二进制补码运算计算下列各式。

式中的4位二进制数是不带符号位的绝对值。

如果和为负数,请求出负数的绝对值。

(提示:所用补码的有效位数应足够表示代数和的最大绝对值。

)(2)1101+1011;(4)1101-1011;(6)1011-1101;(8)-1101-1011。

解:第2章作业ABC Y0 0 0 0 0 0 1 1 0 1 0 10 1 1 01 0 0 1 1 0 1 0 1 1 0 0 1 1 1 0 M N P Q Z 0 0 0 0 0 0 0 0 1 0 0 0 1 0 0 0 0 1 1 1 0 1 0 0 0 0 1 0 1 0 0 1 1 0 10 1 1 1 11 0 0 0 0 1 0 0 1 0 1 0 1 0 0 1 0 1 1 1 1 1 0 0 1 1 1 0 1 1 1 1 1 0 1 1 1 1 1 1表P2.4(a)表P2.4(b)图P2.72.8已知逻辑函数Y的波形图如图P2.8所示,试求Y的真值表和逻辑函数式。

数字电子技术·平时作业2020春华南理工大学网络教育答案

数字电子技术·平时作业2020春华南理工大学网络教育答案
(1)
真值表
A
B
C
Y
Z
0
0
0
0
0
0
0
1பைடு நூலகம்
0
1
0
1
0
0
1
0
1
1
0
1
1
0
0
1
0
1
0
1
1
0
1
1
0
1
0
1
1
1
1
1
(2)
(3)
3.解:
四、时序逻辑电路的分析与设计。
1.解:
(1)同步计数器
(2)驱动方程:
状态方程:
(3)状态转换图:
(4)四进制计数器,能自启动。
2.解:
(1)反馈清零法
(2)十进制计数器加法
(3)
输入
输出
C
A
B
S
Co
0
0
0
0
0
0
0
1
1
0
0
1
0
1
0
0
1
1
0
1
1
0
0
1
0
1
0
1
0
1
1
1
0
0
1
1
1
1
1
1
(2)
(3)
AB
C
00
01
11
10
00
0
1
0
1
01
1
0
1
0
S的卡诺图
AB
C
00
01
11
10

华南理工大学继续教育学院数字电子技术及应用第1-5单元习题答案

华南理工大学继续教育学院数字电子技术及应用第1-5单元习题答案
表题 2-3(1) ABCY 0000 0011 0101 0111 1001 1011 1101 1110
函数式为:Y ABC ABC ABC • ABC
电路图如图题 2-3(1)所示:
(2)设 A、B、C 为输入变量,当输入奇数个 1 时输出为,否则为 0,真值表如表题 2-3(2) 所示:
A
=1
B
C
= 1 Y2
(a)
(b)
图题 2-2
解:(a)图Y AB B C CD 0
(b)图Y1 AB• (A B)C AB (A B)C,Y2 A B C
2-3 试采用与非门设计下列逻辑电路:
(1)三变量非一致电路; (2)三变量判奇电路(含 1 的个数); (3)三变量多数表决电路。 解:(1)设 A、B、C 为输入变量,当输入不一致时输出为 1,一致时为 0,真值表如表题 2-3(1)所示:
自我检测题:
一、填空题
1-1 (1001010)2 =( 112 )8 =( 4A )16 =( 74
)10
1-2 (37.375)10 =( 100101.011 )2 =( 45.3 )8 =( 25.6 )16
1-3 (CE)16=( 11001110 )2 =( 316 )8 =( 206 )10 =( 001000000110 )8421BCD 1-4 在逻辑代数运算的基本公式中,利用分配律可得 A(B+C)= AB+AC ,A+BC=
答:
Z(A, B,C, D) m(0,1,2,5,6,7,8,9,13,14) ABC ACD BCD BCD BC
(5) Z ABC ABC AC 答: Z ABC ABC AC A
(6) Z(A, B,C, D) m(0,1,2,3,4) d(5,7) 答: Z(A, B,C, D) m(0,1,2,3,4) d(5,7) AB AC (7) Z(A, B,C, D) m(2,3,7,8,11,14) d(0,5,10,15) 答: Z(A, B,C, D) m(2,3,7,8,11,14) d(0,5,10,15) BD CD AC

华工教育2020年《数字电子技术》随堂练习参考答案

华工教育2020年《数字电子技术》随堂练习参考答案

《数字电子技术》随堂练习参考答案1.(单选题) 为了给800份文件顺序编码,如果采用十六进制代码,最少需要()位。

A. 1B. 2C. 3D. 4答题: A. B. C. D. (已提交)参考答案:C问题解析:2.(单选题) 与二进制数等值的十进制数为()。

A. 9.21B. 9.3125C. 9.05D. 9.5答题: A. B. C. D. (已提交)参考答案:B问题解析:3.(单选题) 与二进制数等值的十六进制数为()。

A. B0.C3B. C. 2C.C3D. 答题: A. B. C. D. (已提交)参考答案:D问题解析:4.(单选题) 为了给800份文件顺序编码,如果采用二进制代码,最少需要()位。

A. 9B. 10C. 11D. 12答题: A. B. C. D. (已提交)参考答案:B问题解析:5.(单选题) 与二进制数等值的十进制数为()。

A. 6.11B. 6.21C. 6.625D. 6.5答题: A. B. C. D. (已提交)参考答案:C问题解析:6.(单选题) 与二进制数等值的八进制数为()。

A. 6.44B. 6.41C. 3.44D. 3.41答题: A. B. C. D. (已提交)参考答案:A问题解析:7.(单选题) 把十进制数103表示成十六进制数为( )。

A.63 B.67 C.68 D.6A答题: A. B. C. D. (已提交)参考答案:B问题解析:8.(单选题) 十进制数-3用8位二进制补码表示,写成十六进制数为( ) 。

A.83 B.FC C.FD D.03答题: A. B. C. D. (已提交)参考答案:C问题解析:9.(单选题) 用8421BCD码表示十进制数51,则相应的二进制代码为( ) 。

A.01010001 B.101001 C.110011 D.00110011答题: A. B. C. D. (已提交)参考答案:A问题解析:10.(单选题) 与十进制数136对应的十六进制数为( ) 。

2019-2020华工网络数字电子技术作业解答(五大题共16小题)

2019-2020华工网络数字电子技术作业解答(五大题共16小题)

一、逻辑代数基础(逻辑函数化简、变换) (1小题)1、函数∑∑+=)10,8,6,5,4,3,1()15,13,7,2,0(),,,(d m D C B A Y ,要求:(1)利用卡诺图将Y 化为最简的“与或”表达式;(2)将该最简的“与或”表达式变换为与非-与非式;(3)将该最简的“与或”表达式变换为或非-或非式。

1、解:(1)BD A D C B A Y +'=),,,((2)))(())((),,,(''•=''+'=BD A BD A D C B A Y(3)用反演定理得:D A B A D B A D C B A Y '+'='+'•=')(),,,( 或利用卡诺图得: D A B A D B A D C B A Y '+'='+'•=')(),,,(则))()(()(),,,(''+'+'+'=''+'=D A B A D A B A D C B A Y二、器件(门电路、触发器、存储器、ADC/DAC )(8小题)1、写出如图2-1所示电路中门电路的类型,并写出输出端Y 1、Y2、Y 的表达式。

Y 1TTLTTLAB C DY 2R LV CC Y图2-11、答:OC 门)(1'=AB Y )(2'=CD Y )()()(21'+=''==CD AB CD AB Y Y Y2、写出如图2-2所示电路中门电路的类型,并分别写出下图中当控制信号EN=0和EN=1时输出端Y 1、Y 2、Y 的表达式或逻辑状态。

Y图2-22、答: 三态门EN=0时,)(1'=AB Y Y 2为高阻态 )('=AB Y EN=1时,Y 1为高阻态 )(2'=CD Y )('=CD Y3、电路如图2-3所示,写出触发器输入端D 的表达式、是CLK 的上升沿或下降沿触发、触发时次态Q *的表达式,并说明该电路对于输入信号A 来讲相当于哪种逻辑功能的触发器。

华南理工数电试卷2和答案

华南理工数电试卷2和答案

期末考试试卷二一、填空(每空1分,计20分)1、计数器按增减趋势分有、和计数器。

2、TTL与非门输入级由组成。

两个OC门输出端直接接在一起称为。

3、在TTL与非门,异或门,集电级开路门,三态门中,为实现线与逻辑功能应选用,要有推拉式输出级,又要能驱动总线应选用门。

4、一个触发器可以存放位二进制数。

5、优先编码器的编码输出为码,如编码输出A2A1A0=011,可知对输入的进行编码。

6、逻辑函数的四种表示方法是、、、。

7、移位寄存器的移位方式有,和。

8、同步RS触发器中,R,S为电平有效,基本RS触发器中R,S 为电平有效。

9、常见的脉冲产生电路有二.判断题:(每题1分,共10分)1、对于JK触发器J=K=1时,输出翻转。

()2、一个存储单元可存1位2进制数。

()3、同一CP控制各触发器的计数器称为异步计数器。

()4、对MOS门电路多余端不可以悬空。

()5、函数式F=ABC+AB C+A B C= (3、5、6、7)()6、JK触发器的输入端J悬空,相当于J=1。

()7、时序电路的输出状态仅与此刻输入变量有关。

()8、一个触发器能存放一位二进制数。

()9、计数器随CP到来计数增加的称加计数器。

()10、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。

()三、选择题(每题1分,共10分)1、对于MOS门电路,多余端不允许()A、悬空B、与有用端并联C、接电源D、接低电平2、右图①表示()电路,②图表示()电路A、与门B、或门C、非门D、与非门3、卡诺图③、④表示的逻辑函数最简式分别为()和()A 、F=B +D B 、F=B+DC 、F=BD+BD D 、F=BD+BD4、逻辑电路如图⑤,函数式为( )A 、 F=AB +C B 、 F=A B +C C 、F=AB +CD 、F=A+B C5、一位8421BC D 码计数器至少需要 个触发器。

B A.3 B.4 C.5 D.106、下列逻辑函数表达式中与F=A B +A B 功能相同的是( )A A 、B A ⊕ B 、B A ⊕ C 、B A ⊕ D 、B A ⊕7、施密特触发器常用于( )A 、脉冲整形与变换B 、定时、延时C 、计数D 、寄存 8、施密特触发器的输出状态有A 、一个稳态、一个暂态B 、两个稳态C 、只有一个稳态D 、没有稳态四、逻辑函数化简(10分) 1、用公式法化简下列函数F=AD+B C+B D +A(B+C )+A BC D + A B DE2、用卡诺图法化简下列函数F= m ∑(1、3,8,9,10,11,14,15)五、画波形图(共5分)1、边沿型 JK 触发器的输入波形如图所示,画出 Q 端的波形。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

第1章作业1.1为了将600份文件顺序编码,如果采用二进制代码,最少需要用几位?如果改用八进制或十六进制代码,则最少各需要用几位?答:如用二进制最少需10位,用八进制最少需4位,用十六进制最少需3位1.4将下列二进制数转换为等值的十进制数。

(1)(101.011)2 ;(3)(1111.1111)2。

解(1)(101.011)2 =5.375 (3)(1111.1111)2=15.93751.5将下列二进制数转换为等值的八进制数和十六进制数。

(2)(1001.1101)2;(4)(101100.110011)2。

解:(2)(1001.1101)2=(11.64)8=(9.D)16(4)(101100.110011)2=(54.63)8=()161.6将下列十六进制数转换为等值的二进制数。

(1)(8.C)16;(3)(8F.FF)16。

解:(8.C)16=(1000.1100)2(8F.FF)16=(10001111.11111111)21.9将下列十进制数转换为等值的二进制数和十六进制数。

要求二进制数保留小数点以后4位有效数字。

(2)(188.875)10;(4)(174.06)10。

解(2):1.14用二进制补码运算计算下列各式。

式中的4位二进制数是不带符号位的绝对值。

如果和为负数,请求出负数的绝对值。

(提示:所用补码的有效位数应足够表示代数和的最大绝对值。

)(2)1101+1011;(4)1101-1011;(6)1011-1101;(8)-1101-1011。

解:第2章作业2.4已知逻辑函数的真值表如表P2.4(a)、(b)所示,试写出对应的逻辑函数式。

A B C Y0 0 0 0 0 0 1 1 0 1 0 10 1 1 01 0 0 1 1 0 1 0 1 1 0 0 1 1 1 0 M N P Q Z 0 0 0 0 0 0 0 0 1 0 0 0 1 0 0 0 0 1 1 1 0 1 0 0 0 0 1 0 1 0 0 1 1 0 10 1 1 1 11 0 0 0 0 1 0 0 1 0 1 0 1 0 0 1 0 1 1 1 1 1 0 0 1 1 1 0 1 1 1 1 1 0 1 1 1 1 1 1表P2.4(a)表P2.4(b)2.7写出图P2.7(a)、(b)所示电路的输出逻辑函数式。

图P2.72.8已知逻辑函数Y的波形图如图P2.8所示,试求Y的真值表和逻辑函数式。

图P2.82.10将下列各函数式化为最小项之和的形式。

(1)C B AC BC A Y '++'= (3)CD B A Y ++=(5)L N N M M L Y '+'+'= 解:2.12将下列逻辑函数式化为与非–与非形式,并画出全部由与非逻辑单元组成的逻辑电路图。

(2)()()()'+'++'=BC C B A B A Y (4)()()'⎪⎭⎫ ⎝⎛+''+''+'=BC B A B A BC A Y 解:电路图如下:电路图如下:2.13将下列逻辑函数式化为或非–或非形式,并画出全部由或非逻辑单元组成的逻辑电路图。

(1)C B C B A Y '+'=(3)()D B A D C B C AB Y ''+'''+'= 解:电路图如下:电路图如下 :2.15用逻辑代数的基本公式和常用公式将下列逻辑函数化为最简与或形式。

(2)C B A C B A Y '++'+'= (4)D C A ABD CD B A Y '++'=(6)()()'⎪⎭⎫ ⎝⎛+'+'+'+'=CE AD B BC B A D C AC Y(8)()()()C B A C B A C B A Y +++'+''++=(10) ()F E AB E D C B E D C B E D B F E B A D C A AC Y '+''+''+⊕+''+'+= 解:2.17用卡诺图化简法化简以下逻辑函数。

(2)D C B A BC C B A Y ''++'=2 (4)∑=)14,11,10,9,8,6.4,3,2,1,0(),,,(4m D C B A Y解:2.22将下列具有约束项的逻辑函数化为最简与或形式。

(2)()D C B A D C B A D C A Y ''+'''+'++=2,给定约束条件为0=+'+'+''+'+''ABCD D ABC D C AB D C AB CD B A D C B A 。

(4)()()()()'+'++'+'=C B B A D C B B A Y 4,给定约束条件为0=+++BCD ACD ABD ABC 。

第3章作业3.8试画出图P3.8(a)、(b)两个电路的输出电压波形,输入电压波形如图(c)所示。

图P3.83.10图P3.10中的G1~G4是OD输出结构的与非门74HC03,它们接成线与结构。

试写出线与输出Y与输入A1、A2、B1、B2、C1、C2、D1、D2之间的逻辑关系式,并计算外接电阻R L取值的允许范围。

图P3.103.12在图P3.12所示的电路中,试计算当输入端分别接0V、5V和悬空时输出电压v O的数值,并指出三极管工作在什么状态。

假定三极管导通以后v BE≈0.7V,电路参数如图中所注。

三极管的饱和导通压降V CE(sat)≈0.1V,饱和导通内阻R CE(sat)=20Ω。

图P3.123.14指出图P3.14中各门电路的输出是什么状态(高电平、低电平或高阻态)。

已知这些门电路都是74系列TTL电路。

图P3.143.15说明图P3.15中各门电路的输出是高电平还是低电平。

已知它们都是74HC系列CMOS 电路。

图P3.153.16在图P3.16所示的由74系列TTL与非门组成的电路中,计算门G M能驱动多少同样的与非门。

要求G M输出的高、低电平满足V OH≥3.2V,V OL≤0.4V。

与非门的输入电流为I IL ≤-1.6mA,I IH≤40μA。

V OL≤0.4V时输出电流最大值为I OL(max)=16mA,V OH≥3.2V时输出电流最大值为I OH(max)=-0.4mA。

G M的输出电阻可忽略不计。

图P3.163.17在图P3.17所示由74系列TTL或非门组成的电路中,试求门G M能驱动多少同样的或非门。

要求G M输出的高、低电平满足V OH≥3.2V、V OL≤0.4V。

或非门每个输入端的输入电流为I IL≤-1.6mA,I IH≤40μA。

V OL≤0.4V时输出电流最大值为I OL(max)=16mA,V OH≥3.2V 时输出电流最大值为I OH(max)=-0.4mA。

G M的输出电阻可忽略不计。

图P3.173.18试说明在下列情况下,用万用表测量图P3.18中的v I2端得到的电压各为多少:(1)v I1悬空;(2)v I1接低电平(0.2V);(3)v I1接高电平(3.2V);(4)v I1经51Ω电阻接地;(5)v I1经10kΩ电阻接地。

图中的与非门为74系列的TTL电路,万用表使用5V量程,内阻为20kΩ/V。

图P3.183.19若将上题中的与非门改为74系列TTL 或非门,试问在上述五种情况下测得的v I2各为多少?3.20若将图P3.18中的门电路改为CMOS 与非门,试说明当v I1为题[3.18]给出的五种状态时测得的v I2各等于多少?3.21在图P3.21所示电路中R 1、R 2和C 构成输入滤波电路。

当开关S 闭合时,要求门电路的输入电压V IL ≤0.4V ;当开关S 断开时,要求门电路的输入电压V IH ≥4V ,试求R 1和R 2的最大允许阻值。

G 1~G 5为74LS 系列TTL 反相器,它们的高电平输入电流I IH ≤20μA ,低电平输入电流mA I IL4.0 。

图P3.213.23计算图P3.23电路中上拉电阻R L 的阻值范围。

其中G 1、G 2、G 3是74LS 系列OC 门,输出管截止时的漏电流为I OH ≤100μA ,输出低电平V OL ≤0.4V 时允许的最大负载电流I OL (max )=8mA 。

G 4、G 5、G 6为74LS 系列与非门,它们的输入电流为mA I IL4.0 ,I IH ≤20μA 。

给定V CC =5V ,要求OC 门的输出高、低电平满足V OH ≥3.2V 、V OL ≤0.4V 。

图P3.233.24在图P3.24电路中,已知G 1和G 2、G 3为74LS 系列OC 输出结构的与非门,输出管截止时的漏电流最大值为I OH (max )=100μA ,低电平输出电流最大值为I OL (max )=8mA ,这时输出的低电平为V OL (max )=0.4V 。

G 3~G 5是74LS 系列的或非门,它们高电平输入电流最大值为I IH (max )=20μA ,低电平输入电流最大值为I IL (max )=-0.4mA 。

给定V CC =5V ,要求满足V OH ≥34V 、V OL ≤0.4V ,试求R L 取值的允许范围。

图P3.243.25图P3.25所示是一个继电器线圈驱动电路。

要求在v I=V IH时三极管T截止,而v I=0时三极管T饱和导通。

已知OC门输出管截止时的漏电流I OH≤100μA,导通时允许流过的最大电流I OL(max)=10mA,管压降小于0.1V,导通内阻小于20Ω。

三极管β=50,饱和导通压降V CE(sat)=0.1V,饱和导通内阻R CE(sat)=20Ω。

继电器线圈内阻240Ω,电源电压V CC=12V,V EE=-8V,R2=3.2kΩ,R3=18kΩ,试求R1的阻值范围。

图P3.253.26在图P3.26(a)所示电路中已知三极管导通时V BE=0.7V,饱和压降V CE(sat)=0.3V,饱和导通内阻为R CE(sat)=20Ω,三极管的电流放大系数β=100。

OC门G1输出管截止时的漏电流约为50μA,导通时允许的最大负载电流为16mA,输出低电平≤0.3V。

G2~G5均为74系列TTL电路,其中G2为反相器,G3和G4是与非门,G5是或非门,它们的输入特性如图P3.26(b)所示。

相关文档
最新文档