数字逻辑电路试题(1)
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
密封线
数字逻辑电路试题(卷)
数字逻辑电路试题
一、填空题(16分)
1.三种基本的逻辑运算是____________、____________、____________。
2.数据选择器一般有____________个数据输出端。
3.由n个逻辑变量构成某个逻辑函数,则完整的真值表应有____________种不同的组合。
4.F(A、B、C、D)=CD,它包含了____________个最大项。
5.A(A+B)=____________。
6.F=AB+AC这种形式表达式称为____________表达式。
7.有18个变量需用二进制代码来表示它们,则最少需要____________位二进制代码。
8.用八选一数字选择器实现函数F=ABC+AC+ABC,其数据输入端D3=____________。
9.任何时刻电路的输出仅与该时刻电路输入有关,而与电路过去输入无关的电路称为____________。
10.欲将主—从JK触发器作为可控T触发器,则应使J=____________,K=____________。
11.ROM主要由____________和____________两大部分组成。
12.PLA和ROM不同之处在于PLA利用了____________原理,仅用较少的存储单元就能存储大量的信息。
二、选择题(每题2分,共30分)
1.和二进制数(10011)2等值的十进制数是()
A.19 B.11 C.17 D.15
2.十进制数895.7对应的8421BCD码是()
A.100010010110.1110 B.100010010101.0111 C.000110011010.1110 D.100010011010.0111
3.和二进制码10110相对应的余3码是()
A.10110 B.01101 C.11001 D.11101 4.A·B·A·B·C·D=()
A.1 B.C C.A D.0
5.A+BC+AB+A+DE=()
A.1 B.A C.A D.0
6 F(ABC)=ABC+A BC+B
A C+A
B C=()
A.∑m(0,2,4,7) B.∑m(1,3,5,7) C.∑m(1,4,5,7) D.∑m(0,1,3,5)
7.A○+B=()
A.AB+A B B.A B+A B C.AB+B
A D.A B
8.F(A+B)(A+C)的对偶式为( )
A.F=A B+A C B.F=A B+A C C.F=(A+B)(A+C) D.F=(A+B)(A+C)
9.对正逻辑而言,其电路为与非门,对负逻辑而言为()
A.与非门B.与门C.或非门D.或门
10.如右图电路中,要求输出F=B,则A应为() A
A.0 B.1 C.B D.B F 11. 主——从J触发器在同步工作时,若出现Q n=0,要求达到现态Q n+1=1,则应使J、K=()
A.0,0 B.0,1 C.1,φD.φ,1
12.如下图电路同步工作时,在CP脉冲作用下,能完成翻转功能的电路是()
A B C D
密封线
13.如右图电路,在CP脉冲作用下,能完成()
A.扭环计数器功能B.循环码计数器功能C.三分频功能D.七分频功能
14.设计一个25进制的计数器最少需要触发器的个数为()
A.5个B.6个C.4个D.25个
15.在数字系统中,要求同时输入几个信息,使输出不但要有意义,而且要按事先编排好的顺序输出,应采用()A.二进制编码器B.二——十进制编码器C.优先编码器D.二进制译码器图2—13
三、化简(15分)
1.用代数法化简F=AB+AB+ABCD+ABCD+AB
2.将F=(A+B)(B+C)展开为标准或与表达式
3.用卡诺图化简F(ABCD)= ∑m(1,2,6,9,10,13,14)+∑d(5,7,15) (要求画出卡诺图)
四、分析题(本科做1-3题20分, 专科做1-2题20分)
1.写出图4.1逻辑函数表达式并化简。
2.分析图4.2时序电路(列出激励函数、状态真值表、状态图)
3.试分析图4.3时序逻辑电路的功能。要求列出状态图,作出状态表。
图4—1
五、设计题(19分)
1.用与非门设计一个组合逻辑电路,用来检测并行输入的四位二进制数B3B2B1B0。当其值大于或等于5时输出为1,反之为零,输入端仅有原变量可用,画出逻辑图。
2.试用JK触发器设计一个同步五进制计数器。其计数规律