一种高速TLB的设计与实现
合集下载
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
一种高速TLB的设计与实现
刘宗林;吴虎成;唐涛;党桂斌
【期刊名称】《计算机工程与应用》
【年(卷),期】2007(43)16
【摘要】为了加快微处理器中线性地址向物理地址转换的速度,提出了一种高速TLB结构.结构采用全定制的CAM阵列和SRAM阵列,并根据CAM和SRAM单元的输出特点设计了精巧的读出放大逻辑,有效提高了TLB的读出速度.经流片测试,表明设计正确可靠,能够保证地址转换延时在1ns左右.
【总页数】4页(P1-3,86)
【作者】刘宗林;吴虎成;唐涛;党桂斌
【作者单位】国防科技大学,计算机学院,长沙,410073;国防科技大学,计算机学院,长沙,410073;国防科技大学,计算机学院,长沙,410073;国防科技大学,计算机学院,长沙,410073
【正文语种】中文
【中图分类】TP33
【相关文献】
1.一种高速网络流识别处理系统的设计与实现 [J], 路琪; 高翔; 许晓; 陈朝
2.一种高速网络流识别处理系统的设计与实现 [J], 路琪; 高翔; 许晓; 陈朝
3.一种用于E级数据中心高速互联总线物理层测试方案的设计与实现 [J], 俞武;明庆勇
4.一种嵌入式高速通信系统设计与实现 [J], 李静
5.一种基于FPGA的高速串行通信总线的设计与实现 [J], 张鹏
因版权原因,仅展示原文概要,查看原文内容请购买。