如何将altiumdesigner的原理图和PCB转入cence里
Altium Designer原理图元件和PCB元件互相定位
Altium Designer原理图元件和PCB元件互相定位使用快捷键:“T”+“C”然后点击要定位的元件即可。
此方法元件被中,其他元件会被过滤掉。
DXP里原理图里的元件怎么快速从PCB中找到呢
首先确认你的原理图与PCB在同一工程之下,并且原理图与PCB均已打开
然后选择原理图中你想要找的原件
然后快捷键T S ,好了,你已经找到你选择的元件在PCB中的位置,并且是处于被选中状态
(此方法只选中,其他元件不变)
在PCB文件中,查看-->工作区面板-->PCB-->PCB,窗口弹出,选择components,元件列表中点击你要查找的元件,就会高亮显示了。
Altium向Cadence数据转换-17
Altium向Cadence数据转换-17.2 Altium数据向Cadence数据转换向导选择合适的PCB设计解决方案从来都不是一件简单的事情。
无论是初创企业还是已经完善的企业,都需要考虑多方面的因素,如工具设计功能、成本、技术服务、技术性与前瞻性、市场占有率等。
当完成了产品75%研发的时候,突然发现现有的PCB设计工具无法满足设计要求,这是任何企业或研发工程师都不想面对的事实。
Cadence设计解决方案是一个可以信赖的研发方案,可以满足您现在以及未来的技术需求。
以下是五个原因供您参考:原因1:扩展性能够满足企业未来的研发技术要求Cadence解决方案提供一整套完善、可扩展的PCB设计方案。
随着企业研发要求的提升,Cadence设计方案可以无缝扩展、升级,随时满足您的技术要求。
这样能够满足现状与未来的设计解决方案,能够让您的企业研发投入更有价值。
原因2:高性价比与灵活的销售模式Cadence PCB设计方案并不是一个标准套件模式。
Cadence灵活的销售模式,研发团队可以根据技术需求与研发预算,合理选择最适合的模块配置。
原因3:功能先进Cadence为工程师提供先进的PCB设计技术。
约束规则驱动PCB设计,结合高速信号布线、自动/交互式布线、DFM分析、动态覆铜等先进技术,帮助工程师高效完成PCB设计,加速产品上市时间,并确保设计的一次成功率。
原因4:完全可定制的企业研发系统Cadence为用户提供很多API应用接口,用户可以以此为基础,定制开发完全符合企业内部研发需求的完整设计环境。
Cadence可以与PDM/ERP等外部数据管理系统互联,可以自动创建企业标准化报告文档,甚至可以定制全新的界面。
原因5:最好的客户技术支持Cadence提供及时的在线技术支持,能够快速解答技术问题。
这样能够让企业在使用过程中更加放心,提高研发团队的能力与产品的可靠性。
XXX产品得到了Cadence技术团队以及国内代理商(CCP)的全方位技术支持。
Altium Designer与Cadence文件件的转换
将cadence allegro的brd文件导入AD中有2种方法:1。
直接转换。
AD summer 08 or winter 09已提供之间import的功能了。
具体操作见Altium公司主页的Allegro importer流程:/products/altium-designer/features/summer08.cfm#PS:AD summer 08以下版本不支持导入allegro的brd文件,但是支持导入orcad layout的max文件;但同为cadence的产品,不能导入allegro layout的brd文件。
2。
对于低版本的中Altium Designer,Allegro PCB(brd文件)需要通过其他一些途径实现,以Altium Designer 6.6为例介绍将Allegro的brd板子导入AD中。
基本思想是用CAM文件,具体步骤:1、从Allegro PCB Editor中导出Gerber文件和IPC网表文件(不要IPC网表也可以,不过那样导入的PCB网络名是AD随机命名的)。
也可以导出ODB++文件(可能还是需要IPC网表),我觉得这个比Gerber方便。
Allegro需要安装第三方软件才能输出ODB++,这个在导出时会提示下载的(软件是free的)。
2、在AD中新建一个CAM文件。
3、通过AD的File/Import导入Allegro输出的Gerber/ODB++,(可选)通过File/Import/Net List导入IPC网表。
4、使用Tool/Netlist/Extract提取导入的Gerber/ODB++的网络(将相连的Track视为同一网络,网络名随机生成)。
5、(可选)通过File Import/NetList导入IPC网表。
如果3中已导入,忽略本步。
6、通过Tool/NetList/Campare将Extrat的网表和IPC网表进行比较,从而将网络(大部分)命名为Allegro中原来的网络名。
ad 原理图导入pcb
ad 原理图导入pcb
在将原理图导入PCB之前,需要先确保原理图和PCB软件之
间已经建立了连接。
接下来,按照以下步骤进行导入:
1. 打开PCB软件,并创建一个新的PCB文档。
2. 在PCB软件的主界面中,找到菜单栏中的"文件"选项,然
后选择"导入"。
3. 在弹出的导入对话框中,浏览并选择要导入的原理图文件,然后点击"打开"。
4. 在导入过程中,PCB软件将会识别并解析原理图文件中的
所有元件和连接线。
5. 完成导入后,PCB软件会自动将原理图文件中的元件和连
接线转换为PCB设计中的元件和布线。
6. 检查导入的结果,确保元件和布线的准确性及一致性。
7. 如果需要,进行其他PCB设计操作,例如添加封装、布局、布线、优化等。
需要注意的是,在导入过程中,不要添加任何标题或重复的文字。
以避免混乱和错误的发生。
完成这些步骤后,原理图将成功导入到PCB中,并可以进行后续的PCB设计工作。
原理图与PCB图的同步
原理图与PCB图的同步1、在原理图中,进行相关的原理性设计修改后,执行菜单命令“Tools/Create Netlist”,创建网表文件,如下图所示:2、在弹出的对话框中,选择右上角的标签“other”,将出现如下对话框。
进行设置如下:●在Formatters下面的列表框中选择“padspcb.dll”。
●在PCB Footprint中的文本框内,输入“{PCB Footprint},{Value}”。
注意:{PCB Footprint}后面的{Value}是必要的,这样当原理图中某些元器件的Value属性更改后,可通过网表文件导入到PCB中,更新PCB中相应元器件的Value属性。
●单击“Browse”按钮设定所要生成的网表文件的存放路径和文件名(文件名后缀一定要为“.asc”,否则无法导入到PCB中)。
本例为放置在桌面上的Example.asc。
●单击“确定”按钮完成网表文件的生成3、用PADS创建一个新的PCB文件(本例文件名为Example.pcb)。
执行“File/Import”菜单命令,导入网表文件。
如下图所示:4、在弹出的“File Import”对话框中,选择刚刚生成的网表文件,如Example.asc。
5、将网表文件导入后,保存该PCB文件,然后关闭该文件。
6、打开旧的PCB文件,以便对其进行更新。
7、执行菜单命令“Tools/Compare/ECO”8、在弹出的“Compare/ECO Tools”对话框中,选择“Documents”标签,进行如下设置:●在“Original Design to Compare and Update”中,将“Use Current PCB Design”前面的复选框选中。
●在“New Design with Changes”中,选择“New Design File”下面的文件路径为刚刚生成的PCB文件,如“C:\Documents and Settings\zhangchuming\桌面\Example.pcb”●在“Out Options”中,将“Generate Differences Report”和“Generate ECOFile”两项选中。
如何将altiumdesigner的原理图和PCB转入cence里
如何将a l t i u m d e s i g n e r的原理图和P C B转入c e n c e里This model paper was revised by the Standardization Office on December 10, 2020说明:1)本教程适用于将altiumdesigner的原理图和PCB转入cadence(分别对应captureCIS和allegro)里。
对于protel99se,可以将其先导入较新版本的AD 里,再转入cadence中。
2)整个过程中使用的软件包括altiumdesignerSummer08,cadence16.6,orCAD10.3-capture(免安装精简版),PADS9.3三合一完美精简版。
其中,后面两个软件较小,便于下载。
3)原理图的转化路线是,从altiumdesigner导出的.dsn文件,用orcad10.3-capture打开后,保存为cadence16.6可以打开的文件。
因为较新版本的cadence不能直接打开AD转换出来的.dsn文件。
如果你不是这些版本的软件,也可以参考本人的方法进行尝试。
4)pcb转化的顺序是,altiumdesigner导出的文件,导入PADS9.3打开,然后导出.asc文件。
随后利用allegro对pads的接口,将pads文件导入。
1.原理图的导入1.1选中原理图的项目文件,即.PRJPCB文件,右键-》saveprojecas,选择.dsn文件,输入要保存的文件名,保存。
注意输入新的文件名的时候要把文件名的后缀手动改掉。
1.2打开orCAD10.3-capture文件夹下面的capture.exe(如果同一台电脑装了新版本的cadence,例如cadence16.6的话,环境变量中的用户变量会有冲突。
具体地来说对于orCAD10.3来说,CDS_LIC_FILE的值必须是安装目录\orCAD10.3-capture\crack\license.dat。
AltiumDesigner中,将多个工程下的原理图和PCB合并在一起
AltiumDesigner中,将多个⼯程下的原理图和PCB合并在⼀起TDD双向放⼤器的设计分为三部分:LNA部分、PA部分和控制开关部分。
为了调试⽅便,已经在三个Altium⼯程⾥⾯分别设计了三部分。
现在需要合并成⼀个板⼦,为了保留已有的布局布线的⼯作量,采⽤这个办法可以快速合并⼯程。
⼀、对已有的三个⼯程进⾏元器件重新标号,并更新到各⾃的PCB⽂件中。
1、在原始⼯程的原理图中,⽤Tools -> Annotate Schematics(T A),先将元件编号全部恢复为"?",如图: 2、然后重新命名,命名时加上后缀⽐如10,这样原来的元件编号C1、C2、U1、U2变成了C110、C210、U110、U210。
如图: 3、在PCB中进⾏编号和⽹络的更新。
⽤Design -> Import Changes from xxx.PrjPCB(D I),更新⽹络(Net)和⽹络组(Class)。
⼆、合并⼯程。
1、把设计中的三套原理图和PCB添加到同⼀个⼯程⾥,并腾出⼀个新的PCB⽂件(这⾥叫brd_merge)。
如图: 2、在brd_merge中,执⾏Design -> Import Changes from xxx.PrjPCB(D I),然后删除所有元件。
此时已经导⼊了LNA、PA、CTRL三个部分所有的⽹络信息。
3、将brd_01、brd_02、brd_03中的所有内容复制粘贴到brd_merge中,注意粘贴前使⽤Edit -> Paste Special...进⾏选择,即保留所有的⽹络名称。
4、使⽤Design -> Import Changes from xxx.PrjPCB(D I),更新⽹络(Net)和⽹络组(Class)。
Protel原理图PCB到Cadence的数据转换
Protel原理图PCB到Cadence的数据转换Date: 2008/ 04 / 25Author:周曙光Version: v16.xKeywords:数据转换AD6(Altium Designer 6)Note: 任何两个EDA工具之间的数据转换都不是百分百的正确,都需要做一定修改。
随着PCB设计的复杂程度和高速PCB设计需求的不断增加,越来越多的PCB设计者、设计团队选择Cadence的设计平台和工具。
但是,由于没有AD6数据到Cadence数据直接转换工具,长期以来如何将现有的基于AD6平台的设计数据转化到Cadence平台上来一直是处于平台转化期的设计者所面临的难题。
下面结合Cadence和Altium的PCB设计工具,提供一条比较合理的转换途径。
1、环境:转换中使用到的工具a) Altium Designer 6b) Cadence Capture CISc) Cadence Orcad Layoutd) Cadence PCB Editore) Cadence PCB Router(CCT)2、Altium - AD6原理图到Cadence - Capture CIS在Altium Designer 6原理图的转化上我们可以利用Altium Designer 6的Save Preject As来实现。
通过这一功能我们可以直接将AD6的原理图转化到Capture CIS中。
然后直接保存为*.dsn文件。
注意事项:这里,我们仅提出几点通过实践总结出来的注意事项。
a)封装信息AD6在输出Capture DSN文件的时候,没有输出封装信息,在Capture中我们会看到所以元件的PCB Footprint属性都是空的。
这就需要我们手工为元件添加封装信息,这也是整个转化过程中最耗时的工作。
在添加封装信息时要注意保持与AD6 PCB设计中的封装一致性,以及Cadence在封装命名上的限制。
例如一个电阻,在AD6中的封装为AXIAL0.4,在后面介绍的封装库的转化中,将被修改为AXIAL04,这是由于Cadence不允许封装名中出现“.”;再比如DB9接插件的封装在AD6中为DB9RA/F,将会被改为DB9RAF。
AltiumDesigner支持的设计数据导入格式及导入方法
AltiumDesigner支持的设计数据导入格式及导入方法
Altium Designer 支持的设计数据导入格式及导入方法
原理图文件
向下兼容Protel 及Altium Designer 先前版本原理图和符号库文件格式
Protel 99SE 数据包格式文件(*.DDB)
P-CAD V16 或V17 ASCII 格式原理图文件(*.sch)
P-CAD V16 或V17 ASCII 格式符号库文件(*.lia,*.lib)
OrCAD 原理图设计(*.dsn)
OrCAD 符号库文件(*.olb)
OrCAD CIS 格式文件(*.dbc)
P-CAD PDIF 格式文件(*.pdf)
CircuitMaker 2000 设计文件(*.ckt)
CircuitMaker 2000 二进制用户库文件(*.lib)
PCB 文件
向下兼容Protel 及Altium Designer 先前版本PCB 和封装库文件格式
OrCAD 封装库文件(*.llb)
OrCAD PCB 版图ASCII 格式文件(*.max)
PADS PCB ASCII 格式文件(*.asc)
Allegro PCB ASCII 格式文件(*.alg)
P-CAD V15, V16 or V17 ASCII PCB (*.pcb)
SPECCTRA 格式设计文件(*.dsn)
AutoCAD DWG/DXF (*.DWG,*.DXF)格式文件(使用File»Import) 通过利用File-Open 命令,直接打开文件
通过执行File»Open 命令,在选择打开文件对话框内导入文件。
altium designer导出原理图
altium designer导出原理图
要实现导出Altium Designer软件中的原理图且不包含标题和
重复文字,可以按照以下步骤进行操作:
1. 打开Altium Designer软件并加载您的PCB项目。
2. 在左侧的“项目导航器”窗口中,找到并展开“项目文档”文件夹。
3. 找到您要导出的原理图文档,并单击右键打开菜单。
4. 从菜单中选择“导出”选项。
5. 在弹出的“导出文档”对话框中,选择要导出的文件类型为“PDF”或“图片”等。
6. 在对话框的选项中,确保取消勾选“包括标题”或类似选项。
7. 确认其他导出选项设置,如导出路径和文件名。
8. 单击“导出”按钮以开始导出原理图。
导出后的原理图文件将不包含标题或重复的文字。
您可以在导出后的文档中查看并确认这一点。
希望以上操作对您有所帮助!。
Altium Designer:支援汇入 PADS Layout 及 OrCAD capture 的档案
Altium Designer:支援匯入PADS Layout 及OrCAD capture 的檔案Altium Designer 的導入精靈:可以導入PADS LayoutR 的設計,包括:PCB 及零件庫檔案,都可以處理。
導入精靈:可以過濾繁雜的程序,經由分析並提供許多默認設置,為:專案結構(project structure)、版層映射(layer mapping) 、PCB footprint 命名等等。
Translating complete PADS LayoutR designs, including PCB files and library filescan all be handled by Altium Designer's Import Wizard.The Import Wizard removes much of the headache normally found with design translationby analyzing your files and offering many defaults and suggested settings forproject structure, layer mapping, PCB footprint naming, and more.Complete flexibility is found in all pages of the Wizard, giving you as little or as much control as you would like over the file translation settings, before committing to the actual translation process.使用板層映射(Layer Mapping)選項按鈕,從PADS PCB 層到Altium Designer 層。
Expedition数据转换至Cadence
Expedition向Cadence数据转换1. Mentor原理图转换至Cadence原理图(EDIF 200格式数据中转)1.1 DesignCapture导入DxDesigner(若使用DxDesigner设计原理图,这一步即可省略)DxDesigner无法打开design capture的设计,需要转换,开始菜单> 所有菜单> Mentor Graphics SDD > Translators > DC2DX Translator,可以试一下。
1.2 DxDesigner导入Cadence Design Entry CIS原理图在DxDesigner环境中,打开原理图之后,执行File/Export/EDIF Schematic 命令,将DxDesigner原理图导出EDIF格式原理图数据*.eds。
1.3 Cadence Design Entry CIS环境导入EDIF原理图在Cadence Design Entry CIS原理图设计环境中,执行File/Import Design 命令,在弹出的Import Design窗口中,选择需要切换的原理图数据*.eds文件,如下图所示:至此,DesignCapture原理图即可切换至Design Entry CIS原理图环境中。
当然,毫无疑问,完成数据切换之后,必须检查完成数据转换的原理图——任何两种格式数据的切换,都必须认真检查,验证其正确性。
2. Mentor Expedition PCB转换至Cadence Allegro PCB数据(ASCII格式数据中转)2.1 PADS导入WG 2005-Expedition PCB设计数据在PADS环境中执行File/import命令,导入Expedition PCB设计数据。
2.2 在PADS环境中保存该PCB数据,然后执行File/Export命令,输出标准ASCII格式的PCB设计文件。
如何将Altium Designer原理图导入Cadence Orcad
如何将Altium Designer原理图导入Cadence Orcad第1步:转换必须在PCB工程下进行。
因此,使用Altium Designer新建或打开希望进行转换的工程,将需要转换的原理图包含在此工程中。
此工程中最好不要包括PCB版图。
此处假设工程为XXX.PRJPCB.第2步:右击工程文件XXX.PRJPCB,在弹出的菜单中选择“Save Project As..”,选择dsn格式,如下图所示:第3步:在弹出的对话框中勾选”Remember the answer and don't ask again“,直至转换完成。
第4步:转换后的xx.dsn不要直接用Cadence 16.3/ Cadence 16.5这种高版本打开。
正确的做法是先使用Orcad 10.3 / 10.5打开,然后存储,将数据格式转为16.x 能够识别格式。
但是,可能会出现如下错误界面。
可按如下方法解决:第1招:验明正身。
先要看看是不是自己的软件有问题。
新建一个Altium Designer 的PCB工程,在工程中新建一个原理图,在原理图上只摆放一个元器件,再按照上面的步骤重试。
注意,此元器件要选择Altium Designer自己库里面的,而不要选自己画的,除非你画的很标准且没有忘记给你画的元件取一个除了“Component_1”之外的名字。
假如最简单的原理图也转换不了,就直接使用第三招吧。
第2招:各个击破。
当确定软件没问题,而又出现了上面的错误,可能性之一是原理图中有不符合规范的元器件。
可能是没有画好,或者如上面所说的,一个Component name 是“Component_1”的元器件也是无法通过转换的。
此时可以把自己的原理图分成几个工程,把能转换的先转换了,不能转换的再逐次逼近,看看到底是哪个(些)元器件导致错误产生。
找到之后重新画这些元器件。
可能性之二,是您老的原理图工程太大了,AD太傻了,干不了这么多活,必须拆分。
Layout原理图机构图PCB图档之间的转换
Layout原理图机构图PCB图档之间的转换
图档的导⼊和导出
1.电路图导⼊PCB:
(1)DSN⽂件导成asc⽂件:
打开DSN⽂件→点击“Create Netlist”→点击“Other”→从Formatters列表中选择PADSPCB.DLL
→保存为asc类型⽂件
(2)导成PCB:File→Imput
2.⽤CAM导⼊DXF⽂件设置原点:
(1)打开CAM350
(2)导⼊原DXF⽂件,对话框中的单位选“MM”
(3)设置单位:Settings→Unit→对话框Unit选“MM”
(4)设置原点:Edit→Change→Origin→space Origin
(5)导出新的DXF⽂件
3. 从Power PCB导⼊DXF⽂件:
(1)将单位设置为“MM”:Option→Globle→Design units→Metric(先设置不容易出错)
(2)导⼊DXF⽂件:File→Import→选择DXF⽂件→出现DXF Import对话框,选择Layer 25→点击Remove,mode为New→OK,DXF-File选metric
(3)保存机构外框图到Layer 25:
①去掉⽂字(关闭⽂字显⽰颜⾊)→框选机构外框→点击右键→Option→
选择Layer 25→OK
②去掉line(关闭line显⽰颜⾊)→框选⽂字→点击右键→Option→选择Layer 25
→OK
4.从Power PCB导出机构图DXF⽂件:
(1)打开PCB⽂件
(2)导出DXF⽂件:File→Export→选择DXF⽂件→出现DXF Export对话框
(3)勾选该选项,→OK.。
Cadence原理图、PCB转AD原理图、PCB
一、Cadence OrCAD原理图转Altium Designer原理图直接使用Altium Designer中的文件导入向导工具Import Wizard直接导入,选择File -> Import Wizard(图1),进入图2,点击Next;图1 图2选择图3所示格式,点击Next;图3点击Add,选择需要转换的原理图文件(.DSN),如图4所示。
继续Next;图4点击Add,选择需要转换的原理图对应的原理图库文件(.OLB),如图5所示。
继续Next;图5一直Next,指导如图6所示,选择转换后的文件存放路径,再点击Next;再选择库文件存放路径,如图7所示,路径选择完成后,点击Next,等待转换完成;图6 图7图9二、Cadence Allegro PCB转Altium Designer PCB方法1:在Altium Designer中,选择File -> Import Wizard -> Next -> Allegro Design Files -> Nest -> Add(需要转换为AD的.brd文件)-> Next -> Finish;注意,由于版本问题,可能无法转换,需要使用方法2。
方法2:1、先将.brd文件转换为.alg文件,再使用AD转换。
新建一个文件夹,存放需要转换的.brd文件;在Altium Designer的安装目录中的System目录中找到Allegro2Altium.bat和AllegroExportViews.txt文件,并复制到新建的目录中,与.brd文件存放在同一目录下,如图10所示;图10使用记事本打开Allegro2Altium.bat批处理文件,将文件中的"extracta.exe %1" 中的"%1"修改为当前目录下的.brd文件名和后缀(如:***.brd),将"%1.alg"中的"%1"修改为.brd文件的名称(如:***),然后在" extracta.exe "前面加上其绝对路径(如:D:\Cadence\Cadence\SPB_17.4\tools\bin\extracta.exe)如图11所示。
AD中多个原理图导入到多个PCB中
AD中多个原理图导入到多个PCB中在Altium Designer中,我们可以用Altium Designer设计同步装置把设计资料从一个区域转到另一个区域,它包括比较工具、ECO以及UPDATER。
它可以用于原理图和PCB之间的转换,Altium Designer中导入网络表不在是必须的。
1.在原理图中的project菜单中,点击Show Differences子菜单;2.在选择文档比较中Choose Documents to Compare有一个高级模式Advanced Mode,在此选项打勾,对话框将显示成两个专栏,在其中一个选择Sch,并在另一个中选择对应的PCB文件,然后选择OK。
不要忘记在零件库中加载零件的封装。
点击确认按钮。
3.出现如下比较对话框,列出了Sch和PCB 的对应关系。
左边是原理图,右边是PCB。
4.然后在任意空白处右键单击出现如下图对话框,选择Updata all in >>PCB Document (pcb文件名.PcbDoc),把所有与Sch的不同转到PCB中。
对话框将更新显示将执行多少不同的地方。
之前Create Engineering Change Order按钮再未执行这一步前为灰色。
此时将原理图的网络表更新到PCB中,出现如下对话框。
5.点击创建工程变更列表Create Engineering Change Order,出现如下对话框。
6.没有错误之后,点击生效更改Validate Changes后,Engineering Change Order对话框将显示所有变化执行的列表。
向下卷动的目录确定那些转换已被执行。
7.按下执行更改Execute Changes按纽更新PCB。
8.当更新结束时,关闭对话框。
在PCB文件中可以看到装载了元件和连线。
Protel向Cadence设计数据转换
Protel向Cadence设计平台的转换随着PCB 设计的复杂程度和高速PCB 设计需求的不断增加,越来越多的PCB 设计者、设计团队选择Cadence的设计平台。
然而,在这个平台转换的过程中,往往会遇到让设计者头疼的问题,那就是Protel(AD)设计数据如何正确、快速转换到Cadence的设计平台。
这个问题往往阻挡设计的平台转换。
基于此,我们就及其需要Protel向Cadence设计数据转换的方法,接下来,我将详细介绍Protel设计数据向Cadence设计数据的转换,包括原理图设计、PCB设计数据等。
一、Protel向Cadence原理图转换1、用Altium Designer 6或以上版本,打开protel原理图工程,将其另存为Capture 原理图工程数据格式。
(1)右击打开的Protel工程,点击Save Project As…,执行工程另存为命令。
(2)在另存为窗口中,选择保存类型为*.dsn,点击保存即可,如下图所示。
2、打开Cadence(16.2版本)的Capture原理图设计工具,open刚才保存好的DSN文件,即可将Protel原理图数据转换至Cadence设计工程中来了。
二、Protel向Allegro PCB设计数据转换1、在Protel(AD)里打开PCB设计文件,将其数据另存为Protel pcb 2.8 ASCII 格式文件;2、打开OrCAD Layout Plus程序,执行程序-Cadence SPB 16.2-Layout Plus,如下图所示。
3、在OrCAD Layout Plus中导入PCB文件。
(1)在OrCAD Layout Plus中执行File-Import-Protel pcb命令,以导入刚才Protel转换出来的PCB设计数据。
(2)找到刚才在Protel里输出的文件,确定在protel pcb 2.8 ascll对应的文件目录下生成一个相应的MAX文件(Layout Plus文件格式)。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
如何将a l t i u m d e s i g n e r 的原理图和P C B转入
c e n c e里
标准化管理部编码-[99968T-6889628-J68568-1689N]
说明:
1)本教程适用于将altiumdesigner的原理图和PCB转入cadence(分别对应captureCIS和allegro)里。
对于protel99se,可以将其先导入较新版本的AD 里,再转入cadence中。
2)整个过程中使用的软件包括altiumdesignerSummer08,cadence16.6,orCAD10.3-capture(免安装精简版),PADS9.3三合一完美精简版。
其中,后面两个软件较小,便于下载。
3)原理图的转化路线是,从altiumdesigner导出的.dsn文件,用orcad10.3-capture打开后,保存为cadence16.6可以打开的文件。
因为较新版本的cadence不能直接打开AD转换出来的.dsn文件。
如果你不是这些版本的软件,也可以参考本人的方法进行尝试。
4)pcb转化的顺序是,altiumdesigner导出的文件,导入PADS9.3打开,然后导出.asc文件。
随后利用allegro对pads的接口,将pads文件导入。
1.原理图的导入
1.1选中原理图的项目文件,即.PRJPCB文件,右键-》saveprojecas,选
择.dsn文件,输入要保存的文件名,保存。
注意输入新的文件名的时候要把文件名的后缀手动改掉。
1.2打开orCAD10.3-capture文件夹下面的capture.exe(如果同一台电脑装了新版本的cadence,例如cadence16.6的话,环境变量中的用户变量会有冲突。
具体地来说对于orCAD10.3来说,CDS_LIC_FILE的值必须是安装目录
\orCAD10.3-capture\crack\license.dat。
而对于cadence16.6来说,环境变量必须是5280@localhost。
因此要使用orCAD10.3的话,必须将CDS_LIC_FILE 的值改掉,否则无法打开。
等下使用cadence16.6,就必须将值改回来)。
1.3使用orCAD10.3将刚才保存的.dsn文件打开,并保存成project。
1.4随后就可以使用新版本的cadence的captureCIS打开保存的文件(注意改环境变量中的用户变量CDS_LIC_FILE)。
2.PCB的导入
由于allegro可以根据已有的brd文件生成元器件的封装,因此将PCB导入allegro后使用者免于重新使用allegro绘制一遍封装。
1.1打开pads9.3,file-》new,按照默认配置建立一个文件,保存。
1.2f ile-》import,选中要转换的.pcb文件,打开,保存在C盘的
PADSProjects文件夹下面。
(安装PADS9.3三合一完美精简版时会自动在C 盘产生这个文件夹。
)
1.3f ile-》export,将文件保存为.asc文件。
接下来回弹出下图所示的对话
框。
注意要将.pcb文件和.asc文件保存在同一个目录下,即C盘的
PADSProjects文件夹下面,否则allegro转换时会出现pads_in.log找不到的现象。
(关于AD的pcb文件导入pads,网上还有一种方法是AD保存为PCB二进制文件,即.PcbDoc文件,再由pads导入.PcbDoc文件。
用户可以自行尝试。
总之,ad转换成pads似乎较为顺畅)
1.4格式选择PowerPCBV5.0,勾选认为比较的项目。
点击“OK”。
1.5随后使用allegro的import-》translator,选择pads,弹出如下的对话
框。
其中第一行是指定.asc文件,第三行是指定要转换成的.brd文件。
一般而言都是C盘的PADSProjects文件夹内部。
第二行只要指定目录,然后在对话框里点保存即可。
点击translate,即可完成转换。
随后file-》open,打开刚才建立的.brd文件。