移位寄存器实验报告

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

移位寄存器实验报告
移位寄存器和计数器的设计
实—期:
专业班级:_姓名:_____________ 学号:
一、实验目的
1. 了解二进制加法计数器的工作过程。

2. 掌握任意进制计数器的设计方法。

实验内容
(一)用D触发器设计左移移位寄存器
(二)利用74LS161和74LS00设计实现任意进制的计数器
设计要求:
以实验台号的个位数作为所设计的任意进制计数器(0、1、2任选)三、实验原理图
1. 由4个D触发器改成的4位异步二进制加法计数器
(输入二进制:11110000)
2. 测试74LS161的功能
输入端 输出
时 清 置 P T Qn
钟 J —| —A
零 数
3. 熟悉用74LS161设计十进制计数器的方法。

①利用置位端实现十进制计数器。

16 15 14 13 12 1 1 10 9 74LS161
12 3 4 5 1
6 7 8 捺出 LD
數据输入
Ci- GND 允许
”邃 <―二^允详置人
出 Qo Qi O2 Q?
② 利用复位端实现十进制计数器。

四、实验结果及数据处理
1. 左移寄存器实验数据记录表
要求:输入二进制:11110000
移位寄存器状态
X
X X X 清零
+ 1
X X 置数
+
1 1 1 1
计数
X 1 1 0 X 不计

X 1 1 X 0 不计

1 1— CP-
共阴极
共阴机
数码管
数码管
C B
I s
1
D C B A
74LS161
q 小 Ditl IT 「「
-1
(741SQ0]
移位脉冲的次Q4Q3Q2Q1 00000
10001
20011
3
0111
4
1111
5
1110 61100
7
1000 80000
2. 画出你所设计的任意进制计数器的线路图(计数器从零开始计数),并
简述设计思路
8 进制
利用复位法实现8进制计数器,8=1000B将A端同与非门相连,当A端
=1时,使复位端获得信号,复位,从而实现8进制。

五、思考题
1. 74LS161是同步还是异步,加法还是减法计数器?
答:在上图电路中74LS161是异步加法计数器。

2. 设计十进制计数器时将如何去掉后6个计数状态的?
答:通过置位端实现时,将Q、Q3接到与非门上,输出连接到置位控制
端。

当Q=1, Q=0, Q=0, Q=1,即十进制为9时,与非门输入端Q、Q同时为高电平,位控制端为低电位,等到下一个CP上升沿到来时,完成置
数,全部置为0。

3. 谈谈电子实验的心得体会,希望同学们提出宝贵意见。

答:通过这学期的电子实验,我对电子电路有了更加深入地了解。

初步了解了触发器、寄存器、计数器等电子元件的使用。

将理论与实践相结合,更加深入的了解了电子技术,学到了很多,对这学期的电子实验十分满意。

相关文档
最新文档