实验一:单管放大电路及常用电子仪器的使用全解
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
模拟、数字及电力电子技术
实验一:单管放大电路及常用电子仪器的使用一、实验目的:
1)学会用万用表判别三极管的类别和管脚。
2)掌握测试三级管输出特性曲线的方法。
3)基本放大电路的静态工作点测试。
二、实验设备及器材:
1)MES系列模拟电子电路实验系统
2)直流稳压电源
3)万用表
4)晶体管毫伏表
5)元器件:电阻、电位器、三极管
6)示波器等
三、实验内容及电路:
1、用示波器测量交换信号的频率
按表1-1所示频率有信号发生器输入信号,用示波器测出周期并计算,将所测试结果与已知频率作比较。
表1-1
2、单管放大电路的调整与测试
1)静态工作点的测试
接通电源+12V,调节Rw使U EQ=2V不变条件下,输入频率1KH2的5mV
正弦波信号,用毫伏表测出U O的值,将测量结果记入表2-2中。
表2-2
3)输入电阻、输入电阻测试
表3-1输入电阻测试
表3-2输出电阻测试
四、思考题
1、使用示波器时若达到如下要求应调哪些旋钮?
3)波形清晰;2)亮度适中;3)波形稳定;4)移动波形位置;5)改变波形周期;6)改变波形幅度
1、聚焦按钮
2、灰度按钮
3、调节示波器扫描频率旋钮
4、X,
Y轴移位旋钮5、调节X— t/cm旋钮6、调节t/div 按钮
2、点解电容器两端的静态方向与其极性应该有何关系?
因为制造电容时,分阳极箔、阴极箔,阳极箔为正耐压比阴极箔要高,阴极箔为负耐压系数要低当有反向电压时,就容易击穿造成短路。
3、放大电路的静态与动态测试有何区别?
1.1放大电路良好工作的基础是设置正确的静态工作点.因此静态测试应该是指放大电路静态偏置的设置是否正确,以保证放大电路达到最优性能.
1.2放大电路的动态特性指对交流小信号的放大能力.因此动态特性的测试应该指放大电路的工作频带,输入信号的幅度范围,输出信号的幅度范围等指标.
实验二负反馈放大电路
、实验目的(必须有)
1、加深理解负反馈对放大电路性能的影响
2、 掌握放大电路开环与闭环特性的测试方法
3、 加深理解放大电路中引入负反馈的方法和负反馈对放大器各项性能指标的影 响;
4、 掌握负反馈放大器性能的测试方法;
二、实验设备及器材(必须有) 模拟电子线路实验箱 一台 双踪示波器一台
万用表一台 连线若干
、实验内容及电路
1、电压串联负反馈电路的测试
实验原理图 参考电路如图1-1所示。
图1-1
1.1电压串联负反馈对放大器性能的影响
(1)引入负反馈降低了电压放大系数
时的电压放大倍数(即 T ° ,但要考虑反馈网络阻抗的影响),其值可由图 1-2所示的
其中,模拟电子线路实验箱用到信号发生器、 联负反馈放大电路”模板。
直流稳压电源模块, 元器件模组以及“电压串
式中,
F 是反馈系数,
川■是放大器不引入级间反馈
交流等效电路求出。
设
■' ,则有
& +尬+Q+
P
貝L2
■ ■■ ■
4二血%
式中:第一级交流负载电阻
R11=
Ki "仏=
& "绻1"血2"心
第二级交流负载电阻
叫=&//%+©)//&
岀恥內宜沌零锐即,薛
图1-2
(2)负反馈可提高放大倍数的稳定性 妁 _ I
dA
A f _
1 + AF " X
dAj
该式表明:引入负反馈后,放大器闭环放大倍数 亠"的相对变化量
4/
从式
中可知,引入负反馈后,电压放大倍数
放大倍数」,降低了倍,并且
1+4^
愈大, 放大倍数降低愈多。
7
比开环放大倍数的
比没有负反馈时的电压
Rhl
十
dA
相对变化量—减少了(1 AF)倍,即闭环增益的稳定性提高了( 1 AF )倍。
(3 )负反馈可扩展放大器的通频带
引入负反馈后,放大器闭环时的上、下截止频率分别为:
fnr= “ A 戶 | 心
可见, 向高端扩展了从而加宽了通频带。
(4)负反馈对输入阻抗、输出阻抗的影响
负反馈对输入阻抗、输出阻抗的影响比较复杂。
不同的反馈形式,对阻抗的影响不一样。
般而言,串联负反馈可以增加输入阻抗,并联负反馈可以减小输入阻抗;电压负反馈将减小输出阻抗,电流负反馈可以增加输出阻抗。
图1-1电路引入的是电压串联负反馈,对整个放
大器电路而言,输入阻抗增加了,输出阻抗降低了。
它们的增加和降低程度与反馈深度(1 AF)
有关,在反馈环内满足
& = ^(1 + AF)
Ro
1 + AF
(5 )负反馈能减小反馈环内的非线性失真
综上所述,在放大器引入电压串联负反馈后,不仅可以提高放大器放大倍数的稳定性,还可以扩展放大器的通频带,提高输入电阻和降低输出电阻,减小非线性失真。
2、电压并联负反馈电路的测试
一•原理如图所示
A
图7.7
1. 对交变信号而言,若基本放大器、反馈网络、负载三者在取样端是并联连接,则称为电压取样,对交流信号而言,信号源、基本放大器、反馈网络三者在比较端是并联连接,则称为并联反馈。
上图中对交变信号而言,反馈网络Rf与负载是并联连接的且与负载RI也是并联连接的。
对交流信号而言,信号源Is、与基本放大器、反馈网络Rf三者在比较端是并联连接,所以上图是一个电压并联负反馈的电路。
它有一下两个特点:
①输出电压趋向于维持恒定。
②因为li=lf+ld ,所以要求Rs越大,反馈信号越明显。
2并联负反馈对输入和输出电阻的影响
①由于是并联,闭环输入Rif电阻小于开环输入电阻Ri。
②Ri=Vi/Iid, Rif=Vi/Ii. li=lid+lf=(1+AF)lid
Rif二Vi心+AF)lid二Ri/1+ArFg.所以引入负反馈后输入电阻减小了
Rof 二Ro/(1+AroFg). 2实验过程
以上是对电压并联负反馈放大电路的一些分析, 以上分析得出的2级放大电路图。
③同理分析:闭环输出电阻是开环输入电阻的 1/(1+AF)倍,即
F 面两图是我们根据
由上图可看出仿真的输出波形没有失真,输出电压 2.28v,对输入电压10mv来说,放大了
228 倍。
数据记录:
3结果分析
有输出和输入的峰峰值分别为 1.42v。
6.16mv可知,放大了212倍。
由于在再放大过程中要使波形不失真,我们要的考虑到静态工作点对失的影响,但静态工作
点选择过低,即Ibq和Vbeq过小,使BJT会在交流信号Vbe副半周的进入截止区,使波形失真。
当选择地静态工作点过高,则会使BJT会在交流信号副半周进入饱和区。
以上两种
失真分别叫做截止失真和饱和失真。
但但输入信号的幅度过大,即使Q点的大小合理,也
会产生失真。
这种失真叫做非线性失真。
因此在设计电路时我们要考虑到BJT的静态工作
点的选择。
U cc 14
A6 13
丫6 12
A5 11
74LS04 10
A4 9 ND uYf 8
a)引脚排歹B4 13
A4 12
Y4 11
74LS B 10
A3 9
D 丫3 81 •非门逻辑功能
分别将输入端A接低电平和高电平,测试输出端F电压,实验结果如下表。
2•与非门逻辑功能,实验结果如右表。
(b) 贾验电路
U cc
A1
74LS00 Y1
B1
GND
)引脚排列 3 •异或门逻辑功电路实验结果如右表。
输入输出
A F电压(V) F
0 2.4 1
1 0.4 0
输入输出
A B F电压(V) F
0 0 2.4 1
0 1 2.4 1
1 0 2.4 1 1 1 0.4 0
四、思考题
1、电压串联和电压并联负反馈各自的特点是什么?各在什么情况下被采用?
电压串联:稳定输出电压,输出电阻减小,输入电阻增大;恒压源情况下被采用
电压并联:稳定输出电压,输出电阻减小,输入电阻也减小;恒流源情况下被采用
2、什么是”虚短现象”?什么是”虚断现象”什么是“虚地点”?
1.1 “虚短”是指在理想情况下,两个输入端的电位相等,就好像两个输入端短接在一起,但事实上并没有短接,称为“虚短”。
虚短的必要条件是运放引入深度负反馈。
1.2 “虚断”指在理想情况下,流入集成运算放大器输入端电流为零。
这是由于理想运
算放大器的输入电阻无限大,就好像运放两个输入端之间开路。
但事实上并没有开路,称为
“虚断”。
1.3 “虚地点”是深度电压并联负反馈放大器的重要特点;是指集成运放的反相输入端为虚地点,即u_=0。
实验六集成门电路测试
一、实验目的
1 •熟悉门电路的逻辑功能。
2•熟悉常用集成门电路的引脚排列及其使用。
二、实验设备和器件
1 •直流稳压电源、信号源、示波器、万用表、面包板
2. 74LS00、74LS04、74LS86
三、实验内容
输入 输出
A B C D F 电压(V )
F 0 0 0 0 2.4 1 0 0 0 1 2.4 1 0 0 1 1 0.4 0 0 1 0 1 2.4 1 0 1 1 1 0.4 0 1
1
1
1
0.4
5•与非门对输出的控制
输入端A 接一连续脉冲,输入端 B 分别接高电平和低电平。
四、各门电路的逻辑表达式如下。
1.
F 二 A
2.
F = A B
3.
F = AB AB
4.
F = A B ・CD 二 AB CD 5.
F =AB
当B 为高电平时F = A ,当B 为低电平时F = 1 五思考题
U CC
B 4 13 A 4 12
丫4 11
74LS8B
6
10 A 3 9
丫3 8
输入 输出
A B F 电压(V )
F 0 0 0.4 0 0 1 2.4 1 1
0 2.4 1 1
1
0.4
D 引脚排列
(b )实验电
A B C D
连续脉冲
1插装元器件与表面贴装元器件主要区别?答:表面贴装元器件体积小,便于小型化生产,便于减小成品尺寸。
表面贴装管脚引线短,降低了其特性中附加的电感和电容成分,尤其在高频电路中,
表面贴装成本低,便于批量生产,
2 片式电感器的类型主要有几种?其结构各有什么特点?答:片式电感器从
制造工艺来分,片式电感器主要有种类型,即绕线型、叠层型、编织型
实验七集成触发器
、实验目的
1. 熟悉D 触发器和JK 触发器的功能。
2 •学会正确使用触发器集成电路。
3•了解触发器逻辑功能的转换。
二、实验设备和器件
1 •直流稳压电源、信号源、示波器、万用表、面包板
2. JK 触发器功能测试,实验结果如下表。
2. 74LS74 、 74LS112 、 74LS86
3. 1k Q 电阻、发光二极管
三、实验内容
(a)引脚排列
S
R D
J
实验电路
K
CP
Q 计
Q n =0
Q n =1
0 1 X X X 1 1 1 0 X
X
X
0 0 1 1 0 0 J 0 1 1 1 0 1 J 0 0 1 1 1 0 J 1 1 1
1
1
1
J
1
3. D 触发器转换成T 触发器
按照下图所示可以将 D
触发器转换成T 触发器,实验结果如下表。
S D
R D
CP T
Q n+
Q n =0
Q n =1
0 1 X X 1 1 1 0 X X
0 0 1 1 T 0 0 1 1 1 J 0 0 1 1 1 T 1 1 0 1
1
J
1
1
四、总结几种触发器的功能和各自特点。
T 触发器 Q n1 =TQ n TQ n
1 1CP U CC
2 1K 15
3 1J
14
S D
4
2CP 13
J 5 1Q 74LS 2K 2 12
CP 6 2J 11
K
7
10
R D
8 GND 2Q 9
D 触发器
Q n1 JK 触发器
Q n1
二 JQ n KQ
74LS112
T'触发器Q n1=Q n
五思考题
1组合电路产生竞争冒险的原因及常用的消除竞争冒险的方法?
在组合电路中,当逻辑门有两个互补输入信号同时向相反状态变化时,输出端可能产生过渡干扰脉冲的现象。
常用的消除竞争冒险的方法有:输入端加滤波电容、加封锁或选通脉冲、修改逻辑设计等。
2逻辑函数的表示方法有哪几种?
(1)真值表;(2)函数表达式;(3)逻辑电路图;(4)卡诺图。
实验九时序逻辑电路
一、 实验目的
1 •熟悉集成计数器的逻辑功能。
2 •掌握计数器控制端的作用及其应用。
二、 实验设备和器件
1 •直流稳压电源、信号源、示波器、万用表、面包板 2. 74LS190、 74LS393、 74LS04 3. 1k Q 电阻、发光二极管
三、实验内容 1.集成计数器的功能测试, 74LS393、74LS190功能测试结果如表表 5-1、5-2。
1 D 1
2 Q 1 U CC 16 2 2CP 1
3 31Q 0 12 41Q 1 74L^Q 9311 51Q 2 2Q 1 10 61Q 3 2Q 2 9 7 GND
2Q 3 8 (a) 引脚排列 11CP U CC 14 CP 1 F D 2 Q o 15 -二
D1 》1CP 5
1皿 6 Q 2 1Q 74 1Q 7 74LS 一8 GND D o 6 R 1 —TCP 5CO/BO 1賠 D 2 •LS TC O 12,
I —rn 11 ^D210 H D% D 3 9
11 LD -
LD Q 5 D/U_ D/U 14 Q CP- >CP
D 3 一 9 D3 Q D 2 - 10 D 2 74LS190 D 1 - 1 D Q G - 15 D ) 4 CO/BO S S
13 , R5 7 R 1 R 2
3 R
4 R D
b)实验电路 CP Q 3 Q 2 Q 1 Q O
1 X
0 0 0 0 0 0 0 0 0 1 0 1 0 0 1 0 0 2 0 0 1 1 0 3 0 1 0 0 0 4 0 1 0 1 0 5 0 1 1 0 0 6 0 1 1 1 0 7 1 0 0 0 0 8 1 0 0 1 0 9 1 0 1 0 0 10 1 0 1 1 0 11 1 1 0 0 0 12 1 1 0 1 0 13 1 1 1 0 0
14
1
1
1
1
黑引引脚排列5-1 74LS393功能测试表实验电路
表5-2 74LS190功能测试表
S
LD
D/U
CP
D 0 D 1 D 2D 3
功能
0 0 X
X 0000
预置数 0
1
T
XXXX
加法计数器
1 1
J XXXX
减法计数器
2.任意进制计数器的设计
(1)用置数法将74LS190连成七进制计数器,按下图接线。
图5-3 74LS190连成七进制计数器
(2)观察输出端变化,画出状态转换图。
按Q 3Q 2Q 1Q 0顺序
3•利用计数器构成分频器
(1)N 位二进制计数器能够完成时钟信号
CP 的2N 分频。
按下图接线。
6 1Q —
(2)分别观察从各端子输出可以构成几分频。
Q 。
输出可以构成二分频, Q 1输出可以构成四分频,
Q 2输出可以构成八分频, Q 3输出可以构
成十六分频。
五思考题
1时序逻辑电路的特点是什么?
01』1
0110 >0101 *0100 忆011 >0010 > 0001
CP 丄:
2
1R3
1Q 上 74LS393
1Q )—
时序逻辑电路的特点是任意时刻的输出不仅取决于当时的输入信号,而且还取决于电路原来的状态,同时还与以前的输入有关。
2时序逻辑电路的方法和步骤?
1根据给定的时序电路图写出各逻辑方程式;
2、将驱动方程带入相应处罚器的特性方程,求得各触发器的次态方程,也就是时序逻辑电路的状态方程;
3、更加次态方程和输出方程,列出该时序电路的状态表,画出状态图或时序图;
4、描述时序逻辑电路的逻辑功能。