数字电子技术基础习题及答案..
完整word版数字电子技术基础练习题及参考答案word文档良心出品
![完整word版数字电子技术基础练习题及参考答案word文档良心出品](https://img.taocdn.com/s3/m/6d6c5631bceb19e8b9f6ba77.png)
第一章数字电路基础第一部分基础知识一、选择题1.以下代码中为无权码的为。
A. 8421BCD码B. 5421BCD码C. 余三码D. 格雷码2.以下代码中为恒权码的为。
A.8421BCD码B. 5421BCD码C. 余三码D. 格雷码3.一位十六进制数可以用位二进制数来表示。
A. 1B. 2C. 4D. 164.十进制数25用8421BCD码表示为。
A.10 101B.0010 0101C.100101D.101015.在一个8位的存储单元中,能够存储的最大无符号整数是。
A.(256)B.(127)C.(FF)D.(255)1016 10 106.与十进制数(53.5)等值的数或代码为。
10 A.(0101 0011.0101) B.(35.8) C.(110101.1) D.(65.4)8 8421BCD1627.矩形脉冲信号的参数有。
A.周期B.占空比C.脉宽D.扫描期:数为)等值的7.与八进制数(438.8 B.(27.6) C.(27.011)3 ) D. (100111.11).A. (1001112162169. 常用的BCD码有。
码三 D.余421码格 B.雷码 C.8偶A.奇校验码10.与模拟电路相比,数字电路主要的优点有。
A.容易设计B.通用性强C.保密性好D.抗干扰能力强二、判断题(正确打√,错误的打×)1. 方波的占空比为0.5。
()2. 8421码1001比0001大。
()3. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
()4.格雷码具有任何相邻码只有一位码元不同的特性。
()5.八进制数(18)比十进制数(18)小。
()108)(。
1为应值上位验校的码验校奇1248在,时5数制进十送传当.6.7.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。
()8.占空比的公式为:q = t / T,则周期T越大占空比q越小。
()w9.十进制数(9)比十六进制数(9)小。
数字电子技术基础习题及答案
![数字电子技术基础习题及答案](https://img.taocdn.com/s3/m/dba0eb4aa76e58fafab003a9.png)
数字电子技术试卷(1)一.填空(16)1.十进制数123的二进制数是 1111011 ;十六进制数是 7B 。
2.是8421BCD 码,其十进制为 861 。
3.逻辑代数的三种基本运算是 与 , 或 和 非 。
4.三态门的工作状态是 0 , 1 , 高阻 。
5.描述触发器逻辑功能的方法有 真值表,逻辑图,逻辑表达式,卡诺图,波形图 。
6.施密特触发器的主要应用是 波形的整形 。
7.设4位D/A 转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为 。
8.实现A/D 转换的主要方法有 , , 。
三.化简逻辑函数(14)1.用公式法化简--+++=A D DCE BD B A Y ,化为最简与或表达式。
解;D B A Y +=-2.用卡诺图化简∑∑=mdD C B A Y ),,,,()+,,,,(84210107653),,,(,化为最简与或表达式。
四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。
(15)解;C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。
五.触发器电路如图2(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)(15)解;(1)AQ Q Q n +=-+1,(2)、A Q n =+1六.试用触发器和门电路设计一个同步的五进制计数器。
(15)七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O ,V C 的工作波形,并求出振荡频率。
(15)数字电子技术试卷(2)二.填空(16)1.十进制数的二进制数是;十六进制数是。
2.逻辑代数中逻辑变量得取值为 0、1 。
3.组合逻辑电路的输出状态只与当前输入有关而与电路原状态无关。
4.三态门的输出有0、1、高阻,三种状态,当多个三态门的输出端连在一根总线上使用时,应注意只能有1个三态门被选通。
5.触发器的基本性质有有两个稳态,在触发信号作用下状态可相互转变,有记忆功能6.单稳态触发器的主要应用是延时。
《数字电子技术基础》试题及参考答案_shijuan1
![《数字电子技术基础》试题及参考答案_shijuan1](https://img.taocdn.com/s3/m/51c12eb6e009581b6bd9ebe6.png)
试卷一一、填空题(每空1分,共20分)1、与非门的逻辑功能为。
(全1出0,有0出1)2、数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用和来表示。
3、三态门的“三态”指,和。
4、逻辑代数的三个重要规则是、、。
5、为了实现高的频率稳定度,常采用振荡器;单稳态触发器受到外触发时进入态6、同步RS触发器中R、S为电平有效,基本R、S触发器中R、S为电平有效7、在进行A/D转换时,常按下面四个步骤进行,、、、。
二、选择题(每题1分,共10分)1、有八个触发器的二进制计数器,它们最多有()种计数状态。
A、8;B、16;C、256;D、642、下列触发器中上升沿触发的是()。
A、主从RS触发器;B、JK触发器;C、T触发器;D、D触发器3、下式中与非门表达式为(),或门表达式为()。
A、Y=A+B;B、Y=AB;C、Y=BA+;D、Y=AB4、十二进制加法计数器需要()个触发器构成。
A、8;B、16;C、4;D、35、逻辑电路如右图,函数式为()。
A、F=AB+C;B、F=AB+C;AB+;D、F=A+BCC、F=C6、逻辑函数F=AB+BC的最小项表达式为()A、F=m2+m3+m6B、F=m2+m3+m7C、F=m3+m6+m7D、F=m3+m4+m77、74LS138译码器有(),74LS148编码器有()A、三个输入端,三个输出端;B、八个输入端,八个输出端;C、三个输入端,八个输出端;D、八个输入端,三个输出端。
8、单稳态触发器的输出状态有()A、一个稳态、一个暂态B、两个稳态C、只有一个稳态D、没有稳态三、判断(每题1分,共10分):1、逻辑变量的取值,1比0大。
(×)2、对于MOS门电路多余端可以悬空。
(×)3、计数器的模是指对输入的计数脉冲的个数。
(×)4、JK触发器的输入端J 悬空,则相当于J = 0。
(×)5、时序电路的输出状态仅与此刻输入变量有关。
数字电子技术基础习题及答案
![数字电子技术基础习题及答案](https://img.taocdn.com/s3/m/5df77b40f524ccbff02184d0.png)
数字电子技术基础习题及答案..(总33页)--本页仅作为文档封面,使用时请直接删除即可----内页可以根据需求调整合适字体及大小--数字电子技术基础试题一、填空题 : (每空1分,共10分)1. 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。
2图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>Ω)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC34.图2所示电路为由555定时器构成的()。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。
图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。
图2 A、并行A/D转换器 B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。
4图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。
数字电子技术基础习题答案(精编文档).doc
![数字电子技术基础习题答案(精编文档).doc](https://img.taocdn.com/s3/m/8439eb031a37f111f0855b15.png)
【最新整理,下载后即可编辑】数字电子技术基础答案第1章自测题 1.1填空题1. 100011.11 00110101.01110101 11110.01 1E.42. 43. n 24. 逻辑代数 卡诺图5.)(D C B A F )(D C B A F +='6.))((C B D C B A F7. 代数法 卡诺图8. 1 1.2判断题1. √2.√3. × 1.3选择题 1.B 2.C 3.C1.4 A F =1⊙B AB F 2 B A F +=3 1.51.6 C L =1.7 AB C B A BC Y 习题1.1 当000012 A A A ,7A 到3A 有1个不为0时,就可以被十进制8整除 1.2 (a)AC BC AB F ++=1 (b )B A AB F +=2(c)C B A S ⊕⊕= AC BC AB C 0 1.3略 1.4 (1))(B A D C F )(1))((1B A D C F ++=' (2))(B A B A F )(2))((2B A B A F ++='(3) E D C B A F 3 DE C AB F ='3 (4))()(4D A B A C E A F )())()((4D A C AB E A F +++='1.5 C B A F ⊕⊕=1.6 (1) B A C B C A L (2) D B C B D C A L (3) AD L (4) E ABCD L (5) 0 L 1.7 C B A BC A C AB ABC C B A L ),,(1.8(1) ABD D A C F 1 (2) BC AB AC F 2(3) C A B A B A F 3 (有多个答案) (4) C B D C AB C A CD F +++=4 (5) C B A ABD C B A D B A F 5 (6) 16 F 1.9 (1) AD D C B B A F 1 (2) B A AC F 2(3) D A D B C B F 3 (4) B C F 4 1.10 (1) C A B F 1 (2) B C F 2(3) D A B C F 3 (4) C B A D B D C F 4 1.11 C A B A D F1.12 (1) D B A D C A D C B F 1(多种答案) (2)C B BCD D C D B F 2(3) C B C A D C F 3 (4) A B F 4 (5) BD D B F 5(6) C B D A D C A F 6(多种答案) (7) C A D B F 7(多种答案)(8) BC D B F 8(多种答案) (9) B D C F 9 1.13 略第2章自测题 2.1 判断题1. √2. √3. ×4. √5. √6. √7. ×8. √9. × 10√ 2.2 选择题1.A B 2.C D 3.A 4.B 5.B 6.A B D 7.C 8.A C D 9.A C D 10.B 习题2.1解:ABC Y =1 2.2解:(a)mA234.0503.012=-=-=C CES CC BS R U V I βBS mA 1.0537.06I I B <=-=∴三极管处于放大状态,)V (711.05012=⨯⨯-=-=CB CC O R I V u β。
(完整word版)数字电子技术基础试题及答案
![(完整word版)数字电子技术基础试题及答案](https://img.taocdn.com/s3/m/1601060c84254b35eefd34e9.png)
)级班(业专、化简、证明、分析综合题: (每小题10分,共70分)1 .写出函数F (A,B,C,D) = A B C D E的反函数。
F =2.证明逻辑函数式相等: BC D D(B C)(AD B) = B D数字电子技术基础期末考试试卷课程名称数字电子技术基础 B ______ 卷考试形式闭卷考核类型考试本试卷共3 大题,卷面满分100分,答题时间120分钟。
1. 时序逻辑电路一般由_______________ 和 _______________ 两分组成。
2. 十进制数(56)10转换为二进制数为__________ 和十六进制数为___________3. 串行进位加法器的缺点是_________ ,想速度高时应采用____________ 加法器'4. 多谐振荡器是一种波形________ 电路,它没有稳态,只有两个_______________5. 用6个D触发器设计一个计数器,则该计数器的最大模值M __________________3. 已知逻辑函数F= E( 3,5,8,9 , 10, 12) +E d(0,1,2)(1)化简该函数为最简与或式:(2)画出用两级与非门实现的最简与或式电路图:4. 555定时器构成的多谐振动器图1所示,已知R1=1K Q, R2=8.2K Q, C=0.1卩F试求脉冲宽度T,振荡频率f和占空比qRiR2Ucc8 43 Hilo 5552 5]==0*0 wF5.某地址译码电路如图2所示,当输入地址变量A7-A0的状态分别为什么状态时,Y 1、Y 分别才为低电平(被译中)oAr As As Ai A36•触发器电路就输入信号的波形如图 3所示,试分别写出D 触发器的Q 和Q1 的表达式,并画出其波形。
CP_jn_TL_n_TL-TLRd AO E QI7. D=n+1Q已知电路如图4所示,试写出:Q i =①驱动方程;②状态方程;③输出方程;④状态表;⑤电路功能。
《数字电子技术基础》课后习题及参考答案
![《数字电子技术基础》课后习题及参考答案](https://img.taocdn.com/s3/m/37ca8c5169eae009581becd9.png)
第1章习题与参考答案【题1-1】将下列十进制数转换为二进制数、八进制数、十六进制数。
(1)25;(2)43;(3)56;(4)78解:(1)25=(11001)2=(31)8=(19)16(2)43=(101011)2=(53)8=(2B)16(3)56=(111000)2=(70)8=(38)16(4)(1001110)2、(116)8、(4E)16【题1-2】将下列二进制数转换为十进制数。
(1)10110001;(2)10101010;(3)11110001;(4)10001000 解:(1)10110001=177(2)10101010=170(3)11110001=241(4)10001000=136【题1-3】将下列十六进制数转换为十进制数。
(1)FF;(2)3FF;(3)AB;(4)13FF解:(1)(FF)16=255(2)(3FF)16=1023(3)(AB)16=171(4)(13FF)16=5119【题1-4】将下列十六进制数转换为二进制数。
(1)11;(2)9C;(3)B1;(4)AF解:(1)(11)16=(00010001)2(2)(9C)16=(10011100)2(3)(B1)16=(1011 0001)2(4)(AF)16=(10101111)2【题1-5】将下列二进制数转换为十进制数。
(1)1110.01;(2)1010.11;(3)1100.101;(4)1001.0101解:(1)(1110.01)2=14.25(2)(1010.11)2=10.75(3)(1001.0101)2=9.3125【题1-6】将下列十进制数转换为二进制数。
(1)20.7;(2)10.2;(3)5.8;(4)101.71解:(1)20.7=(10100.1011)2(2)10.2=(1010.0011)2(3)5.8=(101.1100)2(4)101.71=(1100101.1011)2【题1-7】写出下列二进制数的反码与补码(最高位为符号位)。
《数字电子技术基础》课后习题及参考答案#(精选.)
![《数字电子技术基础》课后习题及参考答案#(精选.)](https://img.taocdn.com/s3/m/e66b39ec02768e9950e73800.png)
第1章习题与参考答案【题1-1】将下列十进制数转换为二进制数、八进制数、十六进制数。
(1)25;(2)43;(3)56;(4)78解:(1)25=(11001)2=(31)8=(19)16(2)43=(101011)2=(53)8=(2B)16(3)56=(111000)2=(70)8=(38)16(4)(1001110)2、(116)8、(4E)16【题1-2】将下列二进制数转换为十进制数。
(1)10110001;(2)10101010;(3)11110001;(4)10001000 解:(1)10110001=177(2)10101010=170(3)11110001=241(4)10001000=136【题1-3】将下列十六进制数转换为十进制数。
(1)FF;(2)3FF;(3)AB;(4)13FF解:(1)(FF)16=255(2)(3FF)16=1023(3)(AB)16=171(4)(13FF)16=5119【题1-4】将下列十六进制数转换为二进制数。
(1)11;(2)9C;(3)B1;(4)AF解:(1)(11)16=(00010001)2(2)(9C)16=(10011100)2(3)(B1)16=(1011 0001)2(4)(AF)16=(10101111)2【题1-5】将下列二进制数转换为十进制数。
(1)1110.01;(2)1010.11;(3)1100.101;(4)1001.0101解:(1)(1110.01)2=14.25(2)(1010.11)2=10.75(3)(1001.0101)2=9.3125【题1-6】将下列十进制数转换为二进制数。
(1)20.7;(2)10.2;(3)5.8;(4)101.71解:(1)20.7=(10100.1011)2(2)10.2=(1010.0011)2(3)5.8=(101.1100)2(4)101.71=(1100101.1011)2【题1-7】写出下列二进制数的反码与补码(最高位为符号位)。
数字电子技术基础习题及答案新编
![数字电子技术基础习题及答案新编](https://img.taocdn.com/s3/m/ef3573d64431b90d6c85c7f2.png)
数字电子技术基础习题及答案新编CKBOOD was revised in the early morning of December 17, 2020.《数字电子技术》习题一. 单项选择题:1.十进制数128的8421BCD码是()。
2.已知函数F的卡诺图如图1-1, 试求其最简与或表达式3. 已知函数的反演式为,其原函数为()。
A. B.C. D.4.对于TTL数字集成电路来说,下列说法那个是错误的:(A)电源电压极性不得接反,其额定值为5V;(B)不使用的输入端接1;(C)输入端可串接电阻,但电阻值不应太大;(D) OC门输出端可以并接。
5.欲将正弦信号转换成与之频率相同的脉冲信号,应用,触发器 B.施密特触发器D 转换器 D.移位寄存器6.下列A/D 转换器中转换速度最快的是( )。
A.并联比较型B.双积分型C.计数型D.逐次渐近型7. 一个含有32768个存储单元的ROM ,有8个数据输出端,其地址输入端有()个。
A. 10B. 11C. 12D. 88. 如图1-2,在TTL 门组成的电路中,与非门的输入电流为I iL ≤–1mAI iH ≤20μA 。
G 1输出低电平时输出电流的最大值为I OL(max)=10mA ,输出高电平时最大输出电流为I OH(max)=– 。
门G 1的扇出系数是( )。
A. 1B. 4C. 5D. 109.十数制数转换为二进制数是: 10. TTL 或非门多余输入端的处理是:A. 悬空B. 接高电平C. 接低电平D.接”1”二.填空题(每小题2分,共20分)传输门的静态功耗非常小,当输入信号的频率增加时,其功耗将______________。
2. 写出四种逻辑函数的表示方法:_______________________________________________________________;3.逻辑电路中,高电平用1表示,低电平用0表示,则称为___逻辑;4. 把JK触发器改成T触发器的方法是_____________。
数字电子技术基础试卷及答案8套
![数字电子技术基础试卷及答案8套](https://img.taocdn.com/s3/m/505d11d16e1aff00bed5b9f3f90f76c661374c08.png)
数字电子技术基础1一.1.(15分)试根据图示输入信号波形分别画出各电路相应的输出信号波形L1、L2、L3、L4、和L5.设各触发器初态为“0”。
二.(15分)已知由八选一数据选择器组成的逻辑电路如下所示。
试按步骤分析该电路在M1、M2取不同值时(M1、M2取值情况如下表所示)输出F的逻辑表达式.八选一数据选择器输出端逻辑表达式为:Y=Σm i D i,其中m i是S2S1S0最小项.三.(8分)试按步骤设计一个组合逻辑电路,实现语句“A〉B”,A、B均为两位二进制数,即A(A1、A0),B(B1、B0)。
要求用三个3输入端与门和一个或门实现.四.(12分)试按步骤用74LS138和门电路产生如下多输出逻辑函数.74LS138逻辑表达式和逻辑符号如下所示。
五.(15分)已知同步计数器的时序波形如下图所示。
试用维持—阻塞型D触发器实现该计数器。
要求按步骤设计。
六.(18分)按步骤完成下列两题1.分析图5—1所示电路的逻辑功能:写出驱动方程,列出状态转换表,画出完全状态转换图和时序波形,说明电路能否自启动.2.分析图5—2所示的计数器在M=0和M=1时各为几进制计数器,并画出状态转换图。
图5—1图5—2七.八.(10分)电路下如图所示,按要求完成下列问题。
1.指出虚线框T1中所示电路名称。
2.对应画出V C、V01、A、B、C的波形。
并计算出V01波形的周期T=?。
数字电子技术基础2一.(20分)电路如图所示,晶体管的β=100,Vbe=0。
7v。
(1)求电路的静态工作点;(2) 画出微变等效电路图,求Au、r i和r o;(3)若电容Ce开路,则将引起电路的哪些动态参数发生变化?并定性说明变化趋势。
二.(15分)求图示电路中、、、及。
三.(8分)逻辑单元电路符号和具有“0"、“1”逻辑电平输入信号X1如下图所示,试分别画出各单元电路相应的电压输出信号波形Y1、Y2、Y3。
设各触发器初始状态为“0"态。
数字电子技术基础试题及答案
![数字电子技术基础试题及答案](https://img.taocdn.com/s3/m/321b23787275a417866fb84ae45c3b3567ecddd2.png)
数字电子技术基础试题及答案一、选择题(共10题,每题2分,共20分)1. 以下哪个不是数字电子技术的基本组成部分?A. 逻辑门B. 计数器C. 模拟电路D. 地址译码器答案:C2. 下列哪个不是数字信号的特点?A. 离散B. 可逼近C. 定常D. 自补偿答案:D3. 在输出位备选的半加器中,按照大端法标识,S和C表示()A. 两个输入并且输出B. 和输入X、Y相关的一个输入和一个输出端C. 两个输入和一个输出端D. 一个输入和一个输出端答案:C4. 如图所示,用所给的逻辑门组合电路,若输入A、B分别为1、0,则输出Y的真值表达式是()A. A + BB. ABC. A - BD. A/B答案:A5. 下列哪个不属于触发器的类型?A. D触发器B. T触发器C. JK触发器D. MS触发器答案:D6. 在数字系统中,当输入的激励信号是一个脉冲信号时,输出的响应包括()A. 自动输出B. 行波C. 驻波D. 绝对值答案:B7. X = AB + CD,可以化简为A. X = (A + C)(C + D)B. X = (AC + CD)(CD)C. X = (ACD)(CD)D. X = (ACD)答案:D8. 在字长为8位的字级操作中,运算结果已知,现有A = 10101010,B = 01010101,若用A、B进行按位异或运算,结果为()A. 10101010B. 11111111C. 00000000D. 01010101答案:B9. 一个加法器的两个输入都为0,则请问输出是否为0?A. 是B. 否答案:A10. 将输出信号复制回输入端,称为()A. 反馈B. 进位C. 脉冲D. 主导答案:A二、填空题(共5题,每题4分,共20分)1. 在数字电路中,与门的基本逻辑操作是______________。
答案:乘法2. 在加法器中,当加法的结果超出了加法器的位宽时,称为_____________。
《数字电子技术基础》习题答案
![《数字电子技术基础》习题答案](https://img.taocdn.com/s3/m/cbeeacce80eb6294dc886c1f.png)
证明:(1)左边= =右边
(2)右边=
=
=
= =左边
1.8写出下列函数的对偶式 。
(1)
(2)
(3)
(4)
解:(1)
(2)
(3)
(4)
1.9写出题1.8中函数的反函数 。
解:(1)
(2)
(3)
(4)
1.10列出下列问题的真值表,并写出逻辑表达式。
(1)设三变量A、B、C当变量组合值中出现奇数个1时,输出(F1)为1,否则为0。
(1) 。
(2)
(3)
(4)
解(1)卡诺图如图解1.15(a)所示,得
图解1.15(a)
(2)卡诺图如图解1.15(b)所示,得
图解1.15(b)
(3)卡诺图如图解1.15(c)所示,得
图解1.15(c)
(4)卡诺图如图解1.15(d)和(e)所示。
按图(d)写出的化简结果为
按图(e)写出的化简结果为
(4)(1010101.101)B ==(85.625)D=(55.A)H
1.4将下列十六进制数转换为十进制数、二进制数。
(1)3E(2)7D8(3)3AF.E
解:(1)(3E)H=(62)D=(111110)B
(2)(7D8)H=(2008)D=(11111011000)B
(3)(3AF.E)H=(943.875)D=(1110101111.111)B
任一解都为最简与或式。
图解1.15(d)和(e)
1.17化简逻辑函数。
(1)
(2)
解(1)卡诺图如图解1.17(a)所示,
图解1.17(a)
(2)卡诺图如图解1.17(b)所示,
图解1.17(b)
数字电子技术基础试题及答案
![数字电子技术基础试题及答案](https://img.taocdn.com/s3/m/87a0bc72cec789eb172ded630b1c59eef8c79aa9.png)
数字电子技术基础试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系有哪三种?A. 与、或、非B. 与、异或、同或C. 与、或、异或D. 同或、异或、非2. 一个二进制数1011转换为十进制数是多少?A. 9B. 10C. 11D. 123. 下列哪个不是数字电路的特点?A. 速度快B. 稳定性好C. 可编程D. 体积大4. 逻辑门电路中的“与门”(AND gate)的输出为高电平的条件是什么?A. 所有输入均为高电平B. 至少有一个输入为高电平C. 所有输入均为低电平D. 至少有一个输入为低电平5. 触发器的主要用途是什么?B. 进行算术运算C. 进行逻辑判断D. 放大信号6. 以下哪个是组合逻辑电路的特点?A. 有记忆功能B. 没有记忆功能C. 需要时钟信号D. 可以进行数据存储7. 一个完整的数字系统通常包括哪些部分?A. 微处理器、存储器、输入/输出接口B. 微处理器、电源、输入/输出接口C. 存储器、电源、输入/输出接口D. 微处理器、存储器、显示器8. 以下哪个是数字电路中的计数器的功能?A. 计数B. 分频C. 放大D. 编码9. 一个数字电路设计中,若要实现一个逻辑表达式 A'BC + AB'C',应该使用哪种逻辑门?A. 与门B. 或门C. 非门D. 异或门10. 以下哪个是数字电路中的寄存器的功能?B. 进行算术运算C. 进行逻辑判断D. 放大信号二、填空题(每题2分,共20分)11. 数字电路中最基本的逻辑关系包括________、________和________。
12. 一个二进制数1101转换为十进制数是________。
13. 数字电路与模拟电路相比,具有________、________和________等优点。
14. 在数字电路中,若要实现一个逻辑表达式 A + B,应该使用________门。
15. 触发器是一种________电路,用于存储________。
《数字电子技术基础》课后习题及参考答案
![《数字电子技术基础》课后习题及参考答案](https://img.taocdn.com/s3/m/d6d7a2c1b04e852458fb770bf78a6529647d354b.png)
第1章耳题与参考签秦【题1・1】杼下对十遮制及豺携为二进制及、八遮制及・+^2L*|Ko nj25,(2)43;(3)56;(4J78解:fl)25=niOOU2=(31J0=(19)i6(2)43= riOIOIIJ2=(53) c=(28)i6(3)56=C111000J2= (70)o=(38八6(4)fioomo;2、ni6J a・<4E)l6【题1-2]将下时二i£钢此转拱为十it制此。
ru10110001;(2)10101010;(3)11110001;(4) 10001000解:(\)10110001=177(2)10101010=170(3)11110001=241(4J10001000=136【题13]将下对十六近钢欢转线为十迎创欢。
ru FF|(2)3FF;(3)AB:(4)13FF解:⑴fFF八6=255(2)C3FF;16=1023(3)(AB)16=171(4)C13FF)16=5119【题1・4】将下对十X遮钢收射撞为二遇41我。
⑴11;(2)9C;(3)B1;(4)AF解:fl) (U)16=<00010001;2(2)(9C)16=(10011100)2(3)<B1J l6=(10110001) 2(4)rAF八6=HOIOIIIU2【题1・5】将下对二此钢侬为十此41此。
CU1110.01;(2)1010.11;(3)1100.101;(4)1001.0101解:(\)C1110.0U2=14.25(2)C1010.11;2=10.75(3)〈1001.0101)2=93125【题1・6】将下对十旺虬义转侬为二4.41Ro(\)20.7;(2)102(3) 5.8:(4)101.71解:(\)20.7=『10100.1011)2(2)10.2=(1010.0011J2(3) 5.8=(101.1100;2(4)101.71=(1100101.1011)2【题1・7】写出下时二进41致的及4与补码「童3住为苻号住)。
数电试题及答案(五套)
![数电试题及答案(五套)](https://img.taocdn.com/s3/m/0eeb88db7d1cfad6195f312b3169a4517723e561.png)
《数字电子技术基础》试题一一、 填空题(22分 每空2分)1、=⊕0A , =⊕1A 。
2、JK 触发器的特性方程为: 。
3、单稳态触发器中,两个状态一个为 态,另一个为 态.多谐振荡器两个状态都为 态, 施密特触发器两个状态都为 态.4、组合逻辑电路的输出仅仅只与该时刻的 输入 有关,而与 电路原先状态 无关。
5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~25.5V 的模拟电压。
若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为 。
6、一个四选一数据选择器,其地址输入端有 个。
二、 化简题(15分 每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15)2)∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L 利用代数法化简逻辑函数,必须写出化简过程3)__________________________________________________)(),,(B A B A ABC B A C B A F +++=三、 画图题(10分 每题5分)据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、2、四、 分析题(17分)1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分)五、设计题(28分)1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。
列出控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分)A B C R Y G0 0 0 0 0 1 0 1 00 1 11 0 0 1 0 1 1 1 0 1 1 1 1 1 0 0 1 00 1 01 0 00 1 01 0 0 1 0 0 0 0 11)根据题意,列出真值表由题意可知,令输入为A 、B 、C 表示三台设备的工作情况,“1”表示正常,“0”表示不正常,令输出为R ,Y ,G 表示红、黄、绿三个批示灯的 状态,“1”表示亮,“0”表示灭。
数字电子技术基础习题及答案
![数字电子技术基础习题及答案](https://img.taocdn.com/s3/m/b826dcf58e9951e79b8927dc.png)
数字电子技术基础考题一、填空题:(每空3分,共15分)1.逻辑函数有四种表示方法,它们分别是(真值表)、(逻辑图)、(逻辑表达式)和(卡诺图)。
2.将2004个“1”异或起来得到的结果是(0 )。
3.由555定时器构成的三种电路中,()和()是脉冲的整形电路。
4.TTL器件输入脚悬空相当于输入(高)电平。
5.基本逻辑运算有: (and )、(not )和(or )运算。
6.采用四位比较器对两个四位数比较时,先比较(最高)位。
7.触发器按动作特点可分为基本型、(同步型)、(主从型)和边沿型;8.如果要把一宽脉冲变换为窄脉冲应采用(积分型单稳态)触发器9.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是(TTL )电路和(CMOS )电路。
10.施密特触发器有(2)个稳定状态.,多谐振荡器有(0 )个稳定状态。
11.数字系统按组成方式可分为功能扩展电路、功能综合电路两种;12.两二进制数相加时,不考虑低位的进位信号是(半)加器。
13.不仅考虑两个_______本位_____相加,而且还考虑来自___低位进位____相加的运算电路,称为全加器。
14.时序逻辑电路的输出不仅和___该时刻输入变量的取值______有关,而且还与_电路原来的状态_______有关。
15.计数器按CP脉冲的输入方式可分为__同步计数器和____异步计数器_。
16.触发器根据逻辑功能的不同,可分为_____rs______、______jk_____、___t________、___d________、___________等。
17.根据不同需要,在集成计数器芯片的基础上,通过采用__反馈归零法_________、__预置数法_________、__进位输出置最小数法__等方法可以实现任意进制的技术器。
18.4. 一个JK 触发器有 2 个稳态,它可存储 1 位二进制数。
19.若将一个正弦波电压信号转换成同一频率的矩形波,应采用多谐振荡器电路。
数字电子技术试题及答案
![数字电子技术试题及答案](https://img.taocdn.com/s3/m/041061fe69dc5022abea003d.png)
五、试设计一个码检验电路,当输入的四位二进制数 A、B、C、D为8421BCD码时,输出Y为1,否则Y为0。(要求写出设计步骤并画电路图) (10分)
六、分析如图17所示电路的功能,写出驱动方程、状态方程,写出状态表或状态转换图,说明电路的类型,并判别是同步还是异步电路 (10分)
一、填空题 :
高
AB
两 , 一
多谐振荡器
同或 , 与非门 , 或门
二、选择题:
1. D 2. B 3. D 4. B 5. A
6. C 7. C 8. C 9. C 10. B
三、 1. 2.
四、 1.
2. , , ,
五、
六、同步六进制计数器,状态转换图见图 20。
图 20
七、 , , ,波形如图 21 所示
7. 当时序逻辑电路存在无效循环时该电路不能自启动()
8. RS触发器、JK触发器均具有状态翻转功能( )
9.D/A的含义是模数转换( )
10.构成一个7进制计数器需要3个触发器( )
三.计算题(5分)
如图所示电路在Vi=和Vi=5V时输出电压V0分别为多少,三极管分别工作于什么区(放大区、截止区、饱和区)。
74LS138的逻辑功能表
输 入
输 出
S1
A2A1A0
0
X
XX X
1 1 1 1 1 1 1 1
X
1
XX X
1 1 1 1 1 1 1 1
1
0
0 0 0
0 1 1 1 1 1 1 1
1
0
0 0 1
1 0 1 1 1 1 1 1
1
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
;数字电子技术基础试题一、填空题 : (每空1分,共10分)1. 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
【二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。
图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。
A、或非门B、与非门(C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>Ω)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器"5.请判断以下哪个电路不是时序逻辑电路()。
图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。
图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。
图3.A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。
\A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。
(每题6分,共12分)1、写出如图4所示电路的真值表及最简逻辑表达式。
、图 42、写出如图5所示电路的最简逻辑表达式。
图 5五、判断如图 6所示电路的逻辑功能。
若已知 u B =-20V,设二极管为理想二极管,试根据 u A 输入波形,画出 u 0 的输出波形(8分)t%图 6六、用如图 7所示的8选1数据选择器CT74LS151实现下列函数。
(8分)Y(A,B,C,D)=Σm(1,5,6,7,9,11,12,13,14)图 7七、用 4位二进制计数集成芯片CT74LS161采用两种方法实现模值为10的计数器,要求画出接线图和全状态转换图。
(CT74LS161如图8所示,其LD端为同步置数端,CR为异步复位端)。
(10分),图 8八、电路如图 9所示,试写出电路的激励方程,状态转移方程,求出Z 1 、Z 2 、Z 3 的输出逻辑表达式,并画出在CP脉冲作用下,Q 0 、Q 1 、Z 1 、Z 2 、Z 3 的输出波形。
(设 Q 0 、Q 1 的初态为0。
)(12分)数字电子技术基础试题参考答案一、填空题 :1. 10 = ( ) 2 = ( ) 16 。
2 . 1。
—3 . 高电平、低电平和高阻态。
4 . 。
5 . 四。
6 . 12、 8二、选择题:三、逻辑函数化简1、Y=A+B~2、用卡诺图圈0的方法可得:Y=(+D)(A+ )(+ )四、 1、该电路为三变量判一致电路,当三个变量都相同时输出为1,否则输出为0。
2、B =1,Y = A ,B =0 Y 呈高阻态。
五、 u 0 = u A · u B ,输出波形 u 0 如图 10所示:[图 10六、如图 11所示:D图11七、接线如图 12所示:图 12全状态转换图如图 13 所示:…( a )( b )图 13八、,,波形如图 14所示:(数字电子技术基础试题(二)一、填空题 : (每空1分,共10分)1.八进制数 ) 8 的等值二进制数为() 2 ;十进制数 98 的 8421BCD 码为() 8421BCD 。
2 . TTL 与非门的多余输入端悬空时,相当于输入电平。
3 .图15所示电路中的最简逻辑表达式为。
图 15~4. 一个 JK 触发器有个稳态,它可存储位二进制数。
5. 若将一个正弦波电压信号转换成同一频率的矩形波,应采用电路。
6. 常用逻辑门电路的真值表如表1所示,则 F 1 、 F 2 、 F 3 分别属于何种常用逻辑门。
表 1A B F 1 %F 3F 20 0 1 1 00 1 10 `11 0 0 1 >11 1 1 0 1F 1 ;F 2 ;F 3 。
二、选择题: (选择一个正确答案填入括号内,每题3分,共30分 ) 。
1、在四变量卡诺图中,逻辑上不相邻的一组最小项为:()A、m 1 与m 3B、m 4 与m 6C、m 5 与m 13D、m 2 与m 82、 L=AB+C 的对偶式为:()A 、 A+BC ;B 、( A+B )C ; C 、 A+B+C ;D 、 ABC ;3、半加器和的输出端与输入端的逻辑关系是()A、与非B、或非C、与或非D、异或4、 TTL 集成电路 74LS138 是3 / 8线译码器,译码器为输出低电平有效,若输入为 A 2 A 1 A 0 =101 时,输出:为()。
?A . 00100000 B. 11011111 C. D. 000001005、属于组合逻辑电路的部件是()。
A、编码器B、寄存器C、触发器D、计数器6.存储容量为8K×8位的ROM存储器,其地址线为()条。
A、8B、12C、13D、147、一个八位D/A转换器的最小电压增量为,当输入代码为时,输出电压为()V。
A、 B、1.54 C、 D、8、T触发器中,当T=1时,触发器实现()功能。
~A、置1B、置0C、计数D、保持9、指出下列电路中能够把串行数据变成并行数据的电路应该是()。
A、JK触发器B、3/8线译码器C、移位寄存器D、十进制计数器10、只能按地址读出信息,而不能写入信息的存储器为()。
A、 RAMB、ROMC、 PROMD、EPROM三、将下列函数化简为最简与或表达式(本题 10分)1. (代数法)》2、F 2 ( A,B,C,D)=∑m (0,1,2,4,5,9)+∑d (7,8,10,11,12,13)(卡诺图法)四、分析如图 16所示电路,写出其真值表和最简表达式。
(10分)五、试设计一个码检验电路,当输入的四位二进制数 A、B、C、D为8421BCD 码时,输出Y为1,否则Y为0。
(要求写出设计步骤并画电路图)(10分)六、分析如图17所示电路的功能,写出驱动方程、状态方程,写出状态表或状态转换图,说明电路的类型,并判别是同步还是异步电路(10分)七、试说明如图 18所示的用555 定时器构成的电路功能,求出U T+ 、U T- 和ΔU T ,并画出其输出波形。
(10分)图 18>八、如图19所示的十进制集成计数器;的为低电平有效的异步复位端,试将计数器用复位法接成八进制计数器,画出电路的全状态转换图。
( 10分)图 19数字电子技术基础试题(二)参考答案一、填空题 :• ,•高• AB•两,一{•多谐振荡器•同或,与非门,或门二、选择题:1. D 2. B 3. D 4. B 5. A6. C7. C8. C9. C 10. B三、 1. 2.四、 1.2. , , ,…五、六、同步六进制计数器,状态转换图见图 20。
图 20七、, , ,波形如图 21 所示图 21八、八进制计数器电路如图 22所示。
*数字电子技术试题(三)及答案.一.选择题(18分)1.以下式子中不正确的是()a.1•A=Ab .A +A=Ac .B A B A +=+"d .1+A =12.已知B A B B A Y ++=下列结果中正确的是( ) a .Y =A b .Y =B c .Y =A +B d .B A Y +=3.TTL 反相器输入为低电平时其静态输入电流为( ) a .-3mA )b .+5mAc .-1mAd .-7mA4.下列说法不正确的是( ) a .集电极开路的门称为OC 门b .三态门输出端有可能出现三种状态(高阻态、高电平、低电平)c .OC 门输出端直接连接可以实现正逻辑的线或运算d 利用三态门电路可实现双向传输 ·5.以下错误的是( )a .数字比较器可以比较数字大小b .实现两个一位二进制数相加的电路叫全加器c .实现两个一位二进制数和来自低位的进位相加的电路叫全加器d .编码器可分为普通全加器和优先编码器 6.下列描述不正确的是( )a .触发器具有两种状态,当Q=1时触发器处于1态b .时序电路必然存在状态循环 -c .异步时序电路的响应速度要比同步时序电路的响应速度慢d .边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象 7.电路如下图(图中为下降沿Jk 触发器),触发器当前状态Q 3 Q 2 Q 1为“011”,请问时钟作用下,触发器下一状态为()a.“110” b.“100” c.“010” d.“000”8、下列描述不正确的是()a.时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。
b.寄存器只能存储小量数据,存储器可存储大量数据。
{c.主从JK触发器主触发器具有一次翻转性d.上面描述至少有一个不正确9.下列描述不正确的是()a.EEPROM具有数据长期保存的功能且比EPROM使用方便b.集成二—十进制计数器和集成二进制计数器均可方便扩展。
c.将移位寄存器首尾相连可构成环形计数器d.上面描述至少有一个不正确[二.判断题(10分)1.TTL门电路在高电平输入时,其输入电流很小,74LS系列每个输入端的输入电流在40uA以下()2.三态门输出为高阻时,其输出线上电压为高电平()3.超前进位加法器比串行进位加法器速度慢()4.译码器哪个输出信号有效取决于译码器的地址输入信号()5.五进制计数器的有效状态为五个()6.施密特触发器的特点是电路具有两个稳态且每个稳态需要相应的输入条件维持。
()7.当时序逻辑电路存在无效循环时该电路不能自启动()…8. RS触发器、JK触发器均具有状态翻转功能()9. D/A的含义是模数转换()10.构成一个7进制计数器需要3个触发器()三.计算题(5分)如图所示电路在Vi=和V i=5V时输出电压V0分别为多少,三极管分别工作于什么区(放大区、截止区、饱和区)。
四.分析题(24分),1.分析如图所示电路的逻辑功能,写出Y1、Y2的逻辑函数式,列出真值表,指出电路能完成什么逻辑功能。