基于FPGA的双CPU容错控制器设计

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

基于FPGA的双CPU容错控制器设计
李登静;范守文
【期刊名称】《计算机工程》
【年(卷),期】2010(036)002
【摘要】基于冗余容错思想,设计基于现场可编程门阵列的双CPU容错控制器.该容错控制器在故障情况下可通过回溯重载进行故障判定和系统性能恢复,控制器控制律在传感器失效时能进行自我重构.仿真结果表明,该容错控制器通过冗余CPU 的切换和控制律的重构实现了系统故障情况下的容错纠错功能.
【总页数】3页(P238-240)
【作者】李登静;范守文
【作者单位】电子科技大学机械电子工程学院,成都,610054;电子科技大学机械电子工程学院,成都,610054
【正文语种】中文
【中图分类】TP302.8
【相关文献】
1.基于双CPU的路灯集中控制器设计 [J], 王翥;孙嘉宁
2.基于FPGA的双CPU雷达监控平台的设计 [J], 彭小雨
3.基于微程序控制器的双CPU系统的设计 [J], 章鸣嬛;叶有祥
4.双机容错系统中基于FPGA容错控制器的设计 [J], 魏志明;李文新;马动涛;王彬
5.基于双CPU+PSD的电外科控制器的设计与研究 [J], 包晔峰;张强;蒋永锋;赵虎成;陈俊生
因版权原因,仅展示原文概要,查看原文内容请购买。

相关文档
最新文档