数字电路模拟试题 ()

合集下载

(完整版)数字电路模拟试题1

(完整版)数字电路模拟试题1

数字电子技术模拟试题一

一、填空题(每空1分,共20分)

1、逻辑函数的化简方法有_________和____________。

2、(35.75)10=( )2 = ( )8421BCD 。

3、表示逻辑函数功能的常用方法有_________、_________卡诺图等。

4、组合电路由________________构成,它的输出只取决于 _________________而与原状态无关。

5、不仅考虑两个____________相加,而且还考虑来自__________相加的运算电路,称为全加器。

6、译码器,输入的是___________输出的是___________。

7、一个4选1的数据选择器,应具有_____个地址输入端______个数据输入端。

8、时序逻辑电路的输出不仅和_________有关,而且还与_____________有关。

9、移位寄存器不但可_________ ,而且还能对数据进行 _________。 10、OC 门的输出端可并联使用,实现________功能;三态门可用来实现______________。

二、选择题(每题2分共20分)

1、是8421BCD 码的是( )。 A 、1010 B 、0101 C 、1100 D 、1101

2、和逻辑式BC A A + 相等的是( )。 A 、ABC B 、1+BC C 、A D 、BC A +

3、二输入端的或非门,其输入端为A 、B ,输出端为Y ,则其表达式

Y= ( )。

4、一个T触发器,在T=1时,加上时钟脉冲,则触发器()。

数电与模电试题及答案

数电与模电试题及答案

数电与模电试题及答案

以下是数电与模电试题及答案:

试题一:数字电路设计

1. 设计一个4位二进制加法器,使用全加器实现。给出电路原理图和真值表。

答案:

电路原理图:

```

A[3] ──➤ ┌───────┐

A[2] ──➤ │ │

A[1] ──➤ │ Full │

A[0] ──➤ │adder │

B[3] ──➤ │ │

B[2] ──➤ └───────┘

B[1] ──➤ │

B[0] ──➤ │

└───────┐ │ ┌───────┐

│ ──➤ │ XOR │

│ ┌───────┐ ├─────┤

300 ├─➤ │ XOR │ │ XOR │

│ ├─────┬─┤ ├─────┤

│ ──➤ AND │ 500 ├─➤ AND │

│ ├─────┼─┤ ├─────┤

700 ├─➤ │ OR │ │ XOR │

│ ├─────┴─┤ ├─────┤

│ ──➤ AND │ 100 ├─➤ OR │

│ ├─────┬─┤ ├─────┤

900 ├─➤ │ OR │ │ OR │

│ └───────┘ └───────┘Sum[3] ─────➤ ┌───────┐

Sum[2] ─────➤ │ │

Sum[1] ─────➤ │ XOR │

Sum[0] ─────➤ │ │

└───────┘

```

真值表:

```

Inputs Outputs

A[3] A[2] A[1] A[0] B[3] B[2] B[1] B[0] Sum[3] Sum[2] Sum[1] Sum[0] 0 0 0 0 0 0 0 0 0 0 0 0

数字电路试题及答案

数字电路试题及答案

数字电路试题及答案

一、选择题

1. 数字电路中最基本的逻辑门是以下哪一个?

A. 与非门

B. 或非门

C. 与门

D. 异或门

答案:C

2. 在二进制数系统中,用三个比特(bit)可以表示多少个不同的数值?

A. 4

B. 6

C. 8

D. 10

答案:C

3. 下列哪个触发器具有记忆功能?

A. 组合逻辑

B. 时序逻辑

C. D型触发器

D. T型触发器

答案:C

4. 在数字电路中,"0" 和 "1" 分别代表什么逻辑状态?

A. 低电平 / 高电平

B. 高电平 / 低电平

C. 接地 / 供电

D. 禁用 / 启用

答案:A

5. 以下哪种类型的逻辑门是使用晶体管实现开关功能的?

A. 模拟门

B. 数字门

C. 模拟数字门

D. 晶体管逻辑门

答案:D

二、填空题

1. 在数字电路中,一个______门输出的高电平可以驱动多个输入端,而不会改变输出电平。

答案:或门

2. _______是数字电路设计中的一种基本方法,它将复杂的电路分解为更简单的子电路。

答案:模块化设计

3. 在数字电路中,一个______触发器在时钟信号的上升沿改变状态,而______触发器在下降沿改变状态。

答案:D型;JK型

4. 一个4位二进制计数器的最大输出值是______。

答案:15

5. 在数字电路中,______是一种用于存储数据的电路,它可以在没有时钟信号的情况下保持信息。

答案:触发器

三、简答题

1. 请简述数字电路与模拟电路的主要区别。

答:数字电路处理的是离散的信号,通常只有两种状态(如高电平

代表“1”,低电平代表“0”),而模拟电路处理的是连续变化的信号。数字电路的主要优点是抗干扰能力强,易于实现逻辑运算和存储

数字电路与逻辑设计-模拟题

数字电路与逻辑设计-模拟题

《数字电路与逻辑设计》模拟题

一.单选题

1.8421BCD码01010001.0101对应的二进制数为()

A.100100.01

B.110011.1

C.101110.01

D.110110.1

[答案]:B

2.A+BC=()

A.A+B

B.A+C

C.(A+B)(A+C)

D.B+C

[答案]:C

3.JK触发器的J=K=1,当触发信号到来时,输出次态Qn+1为:()

A.1

B.0

C.不变

D.与现态相反

[答案]:D

4.T触发器在时钟作用下其次态与现态相反时,则T端为()

A.0

B.1

C.任意

D.高阻态

[答案]:B

5.T型触发器当时钟脉冲输入时,其输出状态()

A.保持不变

B.在T=1时会发生改变

C.等于输入端T的值

D.随时间改变

[答案]:B

6.表示任意两位无符号十进制数需要()二进制数.

A.6

B.7

C.8

D.9

[答案]:B

7.补码1.1000的真值是().

A.1.0111

B.-1.0111

C.-0.1001

D.-0.1

[答案]:D

8.采用奇偶校验进行检错时()

A.只能发现偶数位出错的情况,不能发现奇数位出错的情况

B.只能发现奇数位出错的情况,不能发现偶数位出错的情况

C.既能发现偶数位出错的情况,又能发现奇数位出错的情况

D.有时能发现出错的情况,有时不能

[答案]:B

9.常用的BCD码有()

A.奇偶校验码

B.格雷码

C.ASCII码

D.余三码

[答案]:D

10.带符号位的二进制数的原码为11101,则对应的十进制为()

A.29

B.-29

C.-13

D.13

[答案]:C

11.当JK触发器的次态Qn+1=,则输入J,K为()

(完整版)《数字电路》期末模拟试题及答案

(完整版)《数字电路》期末模拟试题及答案

- 1 -

一、填空题

1. PN 结具有单向导电性。正向偏置时,多子以扩散运动为主,形成正向电流;反向

偏置时,少子漂移运动,形成反向饱电流。

2. 双极型晶体三极管输出特性曲线的三个工作区是放大区、截止区、饱和区。

3. 已知三态与非门输出表达式C AB F ⋅=,则该三态门当控制信号C 为高电平时,

输出为高阻态。

4. 十进制数211转换成二进制数是(11010011)2;十六进制数是(D3)16。

5. 将若干片中规模集成电路计数器串联后,总的计数容量为每片计数容量的乘积。

6. 若用触发器组成某十一进制加法计数器,需要四个触发器,有五个无效状态。

7. 同步RS 触发器的特性方程为n 1n Q R S Q +=+;约束方程为RS=0 。

8. 下图所示电路中,Y 1 =B A Y 1=

2Y 3 =AB Y 3=

二、选择题

1. 下列函数中,是最小项表达式形式的是____c _____。

A. Y=A+BC

B. Y=ABC+ACD

C. C B A C B A Y +⋅=

D. BC A C B A Y +⋅=

2. 要实现n 1n Q Q =+,JK 触发器的J 、K 取值应为__d ___。

A . J=0,K=0 B. J=0,K=1 C. J=1,K=0 D. J=1,K=1 3.数值[375]10与下列哪个数相等_b __。

A . [111011101]2 B. [567]8 C. [11101110]BCD D. [1F5]16 4.属于组合逻辑电路的是_____b ______

A . 触发器 B. 全加器 C. 移位寄存器 D. 计数器 5.M 进制计数器状态转换的特点是:设定初态后,每来_c __个计数脉冲CP ,计数器重

(完整版)《数字电路》期末模拟试题及答案

(完整版)《数字电路》期末模拟试题及答案

- 1 -

一、填空题

1. PN 结具有单向导电性。正向偏置时,多子以扩散运动为主,形成正向电流;反向

偏置时,少子漂移运动,形成反向饱电流。

2. 双极型晶体三极管输出特性曲线的三个工作区是放大区、截止区、饱和区。

3. 已知三态与非门输出表达式C AB F ⋅=,则该三态门当控制信号C 为高电平时,

输出为高阻态。

4. 十进制数211转换成二进制数是(11010011)2;十六进制数是(D3)16。

5. 将若干片中规模集成电路计数器串联后,总的计数容量为每片计数容量的乘积。

6. 若用触发器组成某十一进制加法计数器,需要四个触发器,有五个无效状态。

7. 同步RS 触发器的特性方程为n 1n Q R S Q +=+;约束方程为RS=0 。

8. 下图所示电路中,Y 1 =B A Y 1=

2Y 3 =AB Y 3=

二、选择题

1. 下列函数中,是最小项表达式形式的是____c _____。

A. Y=A+BC

B. Y=ABC+ACD

C. C B A C B A Y +⋅=

D. BC A C B A Y +⋅=

2. 要实现n 1n Q Q =+,JK 触发器的J 、K 取值应为__d ___。

A . J=0,K=0 B. J=0,K=1 C. J=1,K=0 D. J=1,K=1 3.数值[375]10与下列哪个数相等_b __。

A . [111011101]2 B. [567]8 C. [11101110]BCD D. [1F5]16 4.属于组合逻辑电路的是_____b ______

A . 触发器 B. 全加器 C. 移位寄存器 D. 计数器 5.M 进制计数器状态转换的特点是:设定初态后,每来_c __个计数脉冲CP ,计数器重

数字电路试题五套(含答案)

数字电路试题五套(含答案)
8、某中规模寄存器内有3个触发器,用它构成的扭环型计数器模长为;构成最长模计数器模长为。
二、化简(每题5分,共20分)
1、用公式法化简下列逻辑函数。
1)
2)
2、用卡诺图法化简下列逻辑函数。
1) (0,2,3,4,8,10,11)
2) (0,1,4,9,12,)+ (2,3,6,10,11,14)
三、设计一个三变量判偶电路,当输入变量A,B,C中有偶数个1时,其输出为1;否则输出为0。并用3/8线译码器(74LS138)和适当门电路实现。(16分)
例:
与门Y=AB
(a) (b) (c)
(a)
(b)
(c)
(d) (d)
3、分析下列电路是几进制的计数器。(10分)
4、555定时器的功能表如下,(1)简单分析下图电路的工作原理,(2)该555定时器组成什么电路,(3)画出相应的输出波形。(5分)
555定时器功能表
输入
输出
TH(uI1)
(uI2)
uO
VTD状态
0
×
×

导通
1
< VCC
< VCC

截止
1
< VCC
> VCC
不变
不变
1
> VCC
> VCC

数电模拟试卷

数电模拟试卷

江西科技师范大学《数字电路》模拟试卷一――――――――――――――――――――――――――――――――――

一、填空( 每空 1 分,共15 分)

1.(17.25)10=()2

2.(65.52)10=()8421BCD=()16

3. [-0101]的原码是[ ]原,补码是[ ]补。

4. 格雷码的特点是相邻两个码组之间有()位码元不同。

5. 若1010是余三码的一组代码,则它对应的十进制数是()。

6. 除去有高、低电平两种输出状态外,三态门的第三态输出是()状态

7. 逻辑变量A 和2003个1异或的结果()。

8. 二进制编码器,输入( )信号,输出( )码

9. 要求JK触发器的状态由0→1,其激励输入端JK应为()。

10. 用n级触发器组成的计数器,其最大计数模是()。

11. 只读存储器ROM的功能是()。

12. 将模拟信号转换为数字信号,应选用()电路。

二.选择题(每小题 2 分,共10 分)

1.如图所示的电路,输出F的状态是()

A、A

B、A

C、1

D、0

2. 若已知V DD=12V,V T=3V,则CMOS反相器输出高电平为()

A、3V

B、12V

C、9V

D、3.6V

3. 图示卡诺图的标准与或式是()。(A为权值高位)

A、∏M(0,1,3,5,7,9)

B 、∏M(0,1,2,5,6,9)

C 、∑M(2,4,6,8,10,11,12,13,14,15)

D 、∑M(3,4,7,8,10,11,12,13,14,15)

4. 设某函数的表达式F=A+B ,若用4选1多路选择器(数据选择器)来设计,则数据端D 0D 1D 2D 3的状态是( )。(设A 为权值高位)

《数字电路》期末模拟试题及答案

《数字电路》期末模拟试题及答案

页眉内容

数字电子电路 模拟试题-3

题 号

二 三 四

总 分

得 分

一、填空题(共30分)

1. 逻辑变量的异或表达式为: _____________________

=⊕B A B A B A + 2. 二进制数A=;B=10111,则A -B=__()2_____。

3. 组合电路没有______功能,因此,它是由______组成。

4. 同步RS 触发器的特性方程为:Q n+1

=______,其约束方程为:______。 5. 将BCD 码翻译成十个对应输出信号的电路称为________,它有___个输入

端,____输出端。

6. 下图所示电路中,Y 1 =______;Y 2 =______;Y 3 =______。

二、选择题(共 20分)

1. 四个触发器组成的环行计数器最多有____个有效状态。 A.4 B. 6 C. 8 D. 16

2. 逻辑函数D C B A F +=,其对偶函数F *

为________。

A .(

)()D C B A ++ B. ()()D C B A ++ C. ()()D C B A ++

得 分 评 卷 人

得 分 评 卷 人

A 1 B

Y 2

A

B C

Y 1

A B

Y 3

3. 用8421码表示的十进制数65,可以写成______。

A .65 B. []BCD C. []BCD D. []2

4. 用卡诺图化简逻辑函数时,若每个方格群尽可能选大,则在化简后的最简表达式

中 。

A .与项的个数少

B . 每个与项中含有的变量个数少

C . 化简结果具有唯一性 5. 已知某电路的真值表如下,该电路的逻辑表达式为 。

《数字电路与逻辑设计》-模拟题

《数字电路与逻辑设计》-模拟题

《数字电路与逻辑设计》-模拟题

数字电路与逻辑设计模拟题

一、单选题

1.由n 个变量构成的最大项,有()种取值组合使其值为1.

A.n

B.2n

C.n 2

D.12 n

[答案]:D

2.用卡诺图化简包含无关条件的逻辑函数时,对无关最小项().

A.不应考虑

B.令函数值为1

C.令函数值为0

D.根据化简的需要令函数值为0或者1

[答案]:D

3.组合电路中的冒险现象是由于()所引起的.

A.电路未达到最简

B.电路有多个输出

C.电路中存在时间延迟

D.电路中逻辑门的类型不同

[答案]:C

4.设计一个模10计数器需要()个触发器.

A.3

B.4

C.6

D.10

[答案]:B

5.4线-16线译码器有()输出信号.

A.1

C.8

D.16

[答案]:D

6.EEPROM 是指()

A.随机读写存储器

B.一次编程的只读存储器

C.可擦可编程只读存储器

D.电可擦可编程只读存储器

[答案]:D

7.电平异步时序逻辑电路不允许两个或两个以上输入信号().

A.同时为0

B.同时为1

C.同时改变

D.同时作用

[答案]:C

8.下列逻辑门中,()可以实现三种基本运算.

A.与门

B.或门

C.非门

D.与非门

[答案]:D

9.标准与-或表达式是由()构成的逻辑表达式.

A.与项相或

B.最小项相或

C.最大项相与

D.或项相与

[答案]:B

10.表示任意两位无符号十进制数至少需要()二进制数.

A.6

C.8

D.9

[答案]:B

11.下列选项中,()不是单稳态触发器的特点.

A.有一个稳定状态,有两个暂稳状态

B.暂稳状态维持一段时间后,将自动返回稳定状态

C.暂稳状态时间的长短与触发脉冲无关,仅决定于电路本身的参数[答案]:A

模拟电路数字电路试题

模拟电路数字电路试题

模拟电路数字电路试题

一、单项选择题(本大题共15小题,每小题1分,共15分)

在每小题列出的四个备选项中只有一个是符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。

1.如题1图所示电路中,正确的回路电压方程是( )

1-R1I1+R3IS=0

1-R1I1-US2-R2I2=0

1+R3IS+R2I2=0

1+R1I1-US2+R2I2=0

2.题2图所示电路中,电压源US供出的功率为( )

A.30W

B.6W

C.12W

D.4W

3.题3图为一有源二端线性网络,它的戴维宁等效电压源的内阻R0为( )

A.3Ω

B.2Ω

C.1.5Ω

D.1Ω

4.正弦电压u=202sin(ωt-30°)V,其正确的相量表示式为( )

A.U =202ej30°V

B.U =20ej30°V

C.U =202ej(ωt-30°)V

D.U =20e-j30°V

5.对于桥式整流电路,正确的接法是( )

6.理想二极管的正向电阻为( )

A.零

B.无穷大

C.约几千欧

D.约几十欧

7.请问题7图所示各理想运放构成的电路中满足虚地条件的是( )

8.下列逻辑代数式中值为零的是( )

A.A⊕A

B.A⊕1

C.A⊕0

D.A⊕A

9.电路如题9图所示,输入电压Ui=5V,参考电压UR=1V,运放的正向饱和电压和反向饱和电压分别为+10V、-10V,则输出电压u0为( )

A.+10V

B.零

C.-10V

D.5V

10.放大电路如题10图所示,晶体管的静态工作点将会在( )

A.放大区

B.饱和区

C.截止区

D.击穿区

11.题11图所示电路的反馈方式是( )

《数字电路》期末模拟试题及答案

《数字电路》期末模拟试题及答案

请浏览后下载,资料供参考,期待您的好评与关注!

一、填空题

1. PN 结具有单向导电性。正向偏置时,多子以扩散运动为主,形成正向电流;反向

偏置时,少子漂移运动,形成反向饱电流。

2. 双极型晶体三极管输出特性曲线的三个工作区是放大区、截止区、饱和区。

3. 已知三态与非门输出表达式C AB F ⋅=,则该三态门当控制信号C 为高电平时,

输出为高阻态。

4. 十进制数211转换成二进制数是(11010011)2;十六进制数是(D3)16。

5. 将若干片中规模集成电路计数器串联后,总的计数容量为每片计数容量的乘积。

6. 若用触发器组成某十一进制加法计数器,需要四个触发器,有五个无效状态。

7. 同步RS 触发器的特性方程为n 1n Q R S Q +=+;约束方程为RS=0 。

8. 下图所示电路中,Y 1 =B A Y 1=

2Y 3 =AB Y 3=

二、选择题

1. 下列函数中,是最小项表达式形式的是____c _____。

A. Y=A+BC

B. Y=ABC+ACD

C. C B A C B A Y +⋅=

D. BC A C B A Y +⋅=

2. 要实现n 1n Q Q =+,JK 触发器的J 、K 取值应为__d ___。

A . J=0,K=0 B. J=0,K=1 C. J=1,K=0 D. J=1,K=1 3.数值[375]10与下列哪个数相等_b __。

A . [111011101]2 B. [567]8 C. [11101110]BCD D. [1F5]16 4.属于组合逻辑电路的是_____b ______

数电期末模拟题及答案

数电期末模拟题及答案

《数字电子技术》模拟题一

一、单项选择题(2×10分)

1.下列等式成立的是()

A、A⊕1=A

B、A⊙0=A

C、A+AB=A

D、A+AB=B

2.函数F=(A+B+C+D)(A+B+C+D)(A+C+D)的标准与或表达式是()

A、F=∑m(1,3,4,7,12)

B、F=∑m(0,4,7,12)

C、F=∑m(0,4,7,5,6,8,9,10,12,13,14,15)

D、F=∑m(1,2,3,5,6,8,9,10,11,13,14,15)

的RAM。

、、C、D、

.函数F=A C+AB+,无冒险的组合为()。

B=C=1B、C=0D、B=C=O

A、多谐振荡器

B、施密特触发器

C、双稳态触发器

D、单稳态触发器

二、判断题(1×10分)

()1、在二进制与十六进制的转换中,有下列关系:

()B=(9DF1)H

()2、8421码和8421BCD码都是四位二进制代码。

()3、二进制数1001和二进制代码1001都表示十进制数9。

()4、TTL与非门输入采用多发射极三极管,其目的是提高电路的开关速度。()5、OC与非门的输出端可以并联运行,实现“线与”关系,即L=L1+L2()6、CMOS门电路中输入端悬空作逻辑0使用。

()7、数字电路中最基本的运算电路是加法器。

()8、要改变触发器的状态,必须有CP脉冲的配合。

()9、容量为256×4的存储器,每字4位,共计256字,1024个存储单元。()10、自激多谐振荡器不需外加触发信号,就能自动的输出矩形脉冲。

是否

、C,

CP

,试

→4

,试用8选1数据选择器74151和四位同步二进制加法计数器74LS161

数字电路模拟试题

数字电路模拟试题

《数字逻辑分析与设计》模拟试题

一、 单项选择题

1. 只有在时钟的下降沿时刻,输入信号才能被接收,该种触发器是( )。 A. 高电平触发器 B.下降沿触发器 C. 低电平触发器 D. 上升沿触发器

2. 下列电路中,属于时序逻辑电路的是( ) A. 编码器

B. 译码器

C. 数值比较器

D. 计数器

3. 若将一个TTL 与非门(设输入端为A 、B )当作反相器使用,则A 、B 端应如何连接( ) A. A 、B 两端并联使用 B. A 或B 中有一个接低电平0 C. 不能实现

4. 在二进制译码器中,若输入有5位二进制代码,则输出有( )个信号。 A. 32

B. 16

C. 8

D. 4

5. 同步RS 触发器的“同步”时指( ) A. RS 两个信号同步

B. Qn+1与S 同步

C. Qn+1与R 同步

D. Qn+1与CP 同步 6. 不是最小项ABCD 逻辑相邻的最小项是( ) A. A BCD

B. A B CD

C. A B C D

D. AB C D

7. 与A B C ++相等的为( )

A. A B C ∙∙

B. A B C ∙∙

C. A B C ++

8. 测得某逻辑门输入A 、B 和输出F 的波形如图1所示,则F(A ,B)的表达式是( ) A. F=AB B. F=A+B C.B A F ⊕= D.B A F =

图1

9. 某逻辑函数的真值表见表1,则F 的逻辑表达式是( )。 A. AC AB F +=

B. C B AB F +=

C. AC B A F +=

D. AC B A F +=

10. 要实现n n Q Q =+1,JK 触发器的J 、K 取值应为( )。

模拟电路与数字电路考试试题

模拟电路与数字电路考试试题

模拟电路与数字电路试题

课程代码:02314

一、单项选择题(在每小题的四个备选答案中,选出一个正确答案,并将正确答案的序号填在

题干的括号内。每小题1分,共20分)

1.在图中,电流I 值为( )

A.-4A

B.8A

C.4A

D.-8A

2.图示电路中,V B 为( )

A.-16V

B.4V

C.-4V

D.16V

3.图示电桥电路,R ab 、R cd 分别为( )

A.4.5Ω、4Ω

B.4Ω、∞

C.4Ω、4.5Ω

D.4.5Ω、∞

4.图示电路中,E 1=E 2=E 3=4V,R 1=R 2=R 3=R 4,则A 点电位V A 为( )

A.2V

B.1V

C.3V

D.

3

2V 5.图示电路的等效电路为( )

6.

8A ,电源电压

U 不变,当频率f 升高一倍时,

( )

A.

为16A 为4A

为4A

7.在纯电感交流电路中,以下关系式正确的是( )

A.L L X I j U ∙∙=

B.∙∙=

I U X L L C.i U X L L = D. i

u X L L = 8.晶体三极管工作在饱和区时发射结、集电结的偏置是( )

A.发射结正向偏置,集电结反向偏置

B.发射结正向偏置,集电结正向偏置

C.发射结反向偏置,集电结反向偏置

D.发射结反向偏置,集电结正向偏置

9.在基本放大电路中,基极偏置电阻R b 的作用是( )

A.放大电流

B.调节偏流I B

C.防止输入信号交流短路

D.把放大了的电流转换成电压

10.放大电路的负反馈是使( )

A.净输入量增大

B.输出量增大

C.放大倍数增大

D.带宽增大

11.图示的负反馈放大电路中,级间反馈的反馈类型是( )负反馈。

模拟数字电路及答案

模拟数字电路及答案

RL =1.5kΩ
解:先求解uO1,再求解uO。
解:
19 试用同步十进制计数器74LS160和必要的门电路设计一个365进制计 数器,要求各位之间为十进制关系。 Q0 Q1 Q2
Y
Q3
CTT CTP CR LD
74LS160 D0 D1 D2
CP
CO D3
CR LD
解:
C
A
D
C
B
二.填空题(每空3分,共54分) 填空题(每空 分 分 五价 三价 6.在本征半导体中加入_____元素可形成N型半导体,加入____元素可形成P型半导体。 7. OTL电路负载电阻RL=8欧,电源电压Vcc=16V,略去晶体管的饱和压降, 4 其最大不失真输出功率为_____W 线性 非线性 8. 集成运放在比例运算电路中工作在____区,在比较器中工作在______区。
__ _ _ _ _ _ _
解:(1)求解Rb
ICQ = I BQ = Rb =
VCC − U Rc ICQ
CEQ
= 2m A
β
= 20µA
BEQ
VCC − U I BQ
≈ 565kΩ
' β RL
(2)求解RL & U Au =− o =−100
Ui
wk.baidu.com& Au =−
rbe
相关主题
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

《数字逻辑分析与设计》模拟试题

一、 单项选择题

1. 只有在时钟的下降沿时刻,输入信号才能被接收,该种触发器是( )。 A. 高电平触发器 B.下降沿触发器 C. 低电平触发器 D. 上升沿触发器

2. 下列电路中,属于时序逻辑电路的是( ) A. 编码器

B. 译码器

C. 数值比较器

D. 计数器

3. 若将一个TTL 与非门(设输入端为A 、B )当作反相器使用,则A 、B 端应如何连接( ) A. A 、B 两端并联使用 B. A 或B 中有一个接低电平0 C. 不能实现

4. 在二进制译码器中,若输入有5位二进制代码,则输出有( )个信号。 A. 32

B. 16

C. 8

D. 4

5. 同步RS 触发器的“同步”时指( ) A. RS 两个信号同步 B. Qn+1与S 同步 C. Qn+1与R 同步 D. Qn+1与CP 同步

6. 不是最小项ABCD 逻辑相邻的最小项是( )

A. A BCD

B. A B CD

C. A B C D

D. AB C D

7. 与A B C ++相等的为( )

A. A B C ••

B. A B C ••

C. A B C ++

8. 测得某逻辑门输入A 、B 和输出F 的波形如图1所示,则F(A ,B)的表达式是( ) A. F=AB B. F=A+B C.B A F ⊕= D.B A F =

图1

9. 某逻辑函数的真值表见表1,则F 的逻辑表达式是( )。

A. AC

AB

F+

=

B.

C

B

AB

F+

=

C. AC

B

A

F+

=

D.

AC

B

A

F+

=

10. 要实现

n

n Q

Q=

+1

)。

11. 可以用来实现并/( )

A. 计数器

B. 全加器

C. 移位寄存器

D. 存储器

12. 下列触发器中没有计数功能的是()

A. RS触发器

B. T触发器

C. JK触发器

D. Tˊ触发器

13. 某逻辑电路输入A、B和输出Y的波形如图2所示,则此电路实现的逻辑功能是()

A. 与非

B. 或非

C. 异或

D. 异

或非

图2

14. 若两个逻辑函数相等,则它们必然相同的是()

A. 真值表

B. 逻辑表达式

C. 逻辑图

D. 电路图

15. 能将输入信号转变成二进制代码的电路称为()

A. 译码器

B. 编码器

C. 数据选择器

D. 数据分配器

二、填空题

1. 完成下列数制之间的转换(25.25)

10

=()

2

=()

8

A B

C

F

0 0

0 0

1

0 1

0 1

1

1

1

1

1

2. 十进制数7对应的8421码为 ,对应的余3码为 。

3. 用反演规则求出逻辑函数() ()F A+BC D+A+B CD =的反函数

F = 。

4. 用公式法化简F ABC +ABC +BC = = 。

5. 三态逻辑门,简称

TSL

门,该门的输出有三种状态,分别

为 、 、 。

6. 半导体数码显示器的内部接法有两种形式:共 接法和共 接法。

7. 数字电路按照是否有记忆功能通常可分为两类: 、 。

8.集电极开路门(OC 门)能够实

为 , , 。 9. 图3中图形符号依次表示 、 逻辑运算。

图3

10. 数字电路中的三极管一般工作在 或 状态。 11. 逻辑代数有 、 和逻辑非三种基本运算。

12. 如果输入与输出的关系是"有0出1,全1出0",这是 逻辑运算。"全0出0,有1出1",这是 逻辑运算。

13. 一个三位二进制译码器的输入线应有 根,输出线最多有 根。

14. 常用的集成触发器按功能可分为RS 触发器、 、 、 和T 触发器。 15. 若要存储5位2进制数,需要 个触发器。

三、 简答题

1. 组合逻辑电路与时序逻辑电路有何区别?

2. 同步时序逻辑电路与异步时序电路有何区别?

3. 4-2线编码器往往省略0输入线,这是为什么?

4. 实验时只有74LS112双JK触发器,怎么将其转换为T触发器使用?

5. 试给出常用的两种实现组合逻辑函数的常用电路?

四、分析题

1. 用卡诺图化简函数F(A,B,C,D)=∑(0,7,9,11) +∑d (3,5,15)。

2. 如图4是一片4选1数据选择器实现F(A,B,C)函数,试写出F表达式,并转换成标准与或式。

图4

3. 写出如图5所示组合逻辑电路的表达式,列出真值表。

图5

相关文档
最新文档