【试题资料】数字电子技术测验 试卷二.doc

合集下载

数字电子技术题库及答案

数字电子技术题库及答案

数字电子技术习题库

一、单项选择题(本大题共15小题,每小题2分,共30分)

(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。)

1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。

A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7)

C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7)

2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( )。

A .111 B. 010 C. 000 D. 101

3.十六路数据选择器的地址输入(选择控制)端有( )个。

A .16 B.2 C.4 D.8

4. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在

4个移位脉冲CP 作用下,四位数据的移位过程是( )。

A. 1011--0110--1100--1000--0000

B.

1011--0101--0010--0001--0000

C. 1011--1100--1101--1110--1111

D.

1011--1010--1001--1000--0111

5.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,

地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。

A. 11111101

B. 10111111

C. 11110111

数字电子技术基础习题及答案

数字电子技术基础习题及答案

数字电子技术试卷(1)

一.填空(16)

1.十进制数123的二进制数是 1111011 ;十六进制数是 7B 。

2.是8421BCD 码,其十进制为 861 。

3.逻辑代数的三种基本运算是 与 , 或 和 非 。

4.三态门的工作状态是 0 , 1 , 高阻 。

5.描述触发器逻辑功能的方法有 真值表,逻辑图,逻辑表达式,卡诺图,波形图 。

6.施密特触发器的主要应用是 波形的整形 。

7.设4位D/A 转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为 。

8.实现A/D 转换的主要方法有 , , 。 三.化简逻辑函数(14)

1.用公式法化简-

-

+++=A D DCE BD B A Y ,化为最简与或表达式。 解;D B A Y +=-

2.用卡诺图化简∑∑=

m

d

D C B A Y ),,,,()+,,,,

(84210107653),,,(,化为最简与或表达式。 四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。(15)

解;C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。

五.触发器电路如图2(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)(15)

解;(1)AQ Q Q n +=-

+1

(2)、A Q n =+1

六.试用触发器和门电路设计一个同步的五进制计数器。(15)

七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O ,V C 的工作波形,并求出振荡频率。(15)

数字电子技术试题库和答案解析

数字电子技术试题库和答案解析

数字电子技术习题库

一、单项选择题(本大题共15小题,每小题2分,共30分)

(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。)

1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。

A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,

7)

C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,

7)

2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ∙∙的值是( )。

A .111 B. 010 C. 000 D. 101

3.十六路数据选择器的地址输入(选择控制)端有( )个。

A .16 B.2 C.4 D.8

4. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接

0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )。

A. 1011--0110--1100--1000--0000

B.

1011--0101--0010--0001--0000

C. 1011--1100--1101--1110--1111

D.

1011--1010--1001--1000--0111

5.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,

地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。

A. 11111101

B. 10111111

C. 11110111

数字电子技术试卷和答案

数字电子技术试卷和答案

数字电子技术试卷和答案(总59

页)

--本页仅作为文档封面,使用时请直接删除即可--

--内页可以根据需求调整合适字体及大小--

数字电子技术试卷(1)

一.填空(16)

1.十进制数123的二进制数是 1111011 ;十六进制数是 7B 。2.是8421BCD码,其十进制为861 。

3.逻辑代数的三种基本运算是与,或和非。

4.三态门的工作状态是0 , 1 ,高阻。

5.描述触发器逻辑功能的方法有真值表,逻辑图,逻辑表达式,卡诺图,波形图。6.施密特触发器的主要应用是波形的整形。7.设4位D/A转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为

8.实现A/D转换的主要方法有,,。

二.判断题(10)

1.BCD码即8421码(错)

2.八位二进制数可以表示256种不同状态。(对)3.TTL与非门与CMOS与非门的逻辑功能不一样。()4.多个三态门的输出端相连于一总线上,使用时须只让一个三态门传送信号,其他门处于高阻状态。(对)

5.计数器可作分频器。(对)

三.化简逻辑函数(14)

1.用公式法化简

-

-

+

+

+

=A

D

DCE

BD

B

A

Y,化为最简与或表达式。

解;D B A Y +=-

2.用卡诺图化简∑∑=m d D C B A Y ),,,,()+,,,,(84210107653),,,(,化为最简与或表达式。

四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。(15) 解;C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。 五.触发器电路如图2(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)(15) 解;(1)AQ Q Q

数字电子技术基础试题及答案(2)

数字电子技术基础试题及答案(2)

数字电子技术基础期末考试试卷 课程名称 数字电子技术基础

A 卷 考试形式 闭 卷 考核类型 考试 本试卷共 4 大题,卷面满分100分,答题时间120分钟。 一、填空题:(每小题2分,共10分) 1.二进制数(1011.1001)2转换为八进制数为 (13.41) ,转换为十六进为 B9 。 2.数字电路按照是否具有记忆功能通常可分为两类: 组合逻逻辑电路 、 时序逻辑电路 。 3.已知逻辑函数F =A ⊕

B ,它的与非-与非表达式为 ,或与非表达式为 。 4.5个变量可构成 32 个最小项,变量的每一种取值可使 1 个最小项的值为1。

5.555定时器构成的施密特触发器,若电源电压=12V ,电压控制端经0.01µF 电容接地,则上触发电平

= V ,下触发电平–= V 。

二、化简题:(每小题10分,共20分) 1.用代数法将下面的函数化为最简与或式:·[ABD BC BD A +++()D] 2. 用卡诺图法将下列函数化简为最简与或式: F(A 、B 、C 、D)=∑m (0,2,4,5,7,13)+∑d(8,9,10,11,14,15)

三、分析题:(每小题10分,共40分)

得分评卷人

1.试分析题1图所示逻辑电路,写出逻辑表达式和真值表,表达

式化简后再画出新的逻辑图。

2.74161组成的电路如题 2 图所示,分析电路,并回答以下问题: (1)画出电路的状态转换图(Q3Q2Q1Q0); (2)说出电路的功能。(74161的功能见表) 题 2 图

………………………密……………………封…………………………装…………………订………………………线………………………

数字电子技术第二套复习题

数字电子技术第二套复习题

数字电子技术第二套复习题

一、单项选择题(5分,共 5 题,每小题 1 分)

1. 主从RS触发器的触发方式是()。 A. 是直接触发 B. 电平触发 C. 边缘触发

2. 欲使JK触发器按工作,可使JK触发器的输入端 ( )。 A. J=K=1 B. J=0,K=1 C. J=0,K=0 D. J=1,K=0

3. 数码寄存器的功能是()。 A. 寄存数码和清除原有数码 B. 寄存数码和实现移位 C. 清除数码和实现移位

4. 下列电路中属于时序逻辑电路的是()。 A. 编码器 B. 计数器 C. 译码器 D. 数据选择器

5. 电路如图所示,当A=0,B=1时,的正脉冲来到后D触发器()。

A. 具有计数功能

B. 保持原状态

C. 置“0”

D. 置“1”

二、填空题(5分,共 5 题,每小题 1 分)

1. n位寄存器并行输入时,n位二进制代码通过 ______ 同时存入寄存器;而串行输入则是通过一条信号线 ______ 将n位二进制代码存入寄存器。

2. 在或非门基本RS触发器中,当输入信号R、S同时有效,即R=S= ______ 时,触发器的2个输出端同时为逻辑 ______ 。

3. 一位二-十进制计数器具有 ______ 状态,至少需要 ______ 触发器。

4. 按计数值的增减,计数器分为 ______ 、 ______ 和 ______ 。

5. 单稳态触发器主要用于 ______ 、 ______ 。

三、判断改错题(5分,共 5 题,每小题 1 分)

1. 指出下列各种类型的触发器中哪些能组成移位寄存器,哪些不能组成移位寄存器。

数字电子技术应用试卷2

数字电子技术应用试卷2

一、填空题( 每空1 分,共20 分)

1. (62 ) 10 = ( ____ ) 2 = ( __________ ) 8421BCD码。

C

(m

A

Y,可知使Y = 0 的输入变量最小项有____个。

B

,

2. 已知函数∑

,

=

=)5,4,3,1(

)

3. 施密特触发器有____个阀值电压,分别称作________ 和________ 。

4.D触发器的特性方程为____________________ ;J-K触发器的特性方程为

____________________ 。

5. 将模拟量转换为数字量,采用________ 转换器,将数字量转换为模拟量,采用

________ 转换器。

6. 单稳态触发器有____ 个稳定状态;多谐振荡器有____ 个稳定状态。

7. 输出状态不仅取决于该时刻的输入状态,还与电路原先状态有关的逻辑电路,称

为__________ ,输出状态仅取决于该时刻输入状态的逻辑电路,称________ 。

8. TTL 与非门的多余输入端应接____ 电平,或者与有用输入端。

9. PLD 的基本结构由____ 阵列、____ 阵列、输入缓冲电路和输入电路构成。

10. _______ 存储器在断电后数据不会丢失,而_______ 存储器断电后将丢失数据。

二、单项选择题( 每小题2 分,共10分)

( ) 1. 下列电路中不属于PLD 的为

(A) PROM;(B) ispPLD;(C) ROM;(D) GAL。

( ) 2.能把三角波转换为矩形脉冲信号的电路为

(A) 多谐振荡器;(B) DAC;(C) ADC;(D) 施密特触发器。

数字电路试题五套(含答案)

数字电路试题五套(含答案)

《数字电子技术》试卷一

一、 填空(每空1分,共25分)

1、(10110)2=( )10=( )16

(28)10=( )2=( )16 (56)10=( )8421BCD

2、最基本的门电路是: 、 、 。 3、有N 个变量组成的最小项有 个。

4、基本RS 触发器的特征方程为_______ ,约束条件是 __.

5、若存储器的容量是256×4RAM,该RAM 有 ___存储单元,有 字,字长

_____位,地址线 根。

6、用N 位移位寄存器构成的扭环形计数器的模是________.

7、若令JK 触发器的J=K=T 则构成的触发器为_______.

8、如图所示,Y= 。

9、如图所示逻辑电路的输出Y= 。

10、已知Y=D AC BC B A ++,则Y = ,Y/= 。

11、组合逻辑电路的特点是_________、___________;与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的_______;还与电路 有关。

二、 化简(每小题5分,共20分)

1、公式法化简

(1)Y=ABC ABC BC BC A ++++

=+++

(2)Y ABC A B C

2、用卡诺图法化简下列逻辑函数

=+++

(1)Y BCD BC ACD ABD

Y=∑+∑

(2)(1,3,4,9,11,12,14,15)(5,6,7,13)

m d

三、设下列各触发器初始状态为0,试画出在CP作用下触发器的输出波形(10分)

四、用74LS161四位二进制计数器实现十进制计数器(15分)

五、某汽车驾驶员培训班结业考试,有三名评判员,其中A 为主评判员,B 、C 为副评判员,评判时,按照少数服从多数原则,但若主评判员认为合格也可以通过。试用74LS138和与非门实现此功能的逻辑电路。(15分)

(完整版)数电试题及标准答案(五套)。

(完整版)数电试题及标准答案(五套)。

《数字电子技术基础》试卷一

一、 填空题(22分每空2分)

1、

=⊕0A , =⊕1A 。

2、JK 触发器的特性方程为: 。

3、单稳态触发器中,两个状态一个为态,另一个为态.多谐振荡器两个状态都为态, 施密特触发器两个状态都为态.

4、组合逻辑电路的输出仅仅只与该时刻的有关,而与无关。

5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~25.5V 的模拟电压。若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为。

6、一个四选一数据选择器,其地址输入端有个。 二、

化简题(15分每小题5分)

用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈

1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15) 2)∑∑+=)11,10,9,3,2,1()15,14,13,0()

,,,(d m D C B A L

利用代数法化简逻辑函数,必须写出化简过程

3)____

____________________________________

__________)(),,(B A B A ABC B A C B A F +++=

三、

画图题(10分每题5分)

据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、

2、

四、

分析题(17分)

1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)

2、电路如图所示,分析该电路,画出完全的时序图,并说明电

路的逻辑功能,要有分析过程(11分)

五、设计题(28分)

1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不

数字电子技术基础试卷及答案

数字电子技术基础试卷及答案

数字电子技术基础试卷及答案

二.(15分)

已知由八选一数据选择器组成的逻辑电路如下所示。试按步骤分析该电路在M1、M2取不同值时(M1、M2取值情况如下表所示)输出F的逻辑表达式。

八选一数据选择器输出端逻辑表达式为:Y=ΣmiDi,其中mi是S2S1S0最小项。

三.(8分)

试按步骤设计一个组合逻辑电路,实现语句“A>B”,A、B均为两位二进制数,即A(A1、A0),B (B1、B0)。要求用三个3输入端与门和一个或门实现。

四.(12分)

试按步骤用74LS138和门电路产生如下多输出逻辑函数。

74LS138逻辑表达式和逻辑符号如下所示。

五.(15分)

已知同步计数器的时序波形如下图所示。试用维持-阻塞型D触发器实现该计数器。要求按步骤设计。

六.(18分)

按步骤完成下列两题1.分析图5-1所示电路的逻辑功能:写出驱动方程,列出状态转换表,画出

完全状态转换图和时序波形,说明电路能否自启动。

2.分析图5-2所示的计数器在M=0和M=1时各为几进制计数器,并画出状态转换图。

图5-1图5-2七.八.(10分)

电路下如图所示,按要求完成下列问题。

1.指出虚线框T1中所示电路名称.2.对应画出VC、V01、A、B、C的波形。并计算出V01波形

的周期T=?。

(1)求电路的静态工作点;(2)

画出微变等效电路图,求Au、ri和ro;

(3)若电容Ce开路,则将引起电路的哪些动态参数发生变化?并定性说明变化趋势.二.(15分)求图示电路中、、、及。

三.(8分)逻辑单元电路符号和具有“0”、“1”逻辑电平输入信号X1如下图所示,试分别

《数字电子技术》考试试卷及参考答案

《数字电子技术》考试试卷及参考答案

课程名称:《数字电子技术》

(本卷满分100分,考试时间120分钟)

一、填空题(本大题共11题,每空2分,共32分)

1. (90.7)10=( )8421BCD =(

)余3码。 2. 满足输入全为1,输出才为0的逻辑关系有 。

3. 1位数值比较器,比较结果为A>B 时,输出F= 。

4. 74148是8线-3线优先编码器,编码输入7I 的优先级别最高,0I 优先级别最低。当使能端有效,

6I =5I =0,其余编码输入端为1时,编码输出2F 1F 0F =

5. TTL 与非门多余输入端的处理方法是 。

6. TTL 与非门的灌电流负载发生在输出 电平情况下,负载电流越大,则输出电平

越高。

7. TTL 三态门的三种可能的输出状态分别是 、 和 。 8. 时序电路一般由 和 两部分组成。 9. 要存储16位二进制信息需要 个触发器。

10. 有一个移位寄存器,高位在左边,低位在右边,欲将存放在该移位寄存器中的二进制数乘上十进

制数8,则需将该移位寄存器中的数左移 位,需要 个移位脉冲。 11. TTL 电路如图所示,输出端表达式为P 2= 。

二、选择题(本大题共5题,每小题2分,共10分)

1. 触发器的1状态指的是Q 和Q 分别为(

)。

A.0,0

B.1,1

C.0,1

D.1,0 2. 下列触发器中对输入信号有约束条件的是( )。 A.基本RS 触发器 B.主从JK 触发器 C.边沿D 触发器 D.T 触发器

3. 以下关于时序逻辑电路的描述不正确的是( )。 A. 电路在任意时刻的输出与该时刻的输入信号有关 B. 输出与电路的原状态有关

数字电子技术试卷{康华光第五版}1——10

数字电子技术试卷{康华光第五版}1——10

数字电子技术试卷一

一、填空题(每空1分,共20分)

1.函数D C AC L +=的或·与表达式是 ,其与·或·非表达式为 。

2.()BC A AB +的最简式为 ,AB AC ABC B +++的最简式为 。 3.(2.718)D =

( )B =( )O 。

4.(29)H =( )B ,(11.01101)B =( )H 。 5.组合逻辑电路的分析可分

为 、 、 、 四大步骤。 6.时序逻辑电路的功能描述通常

有 、 、 、 四种方法。

7.在A/D 转换器中, 型A/D 转换器的转换精度较高, 型A/D 转换器的转换速度最快。 8.施密特触发器有 个阈值电压,称它的传输特性为 。

二、电路功能分析题(共20分)

1.七段显示译码电路如图2.1(a)所示,对应图2.1(b)所示输入波形,试确定显示器显示的字符序列是什么?

2.试分析图2.2所示电路,画出它的状态图,说明它是几进制计数器。

7

4161功能表

三、电路设计题(每题10分,共20分)

1.试设计一个8位相同数值比较器,当两数相等时,输出L=1,否则L=0。

2.试用上升沿触发器的D 触发器及门电路组成3位同步二进制加计数器,画出逻辑图。

清零R D 预置 LD 使能 EP ET 时钟CP

预置数据输入 A

B

C

D 输 出 Q D

Q

C

Q

B

Q

A

L H H H H

× L H H H

×× ×× L ×

×L

H

H

× × ×

×××× A

B

C

D

×××× ×××× ×××× L

L L

L A B

C

D

持 保

持 计

四、电路计算题(每题10分,共20分)

1.由555定时器及场效应管T 组成的电路如图所示,电路中 T 工作于可变电阻区,其导通电阻为DS

数字电子技术基础试卷2

数字电子技术基础试卷2

2数字电子技术基础试卷(本科)及参考答案

试卷一及其参考答案

试卷一

一、(20分)选择填空。从每个小题的四个选项中选出一个正确答案,并将其编号填入该题后的括号中。

1.十进制数3.625的二进制数和8421BCD码分别为()A.11.11 和11.001 B.11.101 和0011.011000100101

C.11.01 和11.011000100101 D.11.101 和11.101

2.下列几种说法中错误的是()

A.任何逻辑函数都可以用卡诺图表示。B.逻辑函数的卡诺图是唯一的。

C.同一个卡诺图化简结果可能不是唯一的。D.卡诺图中1的个数和0的个数相同。

3.和TTL电路相比,CMOS电路最突出的优点在于()

A.可靠性高B.抗干扰能力强

C.速度快D.功耗低

4.为了把串行输入的数据转换为并行输出的数据,可以使用()A.寄存器B.移位寄存器

C.计数器D.存储器

5.单稳态触发器的输出脉冲的宽度取决于()

A.触发脉冲的宽度B.触发脉冲的幅度

C.电路本身的电容、电阻的参数D.电源电压的数值

6.为了提高多谐振荡器频率的稳定性,最有效的方法是()

A.提高电容、电阻的精度B.提高电源的稳定度

C.采用石英晶体振荡器C.保持环境温度不变

7.已知时钟脉冲频率为f cp,欲得到频率为0.2f cp的矩形波应采用()A.五进制计数器B.五位二进制计数器

C.单稳态触发器C.多谐振荡器

8.在图1-8用555定时器组成的施密特触发电路中,它的回差电压等于()A.5V B.2V

C.4V D.3V

I

+5V 8 4

1 5

6

(完整版)数字电子技术试题及答案(题库)

(完整版)数字电子技术试题及答案(题库)

数字电子技术基础试题(一)

一、填空题 : (每空1分,共10分)

1. (30.25) 10 = ( ) 2 = ( ) 16 。

2 . 逻辑函数L = + A+ B+ C +D = 。

3 . 三态门输出的三种状态分别为:、和。

4 . 主从型JK触发器的特性方程= 。

5 . 用4个触发器可以存储位二进制数。

6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。

二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )

1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。

图 1

2.下列几种TTL电路中,输出端可实现线与功能的电路是()。

A、或非门

B、与非门

C、异或门

D、OC门

3.对CMOS与非门电路,其多余输入端正确的处理方法是()。

A、通过大电阻接地(>1.5KΩ)

B、悬空

C、通过小电阻接地(<1KΩ)

D、通过电阻接V CC

4.图2所示电路为由555定时器构成的()。

A、施密特触发器

B、多谐振荡器

C、单稳态触发器

D、T触发器

5.请判断以下哪个电路不是时序逻辑电路()。图2

A、计数器

B、寄存器

C、译码器

D、触发器

6.下列几种A/D转换器中,转换速度最快的是()。图2

A、并行A/D转换器

B、计数型A/D转换器

C、逐次渐进型A/D转换器

D、双积分A/D转换器

7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。

图3

A、施密特触发器

B、反相器

C、单稳态触发器

D、JK触发器

8.要将方波脉冲的周期扩展10倍,可采用()。

数字电路试题五套含答案

数字电路试题五套含答案

《数字电子技术》试卷一

一、 填空(每空1分,共25分)

1、(10110)2=( )10=( )16

(28)10=( )2=( )16

(56)10=( )8421BCD

2、最基本的门电路是:、、。 3、有N 个变量组成的最小项有个。

4、基本RS 触发器的特征方程为_______ ,约束条件是 __.

5、若存储器的容量是256×4RAM,该RAM 有 ___存储单元,有字,字长

_____位,地址线根。

6、用N 位移位寄存器构成的扭环形计数器的模是________.

7、若令JK 触发器的J=K=T 则构成的触发器为_______.

8、如图所示,Y=。

9、如图所示逻辑电路的输出Y=。

10、已知Y=D AC BC B A ++,则Y =,Y/=。

11、组合逻辑电路的特点是_________、___________;与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的_______;还与电路有关。

二、 化简(每小题5分,共20分)

1、公式法化简

(1)Y=ABC ABC BC BC A ++++

=+++

(2)Y ABC A B C

2、用卡诺图法化简下列逻辑函数

=+++

(1)Y BCD BC ACD ABD

(2)(1,3,4,9,11,12,14,15)(5,6,7,13)

Y=∑+∑

m d

三、设下列各触发器初始状态为0,试画出在CP作用下触发器的输出波形(10分)

四、用74LS161四位二进制计数器实现十进制计数器(15分)

五、某汽车驾驶员培训班结业考试,有三名评判员,其中A 为主评判员,B 、C 为副评判员,评判时,按照少数服从多数原则,但若主评判员认为合格也可以通过。试用74LS138和与非门实现此功能的逻辑电路。(15分)

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

数字电子技术试题二

一、选择题(每小题3分,共15分)

1.

十六进制数(3E) H 对应

的十进制数是

(A) 62

(B)60

(C)52

(D)50

2. 逻辑函数F(A, B, C) = Sm(0, 1,4, 6)的最简“与非式”为 。 (A) F=AB ・AC (B )

(C) p=AB9 AC

(D ) F= AB9 AC

3. 函数F=AB +BC,使F=1的输入ABC 组合为 。 (A) ABC=000 (B) ABOOIO (C) ABC=101

(D) ABC=110

4. OC 门组成电路如图所示,其输出函数F 为 o (A) F=AB+BC (B)

+

(C) F= (A+B) (B+C)

(D) F= AB• M

5. 基本RS 触发器如图所示,为使触发器处于“置1”状态,其SR 应为

(A) SR=00

(B) SR=01 (C) SR=10 (D) SR=11

%1. 与或非门组成的电路如图所示(10分):

1.

写出输出函数的表达式

2.列出其真值表

A B

C

%1.试用与非门设计一组合逻辑电路,其输入为三位二进制数,当输入中有奇数个1 时

输出为1,否则输出为0。要求列出真值表,写出逻辑函数表达式,画出逻辑图(输入变量允许有反变量)。(10分)

%1.已知用8选1数据选择器74LS151构成的逻辑电路如下图所示,请写出输出L的逻辑函数表达式,并将它化成最简“与或”表达式。(10分)

%1.(14分)

(1)写出D, T,「三种触发器的特性方程,然后将D触发器分别转化成T和T,触发器,画出连线图。

(2)有一下降沿触发的JK触发器,己知CP, J, K信号波形,画出Q端的波形。(设Q

的初始态为0)

%1.试分析以下同步时序逻辑电路,并写出分析过程。(16分)

CP

o

J __________ _____________

o »=! ------ ----------------- -»t

Kt n---------------

0 二」------------------- t

Q"

o ----------------------------------------- ► t

CP

%1.用中规模集成计数器74LS161构成初始状态为0010的七进制计数器。(9分)

(1)画出状态转换图;

(2)画出电路图。

EP Q() Q1 Q2co

ET 74161 LD

>CP Do D| D2 D3RD

附表1 74161功能表

Q3Q2

CP RD LD EP ET D3D2DI D

O

X0X X X X X X X000

t10X X A B c D A B C

X110X X X X X保持

X11X0X X X X

t1111X X X X计数

%1.说明下图所示电路的名称。计算电路的暂稳时间tw,根据计算的tw值,说明输入如图所示的触发信号是否合理。(8分)

Vcc

(7) (6) (4)1 (8)

R D DISC V R Q

VI

0.可V S

Vto GND

VI

20 40 70 120 SS)

九、简述TTL门电路和CMOS门电路各有什么特点。(7分)

数字电子技术试题二答案•、选择题(每小题3分,共15分)

1. A;

2. D;

3. D;

4. B;

5. B o

二、(10 分)

= AB + BC + AC =(A + B X B + C X A + C)(])F

(2)真值表

三、(10分)真值表(3分)

2. F = ABC + ABC + ABC + ABC

= ABC ABC ABC ABC (4分)

3.逻辑图略(3分)

四、(10分)

L = ABC + ABC + ABC

AB + BC

D 触发器

Q n+1 = D JK 触发器 Q

n+,

= JQ n +KQ

T 触发器

Q n+1 =TQ n +TQ n

T'触发器

Q n+[ =JQ n +KQ n

六、(16分)

J ()= 1

⑴ K°=Q Qo

n+,

= Qo n + Q

Q 2n+,=Q,n J| = Q 2n = Q I K|=Q 「K 2=Q 7

n

2

(3)

五、(14分)

⑴RS 触发器Q" =S + RQ”

Q ,,+1 =Q n

Q

2n Q.n Qo n

Q

2n+,Qi n+1Q o n+1

0000i1

0010i1

010101

011111

100001

101000

110101

111110

七、(9分)

(1) 0.0^010n

0000-^0001— 0010-^>0011—► 0100—^0101

X I

1。00—0111V—

()110

八、(8分)

单稳态触发器

JL

O 74

L -D -R P7

D

T

1

Do P C T

010,

相关文档
最新文档