用于APFC的低功耗MOSFET驱动电路设计
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
用于APFC的低功耗MOSFET驱动电路设计
史凌峰;王庆斌;许文丹;苗紫晖
【期刊名称】《西安电子科技大学学报》
【年(卷),期】2011(38)1
【摘要】设计了一款用于驱动有源功率因数校正外部功率MOSFET的驱动电路.该电路包括电平移位和图腾柱输出级两个部分.电平移位采用电流镜结构,通过控制偏置电流降低电路功耗.图腾柱输出级通过加入死区时间降低功耗,并将高压P管的栅电压箝位在6 V和11 V之间,不仅能够降低功耗,也节省了版图面积.基于0.4μm BCD工艺,采用HSPICE仿真结果表明,在VDD为14 V,开关频率为75 kHz时,整体电路的功耗约为7.34 mW,并节约了15%的版图面积.
【总页数】6页(P54-58)
【关键词】有源功率因数校正;低功耗;电平移位;功率MOSFET
【作者】史凌峰;王庆斌;许文丹;苗紫晖
【作者单位】西安电子科技大学超高速电路设计与电磁兼容教育部重点实验室,陕西西安710071;西安电子科技大学电路设计研究所,陕西西安710071;上海卫星工程研究所,上海200240
【正文语种】中文
【中图分类】TM46
【相关文献】
1.用于APFC的低功耗MOSFET驱动电路没计 [J], 史凌峰;王庆斌;许文丹;苗紫晖
2.飞利浦推出全球最小的手机用调频收音机模块/凌特6A MOSFET驱动器驱动标准与逻辑电平N沟道MOSFET,可防止振铃/Cadence综合技术提供新的方法来实现低功耗 [J],
3.用于全桥变换器的SiC MOSFET驱动电路设计 [J], 王建渊; 林文博; 孙伟
4.一种用于功率MOSFET的分段驱动电路设计 [J], 王九山;郭兴龙;刘桂芝;夏虎;朱友华
5.应用于CIS的高速低功耗LVDS驱动电路设计 [J], 周游;高静;杜华军
因版权原因,仅展示原文概要,查看原文内容请购买。