电子科技大学计算机组成原理练习题
杭州电子科技大学计算机组成原理习题答案
1.1 概述数字计算机的发展经过了哪几个代?各代的基本特征是什么?略。
1.2 你学习计算机知识后,准备做哪方面的应用?略。
1.3 试举一个你所熟悉的计算机应用例子。
略。
1.4 计算机通常有哪些分类方法?你比较了解的有哪些类型的计算机?略。
1.5 计算机硬件系统的主要指标有哪些?答:机器字长、存储容量、运算速度、可配置外设等。
答:计算机硬件系统的主要指标有:机器字长、存储容量、运算速度等。
1.6 什么是机器字长?它对计算机性能有哪些影响?答:指CPU一次能处理的数据位数。
它影响着计算机的运算速度,硬件成本、指令系统功能,数据处理精度等。
1.7 什么是存储容量?什么是主存?什么是辅存?答:存储容量指的是存储器可以存放数据的数量(如字节数)。
它包括主存容量和辅存容量。
主存指的是CPU能够通过地址线直接访问的存储器。
如内存等。
辅存指的是CPU不能直接访问,必须通过I/O接口和地址变换等方法才能访问的存储器,如硬盘,u盘等。
1.8 根据下列题目的描述,找出最匹配的词或短语,每个词或短语只能使用一次(1)为个人使用而设计的计算机,通常有图形显示器、键盘和鼠标。
(2)计算机中的核心部件,它执行程序中的指令。
它具有加法、测试和控制其他部件的功能。
(3)计算机的一个组成部分,运行态的程序和相关数据置于其中。
(4)处理器中根据程序的指令指示运算器、存储器和I/O设备做什么的部件。
(5)嵌入在其他设备中的计算机,运行设计好的应用程序实现相应功能。
(6)在一个芯片中集成几十万到上百万个晶体管的工艺。
(7)管理计算机中的资源以便程序在其中运行的程序。
(8)将高级语言翻译成机器语言的程序。
(9)将指令从助记符号的形式翻译成二进制码的程序。
(10)计算机硬件与其底层软件的特定连接纽带。
供选择的词或短语:1、汇编器2、嵌入式系统3、中央处理器(CPU)4、编译器5、操作系统6、控制器7、机器指令8、台式机或个人计算机9、主存储器10、VLSI答:(1)8,(2)3,(3)9,(4)6,(5)2,(6)10,(7)5,(8)4,(9)1,(10)7计算机系统有哪些部分组成?硬件由哪些构成?答:计算机系统硬件系统和软件系统组成。
电子科大18秋《计算机组成原理》在线作业1
------------------------------------------------------------------------------------------------------------------------------ (单选题) 1: 程序控制类指令的功能是()。
A: 进行算术运算和逻辑运算B: 进行主存和CPU之间的数据传送C: 进行CPU和I/O设备之间的数据传送D: 改变程序执行的顺序正确答案:(单选题) 2: CPU主要包括()。
A: 控制器B: 控制器、运算器、cacheC: 运算器和主存D: 控制器、ALU和主存正确答案:(单选题) 3: 在主存和CPU之间增加cache存储器的目的是()。
A: 增加内存容量B: 提高内存可靠性C: 解决CPU和主存之间的速度匹配问题D: 增加内存容量,同时加快存取速度正确答案:(单选题) 4: CRT的分辨率为1024×1024像素,像素颜色数为256,则刷新存储器的容量是()。
A: 512KBB: 1MBC: 256KBD: 2MB正确答案:(单选题) 5: 至今为止,计算机中的所有信息仍以二进制方式表示的理由是()。
A: 节约元件B: 运算速度快C: 物理器件性能决定D: 信息处理方便正确答案:(单选题) 6: 算术/逻辑运算单元74181ALU可完成()。
A: 16种算术运算功能B: 16种逻辑运算功能C: 16种算术运算功能和16种逻辑运算功能D: 4位乘法运算功能和除法运算功能正确答案:(单选题) 7: 在小型或微型计算机里,普遍采用的字符编码是()。
A: BCD码B: 16进制C: 格雷码D: ASCⅡ码正确答案:------------------------------------------------------------------------------------------------------------------------------ (单选题) 8: 目前的计算机,从原理上讲()。
电子科大《计算机组成原理》在线作业3.
14春13秋 13春电子科大《计算机组成 14春13秋 13春电子科大《计算机组成原理》在线作业3 1 2 试卷总分:100 测试时间:-- 单选题、单选题(共 25 道试题,共 100 分。
) 1. 以下描述中基本概念不正确的是()。
A. PCI总线是层次总线 B. PCI总线采用异步时序协议和分布式仲裁策略 C. Futurebus+总线能支持64位地址 D. Futurebus+总线适合于高成本的较大规模计算机系统满分:4 分 2. 双端口存储器所以能高速进行读写,是因为采用()。
A. 高速芯片 B. 两套相互独立的读写电路 C. 流水技术 D. 新型器件满分:4 分 3. 在集中式总线仲裁中,()方式对电路故障最敏感。
A. 链式查询 B. 计数器定时查询 C. 独立请求满分:4 分 4. 存储单元是指()。
A. 存放一个机器字的所有存储元 B. 存放一个二进制信息位的存储元 C. 存放一个字节的所有存储元的集合 D. 存放两个字节的所有存储元的集合满分:4 分 5. 从信息流的传送效率来看,()工作效率最低。
A. 三总线系统 B.单总线系统 C. 双总线系统 D. 多总线系统满分:4 分 6. 程序控制类指令的功能是()。
A. 进行算术运算和逻辑运算 B. 进行主存和CPU之间的数据传送 C. 进行CPU和I/O设备之间的数据传送 D. 改变程序执行的顺序满分:4 分 7. 带有处理器的设备一般称为()设备。
A. 智能化 B. 交互式 C. 远程通信 D. 过程控制满分:4 分 8. 至今为止,计算机中的所有信息仍以二进制方式表示的理由是()。
A. 节约元件 B. 运算速度快 C. 物理器件性能决定 D. 信息处理方便满分:4 分 9. 寄存器间接寻址方式中,操作数处在()。
A. 通用寄存器 B. 程序计数器 C. 堆栈 D. 主存单元满分:4 分 10. 对计算机的产生有重要影响的是()。
2022年杭州电子科技大学软件工程专业《计算机组成原理》科目期末试卷B(有答案)
2022年杭州电子科技大学软件工程专业《计算机组成原理》科目期末试卷B(有答案)一、选择题1、假定主存地址为32位,按字节编址,主存和Cache之间采用直接映射方式,主存块大小为4个字,每字32位,采用写回(Write Back)方式,则能存放4K字数据的Cache的总容量的位数至少是()。
A.146KB.147KC.148KD.158K2、某SRAM芯片,其容量为512×8位,除电源和接地端外,该芯片引出线的最小数目应该是()。
A.23B.25C.50D.193、完整的计算机系统应该包括()。
A.运算器、存储器、控制器B.外部设备和主机C.主机和应用程序D.主机、外部设备、配套的软件系统4、下列关于配备32位微处理器的计算机的说法中,正确的是()。
该机器的通用寄存器一般为32位Ⅱ.该机器的地址总线宽度为32位Ⅲ.该机器能支持64位操作系统IV.一般来说,64位微处理器的性能比32位微处理器的高A.I、ⅡB.I、ⅢC.I、ⅣD.I、IⅡ、Ⅳ5、在计算机系统中,表明系统运行状态的部件是()。
A.程序计数器B.指令寄存器C.程序状态字D.累加寄存器6、下列关于总线设计的叙述中,错误的是()。
A.并行总线传输比串行总线传输速度快B.采用信号线复用技术可减少信号线数量C.采用突发传输方式可提高总线数据传输率D.采用分离事务通信方式可提高总线利用率7、控制总线主要用来传送()。
I.存储器和1/O设备的地址码II.所有存储器和I/O设备的时序信号III.所有存储器和1/O设备的控制信号IV.来自I/O设备和存储器的响应信号A.II、IIIB. I,III,IVC. III,IVD.II,III. IV8、下列说法中正确的是()。
A.采用微程序控制器是为了提高速度B.控制存储器采用高速RAM电路组成C.微指令计数器决定指令的执行顺序D.一条微指令放在控制存储器的一个单元中9、组合逻辑控制器和微程序控制器的主要区别在于()。
电子科大 计算机组成原理综合练习题-参考答案
计算机组成原理模拟试题参考答案一.单选题CCDCA DBCCA CCBBA二.填空题1. 答:控制器,存储器,输入设备,输出设备2. 答:(1)8位(2)23位3. 答:32,32,04.答:主存群号,标记(或Cache行号),块内地址,或者主存组号,组内块号,块内地址5.答:统一编址方式(内存映射方式),独立编址方式(使用专门的I/O指令方式)三.名词解释1. 基准程序(benchmarks)答:专门用来进行性能评价的一组程序,不同的机器运行相同的基准程序可比较它们的运行时间。
2. 对阶(浮点加减运算)答:浮点数加减运算的对阶是使两数的阶码相等(小数点实际位置对齐,尾数对应位权值相同)。
3. CISC答:即复杂指令集计算机,将复杂指令加入到指令系统中,以提高计算机的处理效率。
4. 向量中断答:直接依靠硬件来获得中断服务程序的入口地址的这种中断称为向量中断。
四.简答题1.IEEE754单精度浮点数标准中非规格化数是如何定义的?尾数的隐藏位是多少?阶码的真值是多少?答:非规格化数的阶码为全0,尾数为非0值。
尾数的隐藏位为0,阶码的真值为-126.2. 下列MIPS指令中分别包含哪些寻址方式?指令的功能是什么?(1)beq $s1,$s2,addr(2)lui $t1,100(3)j 100(4)lw $s3,20($t1)答:(1)寄存器寻址,PC相对寻址。
指令的功能是比较寄存器$s1和$s2,如果相等则转移。
(2)寄存器寻址,立即数寻址。
将寄存器t1的高16位设置为100,低16位为0.(3)伪直接寻址(或页面寻址)。
跳转指令,跳转到PC指定的指令处,PC的形成是,高4位保持不变,将100左移两位(或乘以4)送入PC的低28位。
(4)寄存器寻址,基址寻址。
从存储器中取一个字单元内容送入s3寄存器中,存储器地址为:将常数20加上寄存器t1的内容。
3. DMA中常用的数据传送方式有哪三种?简述它们的传送方法。
2022年电子科技大学计算机科学与技术专业《计算机组成原理》科目期末试卷B(有答案)
2022年电子科技大学计算机科学与技术专业《计算机组成原理》科目期末试卷B(有答案)一、选择题1、某存储器容量为64KB,按字节编址,地址4000H~5FFFH为ROM区,其余为RAM 区。
若采用8K×4位的SRAM芯片进行设计,则需要该芯片的数量是()。
A.7B.8C.14D.162、存储器采用部分译码法片选时,()。
A.不需要地址译码器B.不能充分利用存储器空间C.会产生地址重叠D.CPU的地址线全参与译码3、若x=103,y=-25,则下列表达式采用8位定点补码运算时,会发生溢出的是()。
A.x+yB.-x+yC.x-yD.x-y4、假定有4个整数用8位补码分别表示:rl=FEH,r2=F2H,r3=90H,r4=F8H,若将运算结果存放在一个8位寄存器中,则下列运算会发生溢出的是()。
A.rlxr4B.r2xr3C.rlxr4D.r2xr45、浮点数加/减运算过程一般包括对阶、尾数运算、规格化、舍入和判断溢出等步骤。
设浮点数的阶码和尾数均采用补码表示,且位数分别为5位和7位(均含两位符号位)。
若有两个数,即x=2×29/32,y=25×5/8,则用浮点数加法计算xty的最终结果是()。
A.001111100010B.001110100010C.010*********D.发生溢出6、下列关于总线仲裁方式的说法中,正确的有()。
I.独立请求方式响应时间最快,是以增加处理器开销和增加控制线数为代价的II.计数器定时查询方式下,有,根总线请求(BR)线和一根设备地址线,若每次计数都从0开始,则设备号小的优先级高III.链式查询方式对电路故障最敏感IV.分布式仲裁控制逻辑分散在总线各部件中,不需要中央仲裁器A.III,IVB. I,III,IVC. I,II,IVD.II,III,IV7、在异步通信方式中,一个总线传输周期的过程是()。
A.先传送数据,再传送地址B.先传送地址,再传送数据C.只传输数据D.无法确定8、下列选项中,能缩短程序执行时间的措施是()。
2022年电子科技大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)
2022年电子科技大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、存储器采用部分译码法片选时,()。
A.不需要地址译码器B.不能充分利用存储器空间C.会产生地址重叠D.CPU的地址线全参与译码2、根据存储内容来进行存取的存储器称为()。
A.双端口存储器B.相联存储器C.交叉存储器D.串行存储器3、一个浮点数N可以用下式表示:N=mr me,其中,e=rc g;m:尾数的值,包括尾数采用的码制和数制:e:阶码的值,一般采用移码或补码,整数;Tm:尾数的基;re:阶码的基;p:尾数长度,这里的p不是指尾数的:进制位数,当ra=16时,每4个二进制位表示一位尾数;q:阶码长度,由于阶码的基通常为2,因此,在一般情况下,q就是阶码部分的二进制位数。
研究浮点数表示方式的主要目的是用尽量短的字长(主要是阶码字长q和尾数字长的和)实现尽可能大的表述范围和尽可能高的表数精度。
根据这一目的,上述6个参数中只有3个参数是浮点数表示方式要研究的对象,它们是()。
A.m、e、rmB. rm、e、rmC.re、p、qD. rm、p、q4、对于相同位数(设为N位,且各包含1位符号位)的二进制补码小数和十进制小数,(二进制小数所表示的数的个数)/(十进制小数所能表示的数的个数)为()。
A.(0.2)NB. (0.2)N-1C. (0.02)ND. (0.02)N-15、下列为8位移码机器数[x]移,当求[-x]移时,()将会发生溢出。
A.11111111B.00000000C.10000000D.011l1l116、总线按连接部件不同可分为()。
A.片内总线、系统总线、通信总线B.数据总线、地址总线、控制总线C.主存总线I/O总线、DMA总线D.ISA总线、VESA总线、PCI总线7、某同步总线的时钟频率为100MHz,宽度为32位,地址/数据线复用,每传输一个地址或数据占用一个时钟周期。
若该总线支持突发(猝发)传输方式,则一次“主存写”总线事务传输128位数据所需要的时间至少是()。
计算机组成原理选择题习题+参考答案
计算机组成原理选择题习题+参考答案一、单选题(共IOO题,每题1分,共100分)1、在CPU中跟踪指令后继地址的寄存器是()。
A、程序计数器B、指令寄存器C、状态条件寄存器D、主存地址寄存器正确答案:A2、在()中,0的表示是唯一的。
A、补码B、原码C、反码D、以上三种编码正确答案:A3、下列选项中,能缩短程序执行时间的措施是()。
I.提高CPU时钟频率I1优化数据通路结构II1对程序进行编译优化A、I、II、IIIB、仅I和IIC、仅I和IIID、仅II和III正确答案:A4、下列描述中()是正确的。
A、一台计算机包括输入、输出、控制、存储及算逻运算五个单元B、控制器能理解、解释并执行所有的指令及存储结果C、所有的数据运算都在CPU的控制器中完成D、以上答案都正确正确答案:A5、CPU取出一条指令并执行该指令的时间被称为()。
A、指令周期B、时钟周期C、CPU周期D、机器周期正确答案:A6、堆栈的存取原则是()oA、随机存取B、后进先出C、先进先出D、后进后出正确答案:B7、()不是发生中断请求的条件。
A、一条指令执行结束B、一次I/O操作结束C、机器内部发生故障D、一次DMA操作结束正确答案:A8、字长12位,用定点补码规格化小数表示时,所能表示的正数范围是()OA、1/2-(1-2-11)B、2-11-(1-2-11)C、2-12-(1-2-12)D、(1/2+2-11)-(1-2-11)正确答案:A9、字长16位,用定点补码小数表示时,一个字能表示的范围是()oA、0〜(1-2[-15])B、-1〜(1-2[-15])C、-1〜+1D、-(1-2[-15])〜(1-2[-15])正确答案:B10、在浮点数中,当绝对值太大,以至于超过机器所能表示的数据时,称为浮点数的()A、正下溢B、上溢C、正上溢D、正溢正确答案:B11、当采用双符号位时,发生溢出的特征是:双符号位为()。
A、11B、00C、都不是D、10正确答案:D12、计算机高级程序语言一般分为编译型和解释型两类,在JAVA、FORTRAN和C语言中,属于编译型语言的是()。
电子科大15春《计算机组成原理》在线作业1试卷
电子科大15春《计算机组成原理》在线作业1一、单选题(共25 道试题,共100 分。
)V 1. 在微型机系统中,外围设备通过()与主板的系统总线相连接。
A. 适配器B. 设备控制器C. 计数器D. 寄存器满分:4 分2. 描述多媒体CPU基本概念中正确表述的句子是()。
A. 多媒体CPU是带有MMX技术的处理器B. 多媒体CPU是非流水线结构C. MMX指令集是一种单指令流单数据流的串行处理指令D. 多媒体CPU一定是CISC机器满分:4 分3. 某一SRAM芯片,其容量为512×8位,考虑电源端和接地端,该芯片引出线的最小数目应为()。
A. 23B. 25C. 50D. 19满分:4 分4. CRT的分辨率为1024×1024像素,像素颜色数为256,则刷新存储器的容量是()。
A. 512KBB. 1MBC. 256KBD. 2MB满分:4 分5. 在下述指令中,I为间接寻址,()指令包含的CPU周期数最多。
A. CLAB. ADD 30C. STA I 31D. JMP 21满分:4 分6. 我国在()年研制成功了第一台电子数字计算机,第一台晶体管数字计算机于()年完成。
A. 1946,1958B. 1950,1968C. 1958,1961D. 1959,1965满分:4 分7. 完整的计算机系统应包括()。
A. 运算器、存储器、控制器B. 外部设备和主机C. 主机和实用程序D. 配套的硬件设备和软件系统满分:4 分8. 设寄存器位数为8位,机器数采用补码形式(含一位符号位)。
对应于十进制数-27,寄存器内为()。
A. 27HB. 9BHC. E5HD. 5AH满分:4 分9. 在虚拟存储器中,当程序正在执行时,由()完成地址映射。
A. 程序员B. 编译器C. 装入程序D. 操作系统满分:4 分10. 1946年研制成功的第一台电子数字计算机称为()。
A. EDVACB. ENIACC. ENIACD. ENIAC满分:4 分11. 下面有关“中断”的叙述,()是不正确的。
计算机组成原理习题(附参考答案)
计算机组成原理习题(附参考答案)一、单选题(共90题,每题1分,共90分)1、在统一编址方式下,下面的说法()是正确的。
A、一个具体地址只能对应内存单元B、一个具体地址既可对应输入/输出设备,又可对应内存单元C、一个具体地址只能对应输入/输出设备D、只对应输入/输出设备或者只对应内存单元正确答案:D2、堆栈指针SP的内容是()oA、栈顶地址B、栈顶内容C、栈底内容D、栈底地址正确答案:A3、下列不属于程序控制指令的是()。
A、循环指令B、无条件转移指令C、条件转移指令D、中断隐指令正确答案:D4、计算机的存储系统是指()。
A、cache,主存储器和外存储器B、主存储器C、ROMD、RAM正确答案:A5、指令是指()。
A、计算机中一个部件B、发给计算机的一个操作命令C、完成操作功能的硬件D、通常用于构成主存的集成电路正确答案:B6、相对于微程序控制器,组合逻辑控制器的特点是()。
A、指令执行速度慢,指令功能的修改和扩展容易B、指令执行速度慢,指令功能的修改和扩展难C、指令执行速度快,指令功能的修改和扩展容易D、指令执行速度快,指令功能的修改和扩展难正确答案:D7、中断向量可提供()。
A、主程序的断点地址B、传送数据的起始地址C、被选中设备的地址D、中断服务程序入口地址正确答案:D8、迄今为止,计算机中的所有信息仍以二进制方式表示的理由是()oA、信息处理方便B、物理器件性能所致C、运算速度快D、节约元件正确答案:B9、相联存储器是按()进行寻址的存储器。
A、内容指定方式B、地址指定与堆栈存取方式结合C、堆栈存取方式D、地址指定方式正确答案:A10、若SRAM芯片的容量是2MX8位,则该芯片引脚中地址线和数据线的数目之和是()。
A、29B、21C、18D、不可估计正确答案:A11、若X=I03,尸-25,则下列表达式采用8位定点补码运算实现时,会发生溢出的是()oA^ x+yB、-x+yC> -χ-yD^ χ-y正确答案:D12、系统总线是指()oA、CPU、主存和外围设备之间的信息传送线B、运算器、寄存器和主存之间的信息传送线C、运算器、控制器和寄存器之间的信息传送D、运算器、寄存器和外围设备之间的信息传送线正确答案:A13、CPU可直接编程访问的存储器是()。
电子科技大学智慧树知到“软件工程”《计算机组成原理》网课测试题答案2
电子科技大学智慧树知到“软件工程”《计算机组成原理》网课测试题答案(图片大小可自由调整)第1卷一.综合考核(共15题)1.某SRAM芯片,其存储容量为64K×16位,该芯片的地址线和数据线数目为()。
A、64,16B、16,64C、64,8D、16,162.存储单元是指()。
A.存放两个字节的所有存储元的集合B.存放一个机器字的所有存储元C.存放一个字节的所有存储元的集合D.存放一个二进制信息位的存储元3.在主存和CPU之间增加cache存储器的目的是()。
A、增加内存容量B、提高内存可靠性C、解决CPU和主存之间的速度匹配问题D、增加内存容量,同时加快存取速度4.没有外存储器的计算机初始引导程序可以放在()。
A.ROMB.RAM和ROMC.RAMD.CPU5.通道对CPU的请求形式是()。
A、自陷B、中断C、通道命令D、跳转指令6.MO型光盘和PC型光盘都是()型光盘。
A.重写B.只读C.一次7.至今为止,计算机中的所有信息仍以二进制方式表示的理由是()。
A.运算速度快B.节约元件C.物理器件性能决定D.信息处理方便8.在指令的地址字段中,直接指出操作数本身的寻址方式,称为()。
A.隐含寻址B.立即寻址C.直接寻址D.寄存器寻址9.计算机的存储器系统是指()。
A、RAM存储器B、ROM存储器C、主存储器D、主存储器和外存储器10.以下四种类型指令中,执行时间最长的是()。
A.程序控制指令B.SS型指令C.RS型指令D.RR型指令11.()不是发生中断请求的条件。
A、一条指令执行结束B、一次I/0操作结束C、机器内部发生故障D、一次DMA操作结束12.字母与字符的编码,目前普遍采用的是()码。
A、16进制B、8进制C、BCDD、ASCII13.描述当代流行总线结构中基本概念不正确的句子是()。
A.系统中只允许有一个这样的模块B.当代流行总线结构是标准总线C.当代总线结构中,CPU和它私有的cache一起作为一个模块与总线相连D.PCI总线体系中有三种桥,它们都是PCI 设备14.系统吞吐量主要取决于主存的存取周期。
杭州电子科技大学计算机组成原理期末样卷(A) 答案
杭州电子科技大学计算机组成原理期末样卷(A)杭州电子科技大学学生考试卷(A)卷答案一.单项选择题(20分,每题1分)1.D 2. C 3. C 4. D 5. C6. D7. A8. D9. B 10. D11.B 12. D 13. A 14. B 15. C16.C 17. B 18. A 19. A 20. D二.填空题(15分,每空1分)1.控制器中有若干个专用寄存器,__IR _寄存器用来存放指令,PC 用来指出指令地址。
微程序控制器中微程序存放于控存(CM)。
2.半导体RAM通常分为SRAM和DRAM,主要区别在于:前者是用双稳态触发器来存储信息的,而后者是用极间电容来存储信息的,前者与后者相比,速度快,价格高。
3.从主存取出一条指令并执行完这条指令的时间,称为指令周期。
指令系统是指一台计算机中所有机器指令的集合。
4.在微程序控制器中,指令译码器的作用是产生指令的微程序入口地址。
5.控制器由专用寄存器、指令译码器、时序系统、操作控制器构成,控制器的功能是取指令、分析指令、执行指令、处理特殊请求和异常情况。
6.微指令的格式可以分为水平型微指令和垂直型微指令,前者并行处理能力强,但微指令字长长。
三.计算题(18分)1.(18分)设浮点数的格式为:阶码5位,包含一位符号位,尾数5位,包含一位符号位,阶码和则按上述浮点数的格式:①(2分)若数Z的浮点数的16进制形式为1ABH,求Z的十进制的真值。
[Z]浮=0,0110 1.01011 Z=-0.10101×2+6=-101010 Z=-42②(4分)若(X)10 =15/32,(Y)10= -1.25,则求X和Y的规格化浮点数表示形式。
X=0.01111 X=0.11110×2-1【X】浮=1,1111 0.11110Y=-1.01 Y=-0.10100×2+1【Y】浮=0,0001 1.01100③(5分)求(要求用补码计算,列出计算步骤)。
《计算机组成原理》自测题2参考答案
1电子科技大学网络教育考卷(A2卷)答案(20 年至20 学年度第 学期)考试时间 年 月 日(120分钟) 课程 计算机组成原理 教师签名_____一、单选题(每题2分,共10分)从每小题的四个备选答案中选出一个正确答案,填在题干的括号内。
1. 按数据传送格式划分,可将总线分为( ① )。
① 并行总线与串行总线 ② 同步总线与异步总线 ③ 内总线与外总线 ④ 高速总线与低速总线2. 静态存储器利用( ② )存储信息。
① 多路开关 ② 触发器 ③ 门电路 ④ 电容3. CPU 通常在( ④ )结束时响应DMA 请求。
① 一条指令 ② 一个时钟周期 ③ 一段程序 ④ 一个总线周期4. 在浮点运算中,当尾数绝对值( ③ )时进行右移规格化。
① 大于1/2 ② 小于1/2 ③ 大于1 ④ 小于15. 在DMA 传送中,总线控制权由( ④ )掌握。
① CPU ② 总线控制器 ③ 外部设备 ④ DMA 控制器二、判断题(每题2分,共10分)下列说法有的正确,有的错误,请作出正/误判断,并将判断结果填在题后的括号内。
1. 在原码除法中,够减商1,不够减商0。
( 正 )2. 微指令周期是指从主存中读取并执行一条微指令所用的时间。
( 误 )3. 在相互通信的两个设备中,发送信息的一方是主设备。
( 误 )4. 中断向量表中存有中断服务程序的入口地址。
( 正 )5. 隐地址是指存放在主存单元中的地址。
( 误 )三、简答题(每题5分,共30分)1.异步控制方式的主要特点是什么?一般用于什么场合?答:无固定时钟周期划分,各部件之间的数据传送采用异步应答方式。
一般用于异步总线操作。
2. DMA 方式包含哪三个阶段?答:包含初始化、DMA 传送、结束处理三个阶段。
3. 什么是随机存取方式?答:可按地址访问任一单元,访问时间与单元地址无关。
4. 组合逻辑控制器和微程序控制器各通过什么方式产生微命令? 答:前者通过硬件逻辑电路产生微命令,后者通过微指令产生微命令。
电子科技大学14秋《计算机组成原理》在线作业3答案
B. 16位
C. 8位
D. 7位
?
正确答案:C
19.计算机的存储器系统是指()。
A. RAM存储器
B. ROM存储器
C.主存储器
D.主存储器和外存储器
?
正确答案:D
20.在()的微型计算机系统中,外设可以和主存储器单元统一编址,因此可以不用I/O指令。
A.单总线
B.双总线
C.三总线
D.多总线
C.保存下一条指令
D.保存上一条指令
?
正确答案:B
24.没有外存储器的计算机初始引导程序可以放在()。
A. RAM
B. ROM
C. RAM和ROM
D. CPU
?
正确答案:B
25.描述当代流行总线结构中基本概念不正确的句子是()。
A.当代流行总线结构是标准总线
B.当代总线结构中,CPU和它私有的cache一起作为一个模块与总5英寸软盘记录方式采用()。
A.单面双密度
B.双面双密度
C.双面高密度
D.双面单密度
?
正确答案:C
22.常用的虚拟存储系统由()两级存储器组成。
A.主存—辅存
B.快存—主存
C.快存—辅存
D.通用寄存器—主存
?
正确答案:A
23.指令寄存器的作用是()。
A.保存当前指令的地址
B.保存当前正在执行的指令
B.微型机的CPU控制中
C.组合逻辑控制的CPU中
D.微程序控制器中
?
正确答案:A
15.相联存储器是按()进行寻址的存储器。
A.地址指定方式
B.堆栈存取方式
C.内容指定方式
D.地址指定与堆栈存取方式结合
(精选)电子科技大学计算机组成原理练习题
1 . 指令格式中的地址结构是指A.指令中给出几个地址B. 指令中采用几种寻址方式C. 指令中如何指明寻址方式D. 地址段占多少位2 . 将外围设备与主存统一编址,—般是指A.每台设备占一个地址码B. 每个外围接口占一个地址码C. 接口中的有关寄存器各占一个地址码D. 每台外设由一个主存单元管理3 . 减少指令中地址数的办法是采用A. 隐地址B. 寄存器寻址C. 寄存器间址D. 变址寻址4 . 采用隐式I/O指令,是指用()实现I/O操作。
A. I/O指令B. 通道指令C. 传送指令D. 硬件自动5 . 为了缩短指令中某个地址段(或地址码)的位数,有效的方法是采取()。
A. 立即寻址B. 变址寻址6 . 零地址指令是采用()方式的指令。
A. 立即寻址B. 间接寻址C. 堆栈寻址D. 寄存器寻址7 . 单地址指令()。
A. 只能对单操作数进行加工处理B. 只能对双操作数进行加工处理C. 既能对单操作数进行加工处理,也能对双操作数进行运算D. 无处理双操作数的功能8 . 三地址指令常用于()中。
A. 微型机B. 小型机C. 大型机D. 所有大、小、微机9 . 在以下寻址方式中,哪一种可缩短地址字段的长度()。
A. 立即寻址B. 直接寻址C. 存储器间址D. 寄存器间址10 . 隐地址是指()的地址。
A. 用寄存器号表示B. 存放在主存单元中C. 存放在寄存器中D. 事先约定,指令中不必给出10 . 堆栈指SP的内容是()。
A. 栈顶地址B. 栈底地址C. 栈顶内容D. 栈底内容12 . 为了实现输入输出操作,指令中()。
A. 必须指明外围设备的设备号B. 必须指明外围接口中寄存器的地址码C. 必须同时指明外围设备号与接口中寄存器的总线地址D. 对单独编址方式,可以指明设备号或端口地址。
对统一编址方式,可以指明寄存器的总线地址。
1 . 目前软盘中常用的磁记录方式是()。
A. M2F制B. 不归零-1制C. 调相制D. 调频制2 . 在磁盘接口中()。
2022年电子科技大学数据科学与大数据技术专业《计算机组成原理》科目期末试卷A(有答案)
2022年电子科技大学数据科学与大数据技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、下述说法中正确的是()。
I.半导体RAM信息可读可写,且断电后仍能保持记忆Ⅱ.动态RAM是易失性RAM,而静态RAM中的存储信息是不易失的Ⅲ.半导体RAM是易失性RAM,但只要电源不断电,所存信息是不丢失的IV.半导体RAM是非易失性的RAMA.I、ⅢB.只有ⅢC.Ⅱ、IVD.全错2、有效容量为128KB的Cache,每块16B,8路组相联。
字节地址为1234567H的单元调入该Cache,其tag应为()。
A.1234HB.2468HC.048DHD.12345H3、一个C语言程序在一台32位机器上运行,程序中定义了3个变量x、y、z,其中x 和z是int型,y为short型。
当x=127,y=-9时,执行赋值语句z=xty后,x、y、z的值分别是()。
A.x=0000007FH,y=FFF9H,z=00000076HB.x=0000007FH,y=FFF9H,z=FFFFO076HC.X=0000007FH,y-FFF7H,z=FFFF0076HD.X=0000007FH,y=FFF7H,z=00000076H4、对于相同位数(设为N位,且各包含1位符号位)的二进制补码小数和十进制小数,(二进制小数所表示的数的个数)/(十进制小数所能表示的数的个数)为()。
A.(0.2)NB. (0.2)N-1C. (0.02)ND. (0.02)N-15、ALU属于()。
A.时序电路B.控制器C.组合逻辑电路D.寄存器6、系统总线中的数据线、地址线、控制线是根据()来划分的。
A.总线所处的位置B.总线的传输方向C.总线传输的内容D.总线的材料7、为协调计算机系统各部件的工作,需要一种器件来提供统一的时钟标准,这个器件,是()。
A.总线缓冲器B.总线控制器C.时钟发生器D.以上器件都具备这种功能8、下列描述中,正确的是()。
2022年电子科技大学数据科学与大数据技术专业《计算机组成原理》科目期末试卷B(有答案)
2022年电子科技大学数据科学与大数据技术专业《计算机组成原理》科目期末试卷B(有答案)一、选择题1、某存储器容量为64KB,按字节编址,地址4000H~5FFFH为ROM区,其余为RAM 区。
若采用8K×4位的SRAM芯片进行设计,则需要该芯片的数量是()。
A.7B.8C.14D.162、采用指令Cache与数据Cache分离的主要目的是()。
A.降低Cache的缺失损失B.提高Cache的命中率C.降低CPU平均访存时间D.减少指令流水线资源冲突3、4位机器内的数值代码,则它所表示的十进制真值可能为()。
I.16 Ⅱ.-1 Ⅲ.-8 V.8A. I、V、ⅢB.IⅡ、IⅣC.Ⅱ、Ⅲ、IVD.只有V4、关于浮点数在IEEE754标准中的规定,下列说法中错误的是()。
I.浮点数可以表示正无穷大和负无穷大两个值Ⅱ.如果需要,也允许使用非格式化的浮点数Ⅲ.对任何形式的浮点数都要求使用隐藏位技术IⅣ.对32位浮点数的阶码采用了偏移值为l27的移码表示,尾数用原码表示5、float类型(即IEEE754标准中的单精度浮点数格式)能表示的最大整数是()。
A.2126-2103B.2127-2104C.2127-2105D.2128-21046、在集中式总线控制中,响应时间最快的是()。
A.链式查询B.计数器定时查询C.独立请求D.分组链式查询7、一次总线事务中,主设备只需给出一个首地址,从设备就能从首地址开始的若干连续单元读出或写入多个数据。
这种总线事务方式称为()。
A.并行传输B.串行传输C.突发传输D.同步传输8、计算机硬件能够直接执行的是()。
1.机器语言程序IⅡ.汇编语言程序Ⅲ.硬件描述语言程序入A.仅IB.仅I、ⅡC.仅I、ⅢD. I、Ⅱ 、Ⅲ9、程序P在机器M上的执行时间是20s,编译优化后,P执行的指令数减少到原来的70%,而CPl增加到原来的1.2倍,则P在M上的执行时间是()。
A.8.4sB.11.7sC.14sD.16.8s10、I/O指令实现的数据传送通常发生在()。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
1 . 指令格式中的地址结构是指A.指令中给出几个地址B. 指令中采用几种寻址方式C. 指令中如何指明寻址方式D. 地址段占多少位2 . 将外围设备与主存统一编址,—般是指A.每台设备占一个地址码B. 每个外围接口占一个地址码C. 接口中的有关寄存器各占一个地址码D. 每台外设由一个主存单元管理3 . 减少指令中地址数的办法是采用A. 隐地址B. 寄存器寻址C. 寄存器间址D. 变址寻址4 . 采用隐式I/O指令,是指用()实现I/O操作。
A. I/O指令B. 通道指令C. 传送指令D. 硬件自动5 . 为了缩短指令中某个地址段(或地址码)的位数,有效的方法是采取()。
A. 立即寻址B. 变址寻址C. 间接寻址D. 寄存器寻址6 . 零地址指令是采用()方式的指令。
A. 立即寻址B. 间接寻址C. 堆栈寻址D. 寄存器寻址7 . 单地址指令()。
A. 只能对单操作数进行加工处理B. 只能对双操作数进行加工处理C. 既能对单操作数进行加工处理,也能对双操作数进行运算D. 无处理双操作数的功能8 . 三地址指令常用于()中。
A. 微型机B. 小型机C. 大型机D. 所有大、小、微机9 . 在以下寻址方式中,哪一种可缩短地址字段的长度()。
A. 立即寻址B. 直接寻址C. 存储器间址D. 寄存器间址10 . 隐地址是指()的地址。
A. 用寄存器号表示B. 存放在主存单元中C. 存放在寄存器中D. 事先约定,指令中不必给出10 . 堆栈指SP的容是()。
A. 栈顶地址B. 栈底地址C. 栈顶容D. 栈底容12 . 为了实现输入输出操作,指令中()。
A. 必须指明外围设备的设备号B. 必须指明外围接口中寄存器的地址码C. 必须同时指明外围设备号与接口中寄存器的总线地址D. 对单独编址方式,可以指明设备号或端口地址。
对统一编址方式,可以指明寄存器的总线地址。
1 . 目前软盘中常用的磁记录方式是()。
A. M2F制B. 不归零-1制C. 调相制D. 调频制2 . 在磁盘接口中()。
A. 采用直接程序传送方式(查询等待方式)B. 只采用中断方式C. 只采用DMA方式D. 既有DMA方式也有中断方式3 . 在下列存储器中,()属于磁表面存储器A. 主存B. 磁盘C. 固存(或光盘)D. 高速缓存5 . 主存储器—般()。
A. 采用奇偶校验B. 采用海明校验C. 采用循环码校验D. 需同时采用两种校验4 . 在调相制记录方式中()。
A. 相邻位单元交界处必须变换磁化电流方向B. 相邻位单元交界处,电流方向不变C. 当相邻两位数值相同时,交界处变换电流方向D. 当相邻两位数值不同时,交界处变换电流方向6 . 动态RAM的特点是()。
A. 工作中存储容会产生变化B. 工作中需要动态地改变访存地址C. 每次读出后,需根据原存容重写一次D. 每隔一定时间,需要根据原存容重写一遍7 . 地址总线A0(高位)~A15(低位),用4K×4的存储芯片组成16KB存储器,则加至各存储芯片上的地址线是()。
A. A16~A15B. A0~A9C. A0~A11D. A4~A158 . 地址总线A0(高位)~A15(低位),若用4K×4的存储芯片组成16KB存储器,则应由()译码产生片选信号()A. A2A3B. A0A1C. A12~A15D. A0~A59 . 地址总线A15(高位)~A0(低位),若用1K×4的存储芯片组成4K字节存储器,则加至各存储芯片上的地址线是()。
A. A15~A6B. A9~A0C. A15~A5D. A10~A010 . 同上题,问应由()译码产生片选信号()。
A. A9~A0B. A1A0C. A15A14D. A11A1011 . 表示主存容量,通常以()为单位。
A. 数据块数B. 字节数C. 扇区数D. 记录项数14 . 磁表面存储器所记录的信息()。
A. 能长期保存B. 不能长期保存C. 读出后,原存信息即被破坏D. 读出若干次后要重写15 . 在调频制记录方式中,记录0时,写电流()变化一次。
A. 只在本位单元中间位置处B. 只在本位单元起始位置处C. 在本位单元起始位置处负向D. 在本位单元起始位置和中间位置处各30 . 在调频制记录方式中,不论写1或写0,在两个相邻单元交界处()。
A. 电流方向都要变化一次B. 电流正向变化一次C. 电流负向变化一次D. 电流方向不变化29 . 在磁盘的各磁道中()。
A. 最外圈磁道的位密度最大B. 最圈磁道的位密度最大C. 中间磁道的位密度最大D. 所有磁道的位密度一样大28 . 在不归零1制记录方式中,记录1时电流要()。
A. 从―I→+I,或从+I→―I都可B. 从―I→+IC. 从0→+ID. 从0→―I27 . 在调频制记录方式中,记录1时写电流()。
A. 只在本位起始处变化一次B. 在本位起始处和位单元中间位置各变化—次C. 只在位单元中间位置变化一次D. 只在本位起始处正向变化一次25 . 顺序存取存储器只适于作()。
A. 主存B. 缓存(Cache)C. ROMD. 辅存24 . 存取速度最快的存储器是()。
A. 主存B. 缓存(Cache)C. 磁盘D. 磁带22 . 奇校验的编码原则是()。
A. 让待编信息为1的个数为奇数B. 让编成的校验码为1的个数为奇数C. 让待编信息为。
的个数为奇数D. 让编成的校验码为。
的个数为奇数21 . 在下面的结论中,()正确。
A. 主存是主机的一部分,不能通过单总线被访问B.主存可以和外围设备一样,通过单总线被访问C. 主存是主机的一部分,必须通过专用总线进行访问D. 主存是主机的一部分,必须通过总线进行访问19 . 在下列外存储器中,工作速度最快的是()。
A. 磁带B. 软盘C. 硬盘D. 光盘18 . 在下列存储器中,速度最快的是()。
A. 半导体存储器B. 磁带存储器C. 磁盘存储器D. 光盘存储器17 . 静态RAM的特点是()。
A. 写入的信息静止不变B. 在不停电的情况下,信息能长期保持不变C. 只读不写,因而信息不再变化D. 停电后,信息扔能长久保持不变1 . 磁表面存储的记录方式是指()。
A. 记录项的组成方式B. 写入电流波形的组成方式C. 数据块的记录方式D. 写入文件的组成方式2 . 磁盘存储器多用作()。
A. 主存B. 高速缓存C. 辅存D. 固存30 . n+1位定点整数的补码表示围是()。
A. -2n≤x≤2nB. -2n<>C. -2n≤x<2nD. -2n27 . 一位乘是指将乘法转化为“累加部分积与移位”循环,因此()。
A. 在原码一位乘中只有求和操作而无相减操作B. 在补码一位乘中只有求和操作而无相减操作C. 在原码一位乘中,即有求和操作,也有相减操作D. 不管是原码一位乘或补码一位乘,都既有求和操作也有相减操作28 . 在浮点加减运算中,()。
A. 阶码部分与尾数部分分别进行加减运算B. 阶码与尾数作为一个整体相加减C. 阶码对齐后,尾数相加减D. 尾数单独加减,取二数中最大阶码值作为结果的阶码值。
1 . 按照()控制方式,系统总线可分为同步总线与异步总线。
A. 时序控制方式B. 系统组成角度C. 数据传送格式D. 信息传送的控制方式2 . 在异步控制的总线传送中,主设备是()A. 要求发送数据的设备;B. 要求接收数据的设备;C. CPU;D. 申请控制总线,并掌握总线控制权的设备。
3 . 在同步控制方式中()。
A. 各指令的执行时间相同B. 各指令占用的节拍数相同C. 由统一的时序信号进行定时控制D. CPU必须采用微程序控制方式4 . 异步控制方式常用于()。
A. CPU控制B. 微程序控制C. 系统总线控制D. CPU部总线控制5 . 组合逻辑控制器与微程序控制器相比()。
A. 组合合逻辑控制器的时序系统比较简单B. 微程序控制器的时序系统比较简单C. 两者的时序系统复杂程度相同D. 可能是组合逻辑控制器时序系统简单,也可能微程序控制器时序系统简单。
6 . CPU()才能响应DMA请求。
或者用如下叙述:CPU响应DMA请求的时间是()。
A. 必须在—条指令执行完毕B. 必须在—个总线周期结束C. 可在任一时钟周期结束D. 在判明设有中断请求之后7 . 在同步控制方式中()。
A. 每个时钟周期(节拍)长度固定B. 各指令的时钟周期数不变C. 每个工作周期长度固定D. 各指令的工作周期数不变8 . 同步控制是()的方式。
A. 只适用于CPU部控制B. 只适用于对外围设备控制C. 由统一时序信号控制D. 所有指令执行时间都相同9 . 异步控制常用于()中,作为其主要控制方式。
A. 单总线结构B. 微型计算机中的CPU控制C. 组合逻辑控制器D. 微程序控制器10 . 采用同步控制的目的是()。
A. 提高执行速度B. 简化控制时序C. 满足不同操作对时间安排的需要D. 满足不同设备对时间安排的需要11 . 采用异步控制的目的()。
A. 提高执行速度B. 简化控制时序C. 降低控制器成本D. 支持微程序控制方式12 . 在三级时序系统中,电平型微命令一般()。
A. 需维持一个指令执行周期B. 维持一个工作周期C. 维持一个节拍的时间D. 只维持一个脉冲宽度的时间13 . 通用寄存器是()。
A. 可存放指令的寄存器B. 可存放程序状态字的寄存器C. 本身具有计数逻辑与移位逻辑的寄存器D. 可编程指定多种功能的寄存器14 . 程序状态字寄存器的容()。
A. 只能由程序置位给定B. 不能由程序置位给定C. 只能由运行结果置定D. 既能由运行结果置位,也能由程序置位15 . 采用微程序控制的目的是()。
A. 提高速度B. 简化控制器设计与结构C. 使功能很简单的控制器能降低成本D. 不再需要机器语言16 . 在微程序控制中,机器指令和微指令的关系是()。
A. 每—条机器指令由一条微指令来解释执行B.每一条机器指令由—段微程序来解释执行C. 一段机器指令组成的工作程序,可由一条微指令来解释执行D. 一条微指令由若干条机器指令组成17 . 微程序存放在()。
A. 主存中B. 堆栈中C. 固定存储器中D. 磁盘中18 . 三级时序系统提供的三级时序信号是()。
A. 指令周期、工作周期、节拍B. 指令周期、机器周期、时钟周期C. 工作周期、节拍、脉冲D. 指令周期、微指令周期、时钟周期。