锁存器寄存器和移位寄存器

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

输出控制
G D
输 出
0
0 0 1
1
1
1
0
1
0 Qn
高阻
0 × × ×
3.2.2 寄存器
1Q
2Q
3Q
4Q
输出控制
74LS374 寄存器 D
时钟 CP
Q
D
Q
D
Q
D
Q
1D

2D
能 表
3D
4D
输出控制 0
CP D ↑ 1
输 出 1
0
0 1

0
0
Qn 高阻
0 × × ×
3.2.3 移位寄存器
Q1
右移 寄存器 X CP D 1 D 2
M
0 3
QA A/QA B/QB C/QC D/QD E/QE F/QF G/QG H/QH
QH
74LS373 D7 D6 D5 D4 D3 D2 D1 D0 EN1 G 2 QA QB QC QD QE QF QG QH C
C2
CP
D
Q
Lock∕OE
内容小结
锁存器、寄存器 移位寄存器 8位通用移位寄存器(74LS299)
QA0 QH0 QA0 QH0 1 0 QBn QBn a QGn QGn 1 0 h
T3.8 现有一片74LS299的8位通用移位寄存器,一片8位74LS373 锁存器,另有一个D触发器和一个与非门,请设计实现8位 数据的串行→并行转换器。
X SR G1 G2 S0 S1 SL CR R C & 74LS299
A/QA
····· ·
H/QH
74LS299八位通用移位寄存器
74LS299 逻辑功能表
输 模 式 功能 选择 S1 S0 0 × 0 × 1 1 0 0 1 输出 控制 G1 0 0 0 0 0 0 0 0 × G2 0 0 0 0 0 0 0 0 × 入 时 钟 cp × × × 0 ↑ ↑ ↑ ↑ ↑ 串入 SL × × × × × × 1 0 × SR × × × × 1 0 × × × 输入∕输出 H/ QH 0 0 输出
QB0 QC0 QD0 QE0 QF0 QG0 QH0 QB0 QC0 QD0 QE0 QF0 QG0 QH0 QAn QBn QCn QDn QFn QFn QAn QBn QCn QDn QFn QFn QCn QDn QFn QFn QGn QHn QCn QDn QFn QFn QGn QHn b c d e f g QGn QGn 1 0 h
Q2
D 3
Q3 D 4
Q4
S
其连接关系满足: Di=Qi-1
Q1 左移 寄存器 S 1 Q2 Q3 Q4
n
D
2
D
3
D
4
D
X CP
其连接关系满足:
Di=Qi+1
n
S0 S1 右移串入SR
S0 S0 S1 S1
左移入
右移入
左移串入SL
右移出
时钟CP QA Q D
左移出
Q
D Q
H
清除 G1 G2 输出控制
清 除 0 0 1 1 1 1 1 1 1
A/ QA 0 0 QA0 QA0 1 0 QBn QBn a
B/ QB 0 0
C/ QC 0 0
D/ QD 0 0
E/ QE 0 0
F/ QF 0 0
G/ QG 0 0
QA
QH
清 除
保 持 右 移 左 移 置 数
× 0 0 × 0 0 1 1 1
0 0
0 0
3.2 锁存器器:传送和存储多位数据的逻辑构件
1Q
2Q
3Q
4Q
锁存器构成: 钟控 D 触发器 输出控制
74LS373
锁存器
锁存使能:电位控制 Q Q D D
使能 G
D
Q
D
Q
输出形式:三态门控制输出
2D 4D 1D 3D 使用场合:数据滞后于控制信号时
功 能 表
相关文档
最新文档