DDS常用芯片

合集下载

高速DDS集成芯片AD9851原理及应用

高速DDS集成芯片AD9851原理及应用

高速DDS集成芯片AD9851原理及应用文章介绍了高速DDS芯片AD9851的内部结构、工作原理及功能特点,利用CPLD控制的简单接口实现了正弦波、频率键控波、相位键控波的产生。

标签:DDSAD9851CPLD频率键控相位键控频率合成技术发展至今,DDS(Direct Digital Synthesis)可谓后起之秀。

DDS以其高精度,频率建立和频率切换快,可控制性好,容易实现扫频和频率调制等优点得到了飞速的发展。

DDS通常通过在CPLD或FPGA内设置逻辑电路来实现,理论上可以达到MHz级的信号输出。

但是对于高频信号,DDS的输出波形容易产生由于DA速度不够而带来的失真,同时产生高频信号要求D/A转换后级的I-V转换电路中的运放具有很高的带宽增益积和响应速度。

经实验测试,FPGA内部实现DDS在输出3MHz信号时幅值已经不稳定。

而专用DDS芯片克服了以上缺点,本文介绍的就是其中表现优秀的一款高速DDS芯片。

AD9851结构和工作原理AD9851是Analog Device公司推出的采用先进CMOS技术生产的具有高集成度的低功耗直接数字频率合成器。

内置可软件选通的高速时钟6倍频电路可以只用外部提供较低时钟而产生较高内部参考时钟,对于实际应用中的内部工作频率150MHz,仅需一个25MHz晶振即可,因此减小了高频辐射,提高了系统的电磁兼容能力。

32位的频率累加器可以实现高精度的频率步进,10Bit高速DA转换器可以保证输出信号波形的稳定。

另外,高速比较器可以实现由正弦波到方波的变换,从而直接提供数字电路使用。

各功能模块见AD9851的内部结构框如图1所示。

AD9851控制说明AD9851的可编程功能主要是通过对内部的5个输入数据寄存器写入40位的控制字来实现的。

其控制字寄存器的内容如表1所示:在150MHz系统时钟的情况下频率分辨率是0.035Hz,相位最小步进是11.25°。

控制字的写入有并行和串行两种方式,并行方式是通过数据总线D0-D7来完成的。

AD9851芯片DDS短波信号发生器.

AD9851芯片DDS短波信号发生器.

目录摘要—————————————————————————2 创新之处———————————————————————2 关键词————————————————————————2 引言—————————————————————————2 系统工作原理—————————————————————3 直接数字频率合成———————————————————4 DDS基本原理及性能特点—————————————————5 采用DDS的AD9851 ———————————————————6 AD9851的原理—————————————————————7 AD9851在信号源中的应用————————————————8 AD9851在本系统的应用电路———————————————9 低通滤波器(LPF)——————————————————10 锁相环频率合成———————————————————11 锁相环频率合成MC145151在本电路中的应用————————12 压控振荡器(VCO)———————————————————12 缓冲放大器——————————————————————13 单片机控制的整体电路—————————————————14 功率放大———————————————————————15 本系统的软件设计———————————————————15 总调试————————————————————————25 结束语————————————————————————25 DDS短波信号发生器技术指标——————————————26 所采用的仪器设备———————————————————26 所用软件———————————————————————26 参考文献———————————————————————26 参考网站———————————————————————27DDS短波信号发生器摘要:本文主要介绍的是采用直接数字频率合成的短波信号发生器,它主要以微电脑控制部分、直接数字频率合成(DDS)部分、数字锁相环频率合成部分、背光液晶显示部分、功率放大部分等组成。

基于单片机制作高频DDS信号发生器

基于单片机制作高频DDS信号发生器

基于单片机制作高频DDS信号发生器在现代科学和电子技术的不断进步下,数字信号发生器(DDS)已经成为了频率控制和生成的重要工具。

尤其是高频DDS信号发生器,其在雷达、通信、电子对抗等领域的应用具有不可替代的地位。

本文将介绍如何使用单片机制作高频DDS信号发生器。

一、DDS技术概述DDS,全称Direct Digital Synthesizer,即直接数字合成器,其工作原理是将数字信号通过数模转换器(DAC)转换成模拟信号。

DDS 技术的核心是相位累加器,它将输入的数字信号的相位进行累加,从而生成新的频率信号。

二、硬件设计1、单片机选择:本设计选用具有高速、低功耗、高集成度的单片机,如STM32F4系列。

2、频率控制字:通过设置频率控制字(FCW),可以控制输出信号的频率。

频率控制字由一个16位二进制数组成,表示了相位累加的步进大小。

3、存储器:使用Flash存储器存储预设的频率波形数据。

4、DAC:数模转换器将存储器中的波形数据转换成模拟信号。

本设计选用具有高分辨率、低噪声、低失真的DAC芯片。

5、滤波器:使用LC滤波器对DAC转换后的信号进行滤波,以得到更加纯净的信号。

三、软件设计1、相位累加器:相位累加器是DDS的核心,它将输入的数字信号的相位进行累加,从而生成新的频率信号。

2、波形查找表:将所需的波形数据存储在波形查找表中,通过查表的方式获取波形数据,可以大大提高DDS的工作效率。

3、控制逻辑:控制逻辑负责处理输入的控制信号,如启动、停止、频率控制字等。

4、通信接口:为了方便远程控制,需要设计通信接口,如SPI、I2C 等。

四、性能测试1、频率范围:测试DDS输出信号的频率范围是否满足设计要求。

2、频率分辨率:测试DDS输出信号的频率分辨率是否达到设计要求。

3、信号质量:测试DDS输出信号的信噪比、失真度等指标是否满足设计要求。

4、稳定性:长时间运行后,测试DDS输出信号的频率是否稳定。

5、远程控制:测试通信接口是否正常工作,可以通过计算机或者其他控制器对DDS进行远程控制。

DDS简介

DDS简介

DDS简介DDS简介DDS 直接数字频率合成技术(Direct Digital Frequency Synthesis,即DDFS,一般简称DDS),是从相位概念出发直接合成所需要波形的一种新的频率合成技术。

目前各大芯片制造厂商都相继推出采用先进CMOS工艺生产的高性能、多功能的DDS芯片,为电路设计者提供了多种选择。

然而在某些场合,专用DDS芯片在控制方式、置频速率等方面与系统的要求差距很大,这时如果用高性能的FPGA器件来设计符合自己需要的DDS电路,就是一个很好的解决方法。

ACEX 1K器件是Altera公司着眼于通信、音频处理及类似场合的应用而推出的芯片系列,总的来看将会逐步取代FLEX 10K 系列,成为首选的中规模器件产品。

它具有如下优点:* 高性能。

ACEX 1K器件采用查找表(LUT)和EAB(嵌入式阵列块)相结合的结构,特别适用于实现复杂逻辑功能和存储器功能,例如通信中应用的DSP、多通道数据处理、数据传递和微控制等。

* 高密度。

典型门数为1万到10万门,有多达49,152位的RAM(每个EAB有4,096位RAM)。

* 系统性能。

器件内核采用2.5V电压,功耗低,能够提供高达250MHz的双向I/O功能,完全支持33MHz和66MHz的PCI局部总线标准。

* 灵活的内部互联。

具有快速连续式、延时可预测的快速通道互连;能提供实现快速加法器、计数器、乘法器和比较器等算术功能的专用进位链和实现高速多扇入逻辑功能的专用级联链。

本次设计采用的是ACEX EP1K50,典型门数50000门,逻辑单元2880个,嵌入系统块10个,完全符合单片实现DDS电路的要求。

设计工具为Altera的下一代设计工具Quartus软件。

另一方面将这个值作为取样地址值送入幅度/相位转换电路(即图1中的波形存储器),幅度/相位转换电路根据这个地址值输出相应的波形数据。

最后经数/模转换和低通滤波器将波形数据转换成所需要的模拟波形。

DDS介绍

DDS介绍

DDS介绍(自己整理)DDS概要1971年,美国学者J.Tierney等人撰写的“A DIGITAL Frequency Synthesizer”-文首次提出了以全数字技术,从相位概念出发直接合成所需波形的一种新给成原理。

限于当时的技术和器件产,它的性牟指标尚不能与已有的技术盯比,故未受到重视。

近1年间,随着微电子技术的迅速发展,直接数字频率合成器(Direct DIGITAL Frequency Synthesis简称DDS或DDFS)得到了飞速的发展,它以有别于其它频率合成方法的优越性能和特点成为现代频率合成技术中的姣姣者。

具体体现在相对带宽宽、频率转换时间短、频率分辨率高、输出相位连续、可产生宽带正交信号及其他多种调制信号、可编程和全数字化、控制灵活方便等方面,并具有极高的性价比。

DDS是直接数字式频率合成器(Direct Digital Synthesizer)的英文缩写。

与传统的频率合成器相比,DDS具有低成本、低功耗、高分辨率和快速转换时间等优点,广泛使用在电信与电子仪器领域,是实现设备全数字化的一个关键技术。

一、DDS原理和结构DDS的基本大批量是利用采样定量,通过查表法产生波形。

DDS的结构有很多种,其基本的电路原理可用图1来表示。

相位累加器由N位加法器与N位累加寄存器级联构成。

每来一个时钟脉冲fs,加法器将控制字k与累加寄存器输出的累加相位数据相加,把相加后的结果送到累加寄存器的数据输入端,以使加法器在下一个时钟脉冲的作用下继续与频率控制字相加。

这样,相位累加器在时钟作用下,不断对频率控制字进行线性相位加累加。

由此可以看出,相位累加器在每一个中输入时,把频率控制字累加一次,相位累加器输出的数据就是合成信号的相位,相位累加器的出频率就是DDS输出的信号频率。

用相位累加器输出的数据作为波形存储器(ROM)的相位取样地址。

这样就可把存储在波形存储器内的波形抽样值(二进制编码)经查找表查出,完成相位到幅值转换。

DDS芯片AD9850

DDS芯片AD9850
没有实践就没有发言权,小厮不曾用过串行输入方式,所以对于串行送数不便多 言!
AD9850 的复位(RESET) 信号为高电平有效,且脉冲宽度不小于 5 个参考时钟 周期。AD9850 的参考时钟频率一般远高于单片机的时钟频率(小厮所用为单 片机 89C51,使用 12M 晶振), 因此 AD9850 的复位(RESET) 端可与单片机 的复位端直接相连。
1.AD9850 原理
AD9850 内含可编程 DDS 系统和高速比较器,可实现全数字编程控制的频率合 成。可编程 DDS 系统的核心是相位累加器,由一个加法器和一个 N 位相位寄存 器组成,N 一般为 24~32。每来一个外部参考时钟,相位寄存器便以步长 M 递加。相位寄存器的输出与相位控制字相加后可输入到正弦查询表地址上。正弦 查询表包含一个正弦波周期的数字幅度信息,每一个地址对应正弦波中 0°~360 °范围的一个相位点。查询表把输入地址的相位信息映射成正弦波幅度信号,然 后驱动 DAC 输出模拟量。 相位寄存器每过 2N/ M 个外部参考时钟后返回到初始状态一次,相应地正弦查 询表 每经过一个循环也回到初始位置,从而使整个 DDS 系统输出一个正弦波。输出 的正弦波频率 fout = M*fc/ 2N , fc 为外部参考时钟频率。 AD9850 采用 32 位的相位累加器将信号截断成 14 位输入到正弦查询表,查询 表的输出再被截断成 10 位后输入到 DAC ,DAC 再输出两个互补的电流。DA C 满量程输出电流通过一个外接电阻 RSET 调节,RSET 的典型值是 3. 9kΩ(据 小厮经验,此为关键)。将 DAC 的输出经低通滤波后接到 AD9850 内部的高 速比较器上即可直接输出方波。在 125MHz 的时钟下, 32 位频率控制字可使 A D9850 输出频率分辨率达 0. 0291Hz 。

DDS调制芯片AD7008的原理

DDS调制芯片AD7008的原理

功 能
8 位数据写入 , D8 ~D15 不用 ,并行寄存器每写一次 向左移 8 位 ,因此 32 位寄存器需要 4 次相继写入 1 6 位数据输入 , 每写一次并行寄存器左移 16 位 , 因此 32 位并行寄存器需要 2 次相继写入
1 AD 7008 的内部结构与工作原理
AD7008 功能框图如图 1 所示 。
fout =
32
如图 1 的 AD7008 的内部框图 ,通过 sin / cos ROM 查表出来的相互正交的正余弦信号分别和 I/Q 寄存器 出来的幅度信号 In 、 Q n 进行相乘运算 , 两路信号再通 过加法器合并 ,就得到了 QAM 信号 。
del1: djnz r0, del1 setb p1. 0 mov r0, #0ffh del18: djnz r0, del18 clr p1. 0
向 AD7008 命令寄存器送命令字 00H , 实现 8 位 数据写入 , AM 无效 :
clr TC3 clr clr clr mov clr setb setb clr TC2 TC1 TC0 P0, #COMMAND WR1 WR1 LOAD LOAD
fout ,参考频率为 fCLK : W fc =
2 fout
fCLK
32
( 1)
例如 : 假设 fCL K = 50 MHz,输出信号的频率为 500 kHz, 则向 AD7008 写入的频率控制字为 :
W fc
500 ×10 ×2 = ≈ 42 949 500 = ( 028F5B7C ) H 6 50 ×10
第 32 卷第 9 期 电 子 工 程 师 . 32 No. 9 Vol 2006 年 9 月 ELECTRON IC ENGI N EER Sep. 2006

AD9832原理及应用

AD9832原理及应用

AD9832原理及应用AD9832是一款数字频率合成器芯片,由ADI(Analog Devices Inc.)公司推出,通过数字和模拟技术实现了高精度和高稳定性的频率生成功能。

AD9832常用于信号发生器、通信设备、测量仪器等电子设备中,能够生成多种频率和波形的信号。

AD9832的原理基于直接数字频率合成(Direct Digital Frequency Synthesis, DDS)技术。

该技术通过数字控制的方式,以数字信号产生器为核心,输出高精度和稳定性的频率信号。

DDS技术的核心是相位累积器(Phase Accumulator)和相位查找表(Phase Look-Up Table),将输入的参考时钟频率与相位累积器和相位查找表结合,生成目标输出频率。

1.双路输出:AD9832能够同时输出两个相位不同的信号,可用于实现正交调制等应用。

2.高分辨率:相位累积器的位数决定了AD9832输出频率的精度,AD9832具有28位的相位累积器,具有很高的分辨率。

3.高稳定性:AD9832内部集成了温度传感器和电压基准源,能够自动校准并补偿温度和电压的变化,保证了输出频率的稳定性。

4.SPI接口:AD9832采用SPI接口与外部控制器通信,可以实现频率和相位的动态修改。

5.工作电压范围广:AD9832能够在单电源供电范围2.3V至5.5V内正常工作,适用于不同应用场合。

1.信号发生器:AD9832能够生成多种频率和波形的信号,可以用于产生测试信号、校准仪器等,在电子测试和研发领域有广泛应用。

2.通信设备:AD9832在通信设备中可用于频率调制、解调和时钟同步等功能,如频率合成器、调制解调器等。

3.测量仪器:AD9832能够精确生成特定频率的信号,用于频率测量、频谱分析等仪器,如频谱分析仪、网络分析仪等。

4.音频设备:AD9832可以用于音频合成和音频调制,如合成器、音频调制器等。

5.其他应用:AD9832还可以应用于医疗设备、雷达技术、无线电广播、遥控器等领域,具体应用由用户根据需求设计。

AD公司DDS芯片选型

AD公司DDS芯片选型

概述随着微电子技术的飞速发展,目前高性能的DDS产品不断推出,主要有AD、Qualcomm、Sciteg和Stanford等公司单片电路。

Qualcomm公司推出了DDS系列:Q2220、Q2230、Q2334、Q2240、Q2368,其中Q2368的时钟频率为130MHz,分辨率为0.03Hz;美国AD公司也相继推出了他们的DDS系列:AD59*系列;AD983*系列;AD9850、AD9851、可以实现线性调频的AD9852、两路正交输出的AD9854;面向测试与测量设备、无线基站以及安全通信设备等应用的AD9912;低功耗、低成本的AD9913;AD995*系列,具有低功耗,时钟速率400MHz、集成的14位DAC、片上RAM、相位补偿、幅度控制和多芯片同步等功能,AD9951、带高速比较器的AD9952、带RAM允许非线性相位/频率扫描的AD9953;有内置高速比较器、RAM和自动线性频率扫描的AD9954、两路直接数字合成器件AD9958、四路直接数字合成)器件AD9959。

以及DDS为核心的QPSK调制器AD9853、数字上变频器AD9856和AD9857。

AD公司的DDS系列产品以其较高的性能价格比,目前得到了极为广泛的应用应用。

AD公司DDS芯片选型表1 DDS 原理简介直接数字频率合成(DDS )是从相位概念出发直接合成所需波形的一种频率合成技术。

一个典型的直接数字频率合成器由相位累加器、加法器、波形存储ROM 、D/A 转换器和低通滤波器(LPF )构成。

DDS 的原理框图如图1所示。

图1 DDS 原理框图其中K 为频率控制字、P 为相位控制字、c f 为参考时钟频率、N 为相位累加器的字长、D 为ROM 数据位及D/A 转换器的字长。

相位累加器在时钟c f 的控制下以步长K 作累加,输出的N 位二进制码与相位控制字P 相加后作为波形ROM 的地址,对波形ROM 进行寻址,波形ROM 输出D 位的幅度码S(n)经D/A 转换器变成阶梯波S(t),再经过低通滤波器平滑后就可以得到合成的信号波形。

DDS结构特点(DOC)

DDS结构特点(DOC)

DDS集成芯片结构特点直接数字频率合成(DDS─Digital Direct Frequency Synthesis)技术是一种新的频率合成方法,是频率合成技术的一次革命,JOSEPH TIERNEY等3人于1971年提出了直接数字频率合成的思想,但由于受当时微电子技术和数字信号处理技术的限制,DDS技术没有受到足够重视,随着电子工程领域的实际需要以及数字集成电路和微电子技术的发展,DDS技术日益显露出它的优越性。

DDS是一种全数字化的频率合成器,由相位累加器、波形ROM、D/A转换器和低通滤波器构成。

时钟频率给定后,输出信号的频率取决于频率控制字,频率分辨率取决于累加器位数,相位分辨率取决于ROM的地址线位数,幅度量化噪声取决于ROM的数据位字长和D/A转换器位数。

DDS有如下优点:⑴频率分辨率高,输出频点多,可达个频点(N为相位累加器位数);⑵频率切换速度快,可达us量级;⑶频率切换时相位连续;⑷可以输出宽带正交信号;⑸输出相位噪声低,对参考频率源的相位噪声有改善作用;⑹可以产生任意波形;⑺全数字化实现,便于集成,体积小,重量轻,因此八十年代以来各国都在研制和发展各自的DDS产品,如美国QUALCOMM公司的Q2334,Q2220;STANFORD公司的STEL-1175,STEL-1180;AD公司的AD7008,AD9850,AD9854等。

这些DDS芯片的时钟频率从几十兆赫兹到几百兆赫兹不等,芯片从一般功能到集成有D/A转换器和正交调制器。

DDS除了用于跳频系统中外,还可以用于任意波形产生、信号调制等。

随着高速集成电路的AD9850是AD公司采用先进的DDS技术1996年推出的高集成度DDS频率合成器,它内部包括可编程DDS系统、高性能DAC及高速比较器,能实现全数字编程控制的频率合成器和时钟发生器。

接上精密时钟源,AD9850可产生一个频谱纯净、频率和相位都可编程控制的模拟正弦波输出。

集成DDS芯片AD9913的原理与应用

集成DDS芯片AD9913的原理与应用
维普资讯
科技信息
0 机械与电 子0
SI C & E H O O YNO M T N C N E T C N L G IF R AI E O
20 年 第 1期 08 8
集成 D S芯 片 A 9 1 D D 9 3的原理与应用
武 超 张 刚
31串行 输 人 模 式 .

● №
图 二 串行 模 式 读 / 操 作 时 序 写 A 91 D 9 3的 串 行 输 入 模 式 是 比较 灵 活 的 同 步 串行 通 信 方 式 .而 且 兼 容 大 多 数 串 行 传 输 格 式 ,譬 如 Moooa 6 o ,1S I和 Itl trl 9 5l P ne 8 5 S R协 议 。 图 二 为 读 写 操 作 的 时 序 图 ( l kSal ih 。 01S Co t g ) c lH 21 9 1 结 构 图 一 为 AD 9 3的 功 能 结 构 图 , 要 由时 钟 . AD 93的 91 主 个 通 信 周 期 包 含 2部 分 : 令 周 期 和 通 信 周 期 。 前 八 个 时 钟 周 指 输 入 电路 、 寄存 器 和实 时控 制 模 块 、 D D S和 l 0位 D C组 成 , 要 性 能 A 主 期 的 上 升 沿 将 指 令 字 节 写 入 芯 片 , 为 指 令 字 节 。 向 A 9 1 行 称 它 D 9 3串 如下 : 端 口控 制 器 提 供 数 据 传 输 的 相 关 信 息 ( , , 存 器 地 址 等 ) 之 后 的 读 写 寄 ; ● 1 V 电 源 电压 : . 8 都 是 通 信 周 期 , 于 芯 片 与 外 围 系 统 进 行 实 际 数 据 传 输 , 据 存 取 寄 用 根 Q2 0 5 MHz 钟 速 率 功 耗 仅 为 5 mW : 时 O 存器的不 同。 信周期会有 所不同。 通 ● 10 0 MHz 拟 输 出 ; 模 表 一 指 令 字 节 信 息 比特 表 ●00 8 z频 率 精 度 ; .5 H .

AD9851芯片DDS 短波信号发生器

AD9851芯片DDS 短波信号发生器

目录摘要 —————————————————————————2 创新之处 ———————————————————————2 关键词 ————————————————————————2 引言 —————————————————————————2 系统工作原理 —————————————————————3 直接数字频率合成 ———————————————————4 DDS 基本原理及性能特点 —————————————————5 采用 DDS 的 AD9851 ———————————————————6 AD9851 的原理 —————————————————————7 AD9851 在信号源中的应用 ————————————————8 AD9851 在本系统的应用电路 ———————————————9 低通滤波器(LPF) ——————————————————10 锁相环频率合成 ———————————————————11 锁相环频率合成 MC145151 在本电路中的应用 ————————12 压控振荡器(VCO) ———————————————————12 缓冲放大器 ——————————————————————13 单片机控制的整体电路 —————————————————14 功率放大 ———————————————————————15 本系统的软件设计 ———————————————————15 总调试 ————————————————————————25 结束语 ————————————————————————25 DDS 短波信号发生器技术指标 ——————————————26 所采用的仪器设备 ———————————————————26 所用软件 ———————————————————————26 参考文献 ———————————————————————26 参考网站 ———————————————————————271DDS 短波信号发生器摘要: 本文主要介绍的是采用直接数字频率合成的短波信号发生器, 它 主要以微电脑控制部分、直接数字频率合成(DDS)部分、数字锁相 环频率合成部分、背光液晶显示部分、功率放大部分等组成。

DDS常用芯片

DDS常用芯片

DDS常用芯片,生产线,芯片手册~常用频率合成器(DDS)芯片型号及特点介绍随着微电子技术的飞速发展,目前高超性能优良的DDS产品不断推出,主要有Qualcomm、AD、Sciteg和Stanford等公司单片电路(monolithic)。

Qualcomm公司推出了DDS系列Q2220、Q2230、Q2334、Q2240、Q2368,其中Q2368的时钟频率为130MHz,分辨率为0.03Hz,杂散控制为-76dBc,变频时间为0.1μs;美国AD公司也相继推出了他们的DDS系列:AD9850、AD9851、可以实现线性调频的AD9852、两路正交输出的AD9854以及以DDS为核心的QPSK 调制器AD9853、数字上变频器AD9856和AD9857.AD公司的DDS系列产品以其较高的性能价格比,目前取得了极为广泛的应用。

AD公司的常用DDS芯片选用列表见表1.下面仅对比较常用的AD9850芯片作一简单介绍。

表1 AD公司的常用DDS芯片选用列表AD9850是AD公司采用先进的DDS技术1996年推出的高集成度DDS频率合成器,它内部包括可编程DDS系统、高性能DAC及高速比较器,能实现全数字编程控制的频率合成器和时钟发生器。

接上精密时钟源,AD9850可产生一个频谱纯净、频率和相位都可编程控制的模拟正弦波输出。

此正弦波可直接用作频率信号源或转换成方波用作时钟输出。

AD9850接口控制简单,可以用8位并行口或串行口经、相位等控制数据。

32位频率控制字,在125MHz 时钟下,输出频率分产率达0.029Hz。

先进的CMOS工艺使AD9850不仅性能指标一流,而且功耗少,在3.3V供电时,功耗仅为155mW。

扩展工业级温度范围为-40~+85摄氏度,其封装是28引脚的SSOP表面封装。

AD9850采用32位相位累加器,截断成14位,输入正弦查询表,查询表输出截断成10位,输入到DAC。

DAC输出两个互补的模拟电流,接到滤波器上。

AD公司DDS芯片选型

AD公司DDS芯片选型

概述随着微电子技术的飞速发展,目前高性能的DDS产品不断推出,主要有AD、Qualcomm、Sciteg和Stanford等公司单片电路。

Qualcomm公司推出了DDS系列:Q2220、Q2230、Q2334、Q2240、Q2368,其中Q2368的时钟频率为130MHz,分辨率为0.03Hz;美国AD公司也相继推出了他们的DDS系列:AD59*系列;AD983*系列;AD9850、AD9851、可以实现线性调频的AD9852、两路正交输出的AD9854;面向测试与测量设备、无线基站以及安全通信设备等应用的AD9912;低功耗、低成本的AD9913;AD995*系列,具有低功耗,时钟速率400MHz、集成的14位DAC、片上RAM、相位补偿、幅度控制和多芯片同步等功能,AD9951、带高速比较器的AD9952、带RAM允许非线性相位/频率扫描的AD9953;有内置高速比较器、RAM和自动线性频率扫描的AD9954、两路直接数字合成器件AD9958、四路直接数字合成)器件AD9959。

以及DDS为核心的QPSK调制器AD9853、数字上变频器AD9856和AD9857。

AD公司的DDS系列产品以其较高的性能价格比,目前得到了极为广泛的应用应用。

AD公司DDS芯片选型表1 DDS 原理简介直接数字频率合成(DDS )是从相位概念出发直接合成所需波形的一种频率合成技术。

一个典型的直接数字频率合成器由相位累加器、加法器、波形存储ROM 、D/A 转换器和低通滤波器(LPF )构成。

DDS 的原理框图如图1所示。

图1 DDS 原理框图其中K 为频率控制字、P 为相位控制字、c f 为参考时钟频率、N 为相位累加器的字长、D 为ROM 数据位及D/A 转换器的字长。

相位累加器在时钟c f 的控制下以步长K 作累加,输出的N 位二进制码与相位控制字P 相加后作为波形ROM 的地址,对波形ROM 进行寻址,波形ROM 输出D 位的幅度码S(n)经D/A 转换器变成阶梯波S(t),再经过低通滤波器平滑后就可以得到合成的信号波形。

超低功耗DDS芯片-AD9952及应用

超低功耗DDS芯片-AD9952及应用

超低功耗DDS芯片-AD9952及应用
余中杰;费元春
【期刊名称】《信息技术》
【年(卷),期】2004(28)9
【摘要】介绍了AD公司最新的DDS芯片-AD9952的基本原理和主要性能,提出了由AD9952为主,构成宽频带、低相噪频率源的方案,使用CPLD作为控制电路.对如何提高DDS输出频谱纯度进行了探讨,并给出电路解决方案.
【总页数】4页(P14-17)
【作者】余中杰;费元春
【作者单位】北京理工大学电子工程系微波电路实验室,北京,100081;北京理工大学电子工程系微波电路实验室,北京,100081
【正文语种】中文
【中图分类】TN911.72
【相关文献】
1.DSP控制DDS芯片在导向钻井信号传输上的应用 [J], 谢海明;韩少波;倪文龙;饶飞;高建邦
2.高性能DDS芯片AD9954及其应用 [J], 许朋;乔龙飞;何明
3.高性能双通道DDS芯片AD9958及其应用 [J], 陈昶
4.DDS芯片AD9852在信号产生器中的应用 [J], 王元华;岳萍;刘文斐
5.DDS芯片AD9852在信号产生器中的应用 [J], 王元华;岳萍;刘文斐
因版权原因,仅展示原文概要,查看原文内容请购买。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

DDS常用芯片,生产线,芯片手册~
常用频率合成器(DDS)芯片型号及特点介绍
随着微电子技术的飞速发展,目前高超性能优良的DDS产品不断推出,主要有Qualcomm、AD、Sciteg和Stanford等公司单片电路(monolithic)。

Qualcomm公司推出了DDS系列Q2220、Q2230、Q2334、Q2240、Q2368,其中Q2368的时钟频率为130MHz,分辨率为,杂散控制为-76dBc,变频时间为μs;美国AD公司也相继推出了他们的DDS系列:AD9850、AD9851、可以实现线性调频的AD9852、两路正交输出的AD9854以及以DDS为核心的QPSK调制器AD9853、数字上变频器AD9856和公司的DDS系列产品以其较高的性能价格比,目前取得了极为广泛的应用。

AD公司的常用DDS芯片选用列表见表1.下面仅对比较常用的AD9850芯片作一简单介绍。

表1 AD公司的常用DDS芯片选用列表
AD9850是AD公司采用先进的DDS技术1996年推出的高集成度DDS频率合成器,它内部包括可编程DDS系统、高性能DAC及高速比较器,能实现全数字编程控制的频率合成器和时钟发生器。

接上精密时钟源,AD9850可产生一个频谱纯净、频率和相位都可编程控制的模拟正弦波输出。

此正弦波可直接用作频率信号源或转换成方波用作时钟输出。

AD9850接口控制简单,可以用8位并行口或串行口经、相位等控制数据。

32位频率控制字,在125MHz 时钟下,输出频率分产率达。

先进的CMOS工艺使AD9850不仅性能指标一流,而且功耗少,在供电时,功耗仅为155mW。

扩展工业级温度范围为-40~+85摄氏度,其封装是28引脚的SSOP表面封装。

AD9850采用32位相位累加器,截断成14位,输入正弦查询表,查询表输出截断成10位,输入到DAC。

DAC输出两个互补的模拟电流,接到滤波器上。

调节DAC 满量程输出电流,需外接一个电阻Rset,其调节关系是Iset=32(Rset),满量程电流为10~
20mA。

相关文档
最新文档