电子技术练习题(数字基础)
《数字电子技术基础》试题
《数字电子技术基础》试题1.考试时间为90分钟。
2.试卷满分100分。
试卷提交分两部分,一部分(70分)在此提交;另一部分(30分)是计算和画图题,在作业处提交。
1. 日常生活中的语音信号属于() [单选题] *A、模拟信号(正确答案)B、数字信号C、电子信号D、语言信号2. 组合逻辑电路通常由()组成 [单选题] *A、门电路(正确答案)B、编码器C、译码器D、数据选择器3. 数字电路中机器识别和常用的数制是()。
[单选题] *A、二进制(正确答案)B、八进制C、十进制D、十六进制4. 一块数据选择器有三个选择输入(地址输入)端,则它的数据输入端有()个。
[单选题] *A、 3B、 6C、 8(正确答案)D、 15. 触发器输出的状态取决于()。
[单选题] *A、输入信号B、电路的原始状态C、输入信号和电路的原始状态(正确答案)D、外界的信号干扰6. 优先编码器同时有两个或两个以上信号输入时,是按()给输入信号编码。
[单选题] *A、高电平B、低电平C、高频率D、高优先级(正确答案)7. 8线—3线优先编码器的输入为I0—I7 ,当优先级别最高的I7有效时,其输出的值是()。
[单选题] *A、 111B、 010C、 000(正确答案)D、 1018. 时序逻辑电路的特点是输出状态()。
[单选题] *A、只和电路这一时刻的输入有关B、只和电路原来的状态有关C、不仅和电路这一时刻的输入有关,而且和电路原来的状态有关(正确答案)D、和输入和原来状态都无关9. 在RD=SD=“1”时,基本RS触发器()。
[单选题] *A、置“0”B、置“1”C、保持原状态(正确答案)D、反转10. 下列几种逻辑门,能做反相器的是()。
[单选题] *A、与非门(正确答案)B、与门C、或门D、或非门11. 对全班43个学生以二进制代码编码表示,最少需要二进制码的位数是()。
[单选题] *A、 5B、 6(正确答案)C、 8D、 4312. 寄存器与计数器的主要区别是()。
完整word版数字电子技术基础练习题及参考答案word文档良心出品
第一章数字电路基础第一部分基础知识一、选择题1.以下代码中为无权码的为。
A. 8421BCD码B. 5421BCD码C. 余三码D. 格雷码2.以下代码中为恒权码的为。
A.8421BCD码B. 5421BCD码C. 余三码D. 格雷码3.一位十六进制数可以用位二进制数来表示。
A. 1B. 2C. 4D. 164.十进制数25用8421BCD码表示为。
A.10 101B.0010 0101C.100101D.101015.在一个8位的存储单元中,能够存储的最大无符号整数是。
A.(256)B.(127)C.(FF)D.(255)1016 10 106.与十进制数(53.5)等值的数或代码为。
10 A.(0101 0011.0101) B.(35.8) C.(110101.1) D.(65.4)8 8421BCD1627.矩形脉冲信号的参数有。
A.周期B.占空比C.脉宽D.扫描期:数为)等值的7.与八进制数(438.8 B.(27.6) C.(27.011)3 ) D. (100111.11).A. (1001112162169. 常用的BCD码有。
码三 D.余421码格 B.雷码 C.8偶A.奇校验码10.与模拟电路相比,数字电路主要的优点有。
A.容易设计B.通用性强C.保密性好D.抗干扰能力强二、判断题(正确打√,错误的打×)1. 方波的占空比为0.5。
()2. 8421码1001比0001大。
()3. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
()4.格雷码具有任何相邻码只有一位码元不同的特性。
()5.八进制数(18)比十进制数(18)小。
()108)(。
1为应值上位验校的码验校奇1248在,时5数制进十送传当.6.7.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。
()8.占空比的公式为:q = t / T,则周期T越大占空比q越小。
()w9.十进制数(9)比十六进制数(9)小。
数字电子技术基础习题及答案
数字电子技术试卷(1)一.填空(16)1.十进制数123的二进制数是 1111011 ;十六进制数是 7B 。
2.是8421BCD 码,其十进制为 861 。
3.逻辑代数的三种基本运算是 与 , 或 和 非 。
4.三态门的工作状态是 0 , 1 , 高阻 。
5.描述触发器逻辑功能的方法有 真值表,逻辑图,逻辑表达式,卡诺图,波形图 。
6.施密特触发器的主要应用是 波形的整形 。
7.设4位D/A 转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为 。
8.实现A/D 转换的主要方法有 , , 。
三.化简逻辑函数(14)1.用公式法化简--+++=A D DCE BD B A Y ,化为最简与或表达式。
解;D B A Y +=-2.用卡诺图化简∑∑=mdD C B A Y ),,,,()+,,,,(84210107653),,,(,化为最简与或表达式。
四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。
(15)解;C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。
五.触发器电路如图2(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)(15)解;(1)AQ Q Q n +=-+1,(2)、A Q n =+1六.试用触发器和门电路设计一个同步的五进制计数器。
(15)七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O ,V C 的工作波形,并求出振荡频率。
(15)数字电子技术试卷(2)二.填空(16)1.十进制数的二进制数是;十六进制数是。
2.逻辑代数中逻辑变量得取值为 0、1 。
3.组合逻辑电路的输出状态只与当前输入有关而与电路原状态无关。
4.三态门的输出有0、1、高阻,三种状态,当多个三态门的输出端连在一根总线上使用时,应注意只能有1个三态门被选通。
5.触发器的基本性质有有两个稳态,在触发信号作用下状态可相互转变,有记忆功能6.单稳态触发器的主要应用是延时。
《数字电子技术基础》试题及参考答案_shijuan1
试卷一一、填空题(每空1分,共20分)1、与非门的逻辑功能为。
(全1出0,有0出1)2、数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用和来表示。
3、三态门的“三态”指,和。
4、逻辑代数的三个重要规则是、、。
5、为了实现高的频率稳定度,常采用振荡器;单稳态触发器受到外触发时进入态6、同步RS触发器中R、S为电平有效,基本R、S触发器中R、S为电平有效7、在进行A/D转换时,常按下面四个步骤进行,、、、。
二、选择题(每题1分,共10分)1、有八个触发器的二进制计数器,它们最多有()种计数状态。
A、8;B、16;C、256;D、642、下列触发器中上升沿触发的是()。
A、主从RS触发器;B、JK触发器;C、T触发器;D、D触发器3、下式中与非门表达式为(),或门表达式为()。
A、Y=A+B;B、Y=AB;C、Y=BA+;D、Y=AB4、十二进制加法计数器需要()个触发器构成。
A、8;B、16;C、4;D、35、逻辑电路如右图,函数式为()。
A、F=AB+C;B、F=AB+C;AB+;D、F=A+BCC、F=C6、逻辑函数F=AB+BC的最小项表达式为()A、F=m2+m3+m6B、F=m2+m3+m7C、F=m3+m6+m7D、F=m3+m4+m77、74LS138译码器有(),74LS148编码器有()A、三个输入端,三个输出端;B、八个输入端,八个输出端;C、三个输入端,八个输出端;D、八个输入端,三个输出端。
8、单稳态触发器的输出状态有()A、一个稳态、一个暂态B、两个稳态C、只有一个稳态D、没有稳态三、判断(每题1分,共10分):1、逻辑变量的取值,1比0大。
(×)2、对于MOS门电路多余端可以悬空。
(×)3、计数器的模是指对输入的计数脉冲的个数。
(×)4、JK触发器的输入端J 悬空,则相当于J = 0。
(×)5、时序电路的输出状态仅与此刻输入变量有关。
数字电子技术基础题库及答案
试题库及答案试卷一一.基本概念题(一)填空题(共19分,每空1分)1.按逻辑功能的不同特点,数字电路可分为和两大类。
2.在逻辑电路中,三极管通常工作在和状态。
3.(406)10=()8421BCD4.一位数值比较器的逻辑功能是对输入的数据进行比较,它有、、三个输出端。
5.TTL集成JK触发器正常工作时,其d R和d S端应接电平。
6.单稳态触发器有两个工作状态和,其中是暂时的。
7.一般ADC的转换过程由、、和4个步骤来完成。
8.存储器的存储容量是指。
某一存储器的地址线为A14~A0,数据线为D3~D0,其存储容量是。
(二)判断题(共16分,每题2分)1.TTL或非门多余输入端可以接高电平。
()2.寄存器属于组合逻辑电路。
()3.555定时器可以构成多谐振荡器、单稳态触发器、施密特触发器。
()4.石英晶体振荡器的振荡频率取决于石英晶体的固有频率。
( )5.PLA 的与阵列和或阵列均可编程。
( )6.八路数据分配器的地址输入(选择控制)端有8个。
( )7.关门电平U OFF 是允许的最大输入高电平。
( )8.最常见的单片集成DAC 属于倒T 型电阻网络DAC 。
( )(三) 选择题(共16分,每题2分)1.离散的,不连续的信号,称为( )。
A .模拟信号 B.数字信号2.组合逻辑电路通常由( )组合而成。
A .门电路 B.触发器 C.计数器3.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( )。
A .111 B.010 C.000 D.1014.十六路数据选择器的地址输入(选择控制)端有( )个。
A .16 B.2 C.4 D.85.一位8421BCD 码译码器的数据输入线与译码输出线的组合是( )。
A .4:6 B.1:10 C.4:10 D.2:46.常用的数字万用表中的A/D 转换器是( )。
A .逐次逼近型ADC B.双积分ADC C.并联比较型ADC7.ROM 属于( )。
数字电子技术基础自制题库
数字电子技术基础试卷试题1一、单项选择题(每小题1分,共15分)1.一位十六进制数可以用多少位二进制数来表示?( C )A. 1B. 2C. 4D. 16 2.以下电路中常用于总线应用的是( A )A.T S L 门B.O C 门C. 漏极开路门D.C M O S 与非门 3.以下表达式中符合逻辑运算法则的是( D )A.C ·C =C 2B.1+1=10C.0<1D.A +1=1 4.T 触发器的功能是( D )A . 翻转、置“0” B. 保持、置“1” C. 置“1”、置“0” D. 翻转、保持 5. 存储8位二进制信息要多少个触发器(D )A.2B.3C.4D.8 6.多谐振荡器可产生的波形是( B )A.正弦波B.矩形脉冲C.三角波D.锯齿波 7.一个16选一的数据选择器,其地址输入(选择控制输入)端的个 数是( C )A.1B.2C.4D.16 8.引起组合逻辑电路中竟争与冒险的原因是( C )A.逻辑关系错;B.干扰信号;C.电路延时;D.电源不稳定。
9.同步计数器和异步计数器比较,同步计数器的最显著优点是( A ) A.工作速度高 B.触发器利用率高C.电路简单D.不受时钟C P 控制10.N 个触发器可以构成能寄存多少位二进制数码的寄存器?( B ) A.N -1 B.N C.N +1 D.2N11.若用J K 触发器来实现特性方程AB Q A Q n 1n +=+,则J K 端的方程应为( B )A.J =A B ,K =B AB.J =A B ,K =B AC.J =B A +,K =A BD.J =B A ,K =A B12.一个无符号10位数字输入的D A C ,其输出电平的级数是( C )A.4B.10C.1024D.10013.要构成容量为4K ×8的RAM ,需要多少片容量为256×4的RAM ?( D )A.2B.4C.8D.3214.随机存取存储器R A M 中的内容,当电源断掉后又接通,则存储器中的内容将如何变换?( C )A.全部改变B.全部为1C.不确定D.保持不变 15.用555定时器构成单稳态触发器,其输出的脉宽为( B )A.0.7RC ;B.1.1RC ;C.1.4RC ;D.1.8RC ; 二、多项选择题(每小题1分,共5分)16.以下代码中,为无权码的是( C )( D )A. 8421BCD 码B. 5421BCD 码C. 余三码D. 格雷码 17.当三态门输出高阻状态时,以下说法正确的是( A )( B )A.用电压表测量指针不动B.相当于悬空C.电压不高不低D.测量电阻指针不动18.已知F=A B +BD+CDE+A D ,下列结果正确的是哪几个?( A )( C )A.F =D B A +B.F =D B A )(+C.F =))((D B D A ++D.F =))((D B D A ++19.欲使J K 触发器按Q n +1=Q n 工作,可使J K 触发器的输入端为以下哪几种情况?( A )( B )( D )A.J =K =0B.J =Q ,K =QC.J =Q ,K =QD.J =Q ,K =0 20.关于PROM 和PAL 的结构,以下叙述正确的是( A )( D )A.P R O M 的与阵列固定,不可编程B.P R O M 与阵列、或阵列均不可编程C.P A L 与阵列、或阵列均可编程D.P A L 的与阵列可编程 三、判断改错题(每小题2分,共10分)21. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
数字电子技术基础习题
数字逻辑复习资料一、单选题1、A⊕1⊕0⊕1⊕1⊕0⊕1 = ()。
A. AB.AC. 0D. 12、AB C+A D在四变量卡诺图中有()个小格是“1”。
A.13B.12C.6D.53、完全确定原始状态表中的五个状态A、B、C、D、E,若有效对A和B,B和D,C和E,则最简状态表中只含()个状态。
A.2B.3C.1D.44、十进制数555的余三码为()。
A.101101101B.010*********C.100010001000D.010*********5、下列逻辑门中,()不属于通用逻辑门。
A.与非门B.或非门C.或门D.与或非门6、下列触发器中,()一般不能作为同步时序逻辑电路的记忆元件。
A. D触发器B. J-K触发C. T触发器D. 基本RS触发器7、同步时序电路设计中,状态编码采用相邻编码法的目的是()。
A.减少电路中的触发器B.提高电路速度C.提高电路可靠性D.减少电路中的逻辑门8、设计一个8421码加1计数器,至少需要()个触发器。
A.3B.4C.6D.109、三极管作为开关时工作区域是()。
A. 饱和区+放大区B. 击穿区+截止区C. 放大区+击穿区D. 饱和区+截止区10、()触发器可以用来构成移位寄存器。
A. 基本R-SB. 同步R-SC. 同步DD. 边沿D二、填空题1、数字逻辑电路可分为()和()两大类。
2、在定点计算机中,“0”的原码有()种形式,补码有()种形式。
3、对由与非门组成的基本R-S触发器,当R =()、S =()时,触发器保持原有状态不变。
4、全加器是一种实现两个一位二进制数以及来自低位的进位相加,产生本位“和”及()功能的逻辑电路。
5、化简不完全确定原始状态表引用了状态()的概念。
6、一个Mealy型“0011”序列检测器的最简状态表中包含()个状态,电路中有()个触发器。
7、二进制数10111111对应的八进制数为(),十进制数为()。
8、两输入与非门的输入为01时,输出为()。
数字电子技术基础试题及答案
DC B AD C A B ++《数字电子技术》试卷姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________1. 有一数码10010011,作为自然二进制数时,它相当于十进制数(147),作为8421BCD码时,它相当于十进制数(93 )。
2.三态门电路的输出有高电平、低电平和(高阻)3种状态。
3.TTL 与非门多余的输入端应接(高电平或悬空)。
4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接(高)电平。
5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )。
6. 如果对键盘上108个符号进行二进制编码,则至少要( 7)位二进制数码。
7. 典型的TTL 与非门电路使用的电路为电源电压为(5 )V ,其输出高电平为(3.6)V ,输出低电平为(0.35)V , CMOS 电路的电源电压为( 3--18) V 。
8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出01234567Y Y Y Y Y Y Y Y 应为( 10111111 )。
9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。
该ROM 有( 11)根地址线,有(16)根数据读出线。
10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( 100)位。
11. AB )。
12.13.驱动共阳极七段数码管的译码器的输出电平为( 低)有效。
二、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。
错选、多选或未选均无分。
)1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( A ) 。
A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7)2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ∙∙的值是( C )。
数字电子技术基础—习题—选择
精心整理二、选择题:(选择一个正确的答案填入括号内,每题3分,共30分)1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(C)图。
图12.下列几种TTL电路中,输出端可实现线与功能的电路是(D)。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是(D)。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接VCC4.图2所示电路为由555定时器构成的(A)。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路(C)。
图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是(A)。
A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形uI和输出波形uO如图3所示,则该电路为(C)。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用(C)。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为(D)。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有(C)个数据信号输出。
A、4B、6C、8D、161、在四变量卡诺图中,逻辑上不相邻的一组最小项为:(D)A、m1与m3B、m4与m6C、m5与m13D、m2与m82、L=AB+C的对偶式为:(B)A、A+BC;B、(A+B)C;C、A+B+C;D、ABC;3、半加器和的输出端与输入端的逻辑关系是(D)A 、与非B 、或非C 、与或非D 、异或4、TTL 集成电路74LS138是3/8线译码器,译码器为输出低电平有效,若输入为A2A1A0=101时,输出:为(B )。
数字电子技术基础习题及答案
数字电⼦技术基础习题及答案数字电⼦技术基础试题⼀、填空题 : (每空1分,共10分) 1. (30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK 触发器的特性⽅程 = 。
5 . ⽤4个触发器可以存储位⼆进制数。
6 . 存储容量为4K×8位的RAM 存储器,其地址线为条、数据线为条。
⼆、选择题: (选择⼀个正确的答案填⼊括号内,每题3分,共30分 ) 1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作⽤下,输出电压波形恒为0的是:()图。
图 12.下列⼏种TTL 电路中,输出端可实现线与功能的电路是()。
A 、或⾮门 B 、与⾮门C、异或门D、OC门3.对CMOS与⾮门电路,其多余输⼊端正确的处理⽅法是()。
A、通过⼤电阻接地(>1.5KΩ)B、悬空C、通过⼩电阻接地(<1KΩ)D、通过电阻接V CC4.图2所⽰电路为由555定时器构成的()。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。
图2A、计数器B、寄存器C、译码器D、触发器6.下列⼏种A/D转换器中,转换速度最快的是()。
图2A、并⾏A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输⼊波形 u I 和输出波形 u O 如图 3所⽰,则该电路为()。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将⽅波脉冲的周期扩展10倍,可采⽤()。
A、10级施密特触发器B、10位⼆进制计数器C、⼗进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。
A、B、C、D、10、⼀个数据选择器的地址输⼊端有3个时,最多可以有()个数据信号输出。
A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、⽤代数法化简为最简与或式Y= A +2、⽤卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。
数字电子技术基础题库及答案
综合练习题1一、填空题1、在信号处理电路中,当有用信号频率低于10 Hz 时,可选用 滤波器;有用信号频率高于10 kHz 时,可选用 滤波器;希望抑制50 Hz 的交流电源干扰时,可选用 滤波器;有用信号频率为某一固定频率,可选用 滤波器。
2、如果对键盘上108个符号进行二进制编码,则至少要 位二进制数码。
3、有一数码10010011,作为自然二进制数时,它相当于十进制数 ,作为8421BCD 码时,它相当于十进制数 。
4、74HC138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为 。
5、已知某函数)()(D C AB D C A B F +++= ,该函数的反函数=F 。
二、简答题 1、数制转换( 143 )10= ( )16 = ( )2 =( )8421BCD 。
(2008) D = ( )B = ( )H 。
(3EC )H = ( )D 2、用卡诺图化简下列逻辑函数(1)L (A,B,C )=C AB C B A C B A C B A +⋅++⋅⋅ (2)L (A,B,C,D )=Σm (0,2,6,7,8,10,14,15)3、已知A 、B 的波形如图所示。
设B A Y 1⊕=,试画出Y 1对应A 、B 的波形。
(4分)A B Y 1三、已知某时序电路的状态转换表如下所列,试由此画出该电路在所给时钟CP 及输入信号X 作用下的Q 2、Q 1及输出Z 。
Q 2n +1Q 1n +1/Z nQ 2n Q 1n X =0 X =1 0 0 01/011/00 1 10/0 00/1 1 1 00/1 10/0 1 011/001/0Q 1CP X Q 2Z1 2 3 4 5 6 7 8四、试用74HC138和适当门电路实现逻辑函数ABC C AB C B A BC A F +++=。
五、已知某编码变换器功能如下表所示,试用ROM 实现此编码变换器。
数字电子技术基础试卷及答案
数字电子技术基础1一.1.(15分)试根据图示输入信号波形分别画出各电路相应的输出信号波形L1、L2、L3、L4、和L5。
设各触发器初态为“0”。
AB二.(15分)已知由八选一数据选择器组成的逻辑电路如下所示。
试按步骤分析该电路在M1、M2取不同值时(M1、M2取值情况如下表所示)输出F的逻辑表达式。
八选一数据选择器输出端逻辑表达式为:Y=Σm i D i,其中m i是S2S1S0最小项。
FM2M1 F0 00 1111三.(8分)试按步骤设计一个组合逻辑电路,实现语句“A>B”,A、B均为两位二进制数,即A(A1、A0),B(B1、B0)。
要求用三个3输入端与门和一个或门实现。
四.(12分)试按步骤用74LS138和门电路产生如下多输出逻辑函数。
123Y AC Y ABC ABC BC Y BC ABC=⎧⎪=++⎨⎪=+⎩ 74LS138逻辑表达式和逻辑符号如下所示。
五.(15分)已知同步计数器的时序波形如下图所示。
试用维持-阻塞型D 触发器实现该计数器。
要求按步骤设计。
六.(18分)按步骤完成下列两题1.分析图5-1所示电路的逻辑功能:写出驱动方程,列出状态转换表,画出完全状态转换图和时序波形,说明电路能否自启动。
2.分析图5-2所示的计数器在M=0和M=1时各为几进制计数器,并画出状态转换图。
图5-1图5-2七.八.(10分)电路下如图所示,按要求完成下列问题。
1.指出虚线框T1中所示电路名称.2.对应画出V C、V01、A、B、C的波形。
并计算出V01波形的周期T=?。
数字电子技术基础2一.(20分)电路如图所示,晶体管的β=100,Vbe=0.7v 。
(1)求电路的静态工作点;(2) 画出微变等效电路图, 求Au 、r i 和r o ;(3)若电容Ce 开路,则将引起电路的哪些动态参数发生变化?并定性说明变化趋势.二.(15分)求图示电路中a U 、bU 、b U 、c U 及L I 。
数字电子技术基础考试试卷(附答案)
数字电子技术基础考试试卷(附答案)一、填空题:(每空1分,共15分)1.逻辑函数的两种标准形式分别为( )、( )。
2.将2004个“1”异或起来得到的结果是( )。
3.半导体存储器的结构主要包含三个部分,分别是( )、( )、( )。
4.8位D/A 转换器当输入数字量10000000为5v 。
若只有最低位为高电平,则输出电压为( )v ;当输入为10001000,则输出电压为( )v 。
5.就逐次逼近型和双积分型两种A/D 转换器而言,( )的抗干扰能力强,( )的转换速度快。
6.由555定时器构成的三种电路中,( )和( )是脉冲的整形电路。
7.与PAL 相比,GAL 器件有可编程的输出结构,它是通过对( )进行编程设定其( )的工作模式来实现的,而且由于采用了( )的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。
二、根据要求作题:(共15分)1. 1. 将逻辑函数 P=AB+AC 写成与或非型表达式,并用集电极开路门来实现。
2.2.图1、2中电路均由CMOS 门电路构成,写出P 、Q 的表达式,并画出对应A 、B 、C 的P 、Q 波形。
三、分析图3所示电路,写出F1、F2的逻辑表达式,说明电路的逻辑功能。
图Y AB C =+中所用器件是8选1数据选择器74LS151。
(10分)四、设计一位十进制数的四舍五入电路(采用8421BCD码)。
要求只设定一个输出,并画出用最简与非门实现的逻辑电路图。
(15分)五、已知电路及CP、A的波形如图5(a)(b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。
(8分)BC六、用T触发器和异或门构成的某种电路如图6(a)所示,在示波器上观察到波形如图6(b)所示。
试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。
(6分)七、电路如图7所示,其中RA=RB=10kΩ,C=0.1μf,试问:1.在Uk为高电平期间,由555定时器构成的是什么电路,其输出U0的频率f0=?2.分析由JK触发器FF1、FF2、FF3构成的计数器电路,要求:写出驱动方程和状态方程,列出状态转换表,画出完整的状态转换图;3.设Q3、Q2、Q1的初态为000,Uk所加正脉冲的宽度为Tw=6/f0,脉冲过后Q3、Q2、Q1将保持在哪个状态?(共15分)八、图8所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。
电子技术基础数字练习题
电子技术基础数字练习题电子技术是电气工程及其自动化专业的基础课程,掌握电子技术的基础知识对于学习后续专业课程至关重要。
为了帮助读者巩固电子技术基础知识,提高解题能力,本文将提供一些电子技术基础数字练习题,并给出详细的解答过程和答案。
通过这些练习题的练习,读者可以加深对电子技术基础知识的理解和应用。
一、练习题1. 已知一个电阻器的电阻值为R,如果将其两端电压增加一倍,其电阻值是多少?2. 一个电容器的电容值为C,如果将其两端电压增加一倍,其电容值是多少?3. 一个电阻器和一个电容器串联组成的RC电路,如果电阻器的电阻值增加一倍,电容器的电容值减少一半,电路的时间常数是多少?4. 一个放大器的输入电阻为Rin,输出电阻为Rout,如果输入电压为Vin,输出电压为Vout,放大器的电压放大倍数是多少?5. 一个数字电路中,输入为1010,输出为1111,该电路是什么逻辑电路?二、解答过程和答案1. 解答过程:根据欧姆定律,电阻值R与电压V和电流I之间的关系为R=V/I。
如果将电压增加一倍,即V' = 2V,那么电阻值R' = V'/I = 2V/I = 2R。
答案:电阻值增加一倍。
2. 解答过程:电容器的电容值C与电压V和电荷量Q 之间的关系为C=Q/V。
如果将电压增加一倍,即V' = 2V,那么电容值C' = Q/V' = Q/(2V) = C/2。
答案:电容值减少一半。
3. 解答过程:RC电路的时间常数τ= RC。
如果电阻器的电阻值增加一倍,即R' = 2R,电容器的电容值减少一半,即C' = C/2,那么时间常数τ' = R'C' = 2R * (C/2) = RC。
答案:时间常数不变。
4. 解答过程:放大器的电压放大倍数A = Vout/Vin。
如果输入电压为Vin,输出电压为Vout,那么放大倍数A = Vout/Vin。
数字电子技术基础—试题—解答
数字电⼦技术基础—试题—解答三、逻辑函数化简(每题5分,共10分)1、⽤代数法化简为最简与或式Y= A +1、Y=A+B2、⽤卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=02、⽤卡诺图圈0的⽅法可得:Y=(+D)(A+ )(+ )四、分析下列电路。
(每题6分,共12分)1、写出如图4所⽰电路的真值表及最简逻辑表达式。
图41、该电路为三变量判⼀致电路,当三个变量都相同时输出为1,否则输出为0。
2、写出如图5所⽰电路的最简逻辑表达式。
2、 B =1,Y = A ,B =0 Y 呈⾼阻态。
五、判断如图6所⽰电路的逻辑功能。
若已知u B =-20V,设⼆极管为理想⼆极管,试根据u A 输⼊波形,画出u 0 的输出波形(8分)t图6五、u 0 = u A ·u B ,输出波形u 0 如图10所⽰:图10六、⽤如图7所⽰的8选1数据选择器CT74LS151实现下列函数。
(8分)Y(A,B,C,D)=Σm(1,5,6,7,9,11,12,13,14)图7 答:七、⽤4位⼆进制计数集成芯⽚CT74LS161采⽤两种⽅法实现模值为10的计数器,要求画出接线图和全状态转换图。
(CT74LS161如图8所⽰,其LD端为同步置数端,CR为异步复位端)。
(10分)图8七、接线如图12所⽰:图12全状态转换图如图13 所⽰:(a )⼋、电路如图9所⽰,试写出电路的激励⽅程,状态转移⽅程,求出Z 1 、Z 2 、Z 3 的输出逻辑表达式,并画出在CP脉冲作⽤下,Q 0 、Q 1 、Z 1 、Z 2 、Z 3 的输出波形。
(设Q 0 、Q 1 的初态为0。
)(12分)⼋、,,波形如图14所⽰:三、将下列函数化简为最简与或表达式(本题10分)1. (代数法)2、F 2 (A,B,C,D)=∑m (0,1,2,4,5,9)+∑d (7,8,10,11,12,13)(卡诺图法)三、1. 2.四、分析如图16所⽰电路,写出其真值表和最简表达式。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
电子练习题一、判断1、逻辑变量的二值0和1表示数量的大小。
()2、逻辑变量是二元常量,只有两个值,即0和1,而没有中间值。
()3、变量A、B、C逻辑函数其对应卡诺图的小方格有16个。
()4、变量A、B、C、D逻辑函数其对应卡诺图的小方格有10个。
()5、变量A、B、C、D逻辑函数其对应卡诺图的小方格有16个。
()6、变量A、B、C逻辑函数其对应卡诺图的小方格有8个。
()7、2位二进制编码器有2个输入端2个输出端。
( )8、3位二进制编码器有3个输入端8个输出端。
( )9、在逻辑代数中,如果A+1=1,则A=0.()10、在逻辑代数中,如果AB=AC,则B=C.()11、在逻辑学中,B+B=B。
()12、n个变量的逻辑函数,其卡诺图有n2个小方格。
()13、逻辑函数式1+BC=BC。
()14、在数字电路逻辑电路中,信号只有“高”和“低”电平两种取值。
()15、 CMOS的输入端可以悬空,而TTL的输入端不可以悬空。
()16、正逻辑是指用1表示低电平,用0表示高电平。
()17、负逻辑是指用1表示高电平,0表示低电平。
()18、 TTL与非门的噪声容限是用来说明与非门抗干扰能力大小的参数,噪声容限小,说明抗干扰能力强,反之则弱。
()19、非门的逻辑功能是有1出1,有0 出0. ()20、非门通常是多个输入端和一个输出端。
()21、在数字电路中,高电平和低电平指的是一定的电压范围,而不是一个固定不变的数值。
()22、三极管饱和之后,如基极电流愈大,则管子饱和俞深,抗干扰能力愈强。
()23、与门的逻辑功能是有1出1,全0出0。
()24、或门的逻辑功能是有0出0,全1 出1. ()25、与非门的逻辑功能是全0出1,有1出0. ()26、或非门的逻辑功能是全0出1,有0出1. ()27、异或门的逻辑功能是同出1,异出0. ()28、同或门的逻辑功能是同出0,异出1. ()29、数字信号是指随时间变化在数值是连续变化的电信号。
()30、传输门是一种传输信号的可控开关电路,其具有双向传输特性,也可称为双向开关。
()31、逻辑门电路是指具有多个输入和多个输出端的开关的电路。
()32、数字电路的分析方法只能用逻辑代数分析。
()33、串联型限幅电路是利用二极管导通起限幅作用;而并联型限幅电路是利用二极管截止起限幅作用。
()34、由三个开关并联起来控制一只电灯时,电灯的亮与不亮同三个开关的闭合或断开之间的对应关系属于与的逻辑关系。
()35与门的逻辑功能可以理解为输入端为0,则输出端必为0,只有当输入端全为1时,输出端才为1。
()36逻辑是指事物的因果规律,逻辑电路所反应的输入状态(因)和输出状态(果)逻辑关系的电路。
()37某一逻辑电路,正逻辑体制分析时具有“与”逻辑功能,则用负逻辑体制分析时具有“或”的逻辑功能。
()38凡是在数值上或时间上不连续变化的信号,称为模拟信号。
()39门电路是用来控制电路的开通和关断的一种电路。
()40采用正负逻辑体制对同一逻辑电路进行分析时,会影响电路的质量。
()41饱和导通程度越深,则抗干扰能力越强。
()42噪声容限越大,则说明抗干扰能力越强。
()43在逻辑代数中:“1”比“0”大。
()44由三个开关串联起来控制一盏电灯时,把电灯亮作为相应的结果,开关闭合作为应具备的条件,则它们之间对应关系属于“或”逻辑关系。
()45 表示一种逻辑功能的真值表是唯一的,而它的表达式和逻辑图则可以有多种形式。
()46TL与非门的扇出系数是描述其带负载能力的参数。
应大于等于8。
()47高电平噪声容限是指在保证输出为低电平的前提下所允许加在输入高电平上的最大噪声电压,称人高电平噪声容限。
()48开关电平指在保证输出为额定低电平时,所允许的最小输入高电平值,称为开门电平。
()二、单选:1、有0出1,有1出0”属于()A 与逻辑B 或逻辑C 非逻辑D 与非逻辑2、十进制数366转化为二进制数为()A 10110111B 10111001C 101101110D 1111011103、有0出1,全1出0”属于()A 与逻辑B 或逻辑C 非逻辑D 与非逻辑4、 只有高、低电平的矩形脉冲信号属于()A 模拟信号B 直流信号 C5、 图示所示逻辑中,Y A 1 B 0 C 0或者1均可能6、 图示门电路,对多余输入端处理错误的是()7、 图示电路中,当Y=1时,则输入X 为()A 0B 1C 0或者1均可能 8、 TTL 逻辑电路是以 为基础的集成电路。
A 三极管 B 二极管 C 场郊应管D 晶闸管9、 某一电路,当输入端为A=0,B=0,C=0或者A=0,B=1,C=0,输出Y=0,其余输入组合时Y=1,则此门电路的表达式为()A Y=A+CB Y=A+B*C C Y=AB*CD Y= A (B+C )10、 二进制11101化成十进制数为()A 29B 57C 4D 15 11、 TTL 系列集成电路的电源电压一般为() A 5V B 25V C 380V D 220V12、 图示逻辑电路中, Y A L=A*B*C B L=A*(B+C ) C L=A+B*C D L=(A+B )*C 13、 CMOS A 3V —18V B 25V C 220V D 1.5V14、 七段数码显示器中,数字”6”, 用数码显示的数字对照表表示____A 0110000B 1111111C 1011111 D111111015、 8421BCD码1010111表示的十进制数是_____A 57B 87C 90D 10016、有0出1,全1出0属于()A 与逻辑B 或逻辑C 非逻辑D 与非逻辑三、填空1、晶体管反相器中加速电容的作用是。
2、当一件事情的几个条件全部具备之后,这件事情才能发生,否则不发生,这种因果关系称为。
3、当一件事情的几个条件中,至少具备一个条件,这种事情就会发生,这样的因果关系称为。
4、二极管做为开关元件是利用其。
5、事情和条件总是呈相反状态,这种关系称。
6、数字电路中的三极管只工作于、两种状态。
7、用1表示,用0表示,称为正逻辑。
8、数字信号是指在和不连续变化的电信号。
9、由或门和非门组成的逻辑电路是,其逻辑符号是。
10、由与门和非门组成的逻辑电路是,其逻辑函数式是。
11、逻辑函数的两种最基本的表示形式是和。
12、写出或门的逻辑函数式,逻辑功能是,逻辑符号。
13、三极管的开关特性是指当三极管处于饱和导通状态相当于开关的状态,三极管截止相当于开关的状态;即三极管是一个受控制的无触点开关电路。
14、写出与非门的逻辑函数式是,逻辑符号,逻辑功能。
15、写出或非门的逻辑函数式,逻辑功能,逻辑符号。
16、与门的逻辑函数式为,逻辑符号,逻辑功能。
17、数字电路的分析方法有、、和等四种方法。
18、箝位电路一般由电路和组成。
19、门电路中,最基本的逻辑门是、和。
20、MOS门电路中,按其导电沟道的不同可分为、和互补型的。
21、标准CMOS门电路的工作电源电压一般为。
22、数字电路研究的是电路的输出与输入之间的关系;且在数字电路中,半导体三极管主要工作在区和区23、数字集成电路按照组成器件的种类可分为系列和系列两大类。
24、二极管的开关应用电路主要包括和。
25、CMOS传输门是一种传输信号的开关电路,由于MOS管的结构对称,其极和极可对调使用,因此传输门具有性,也称双向开关。
26、串联型限幅电路的利用二极管的起限幅作用,并联型限幅电路是利用二极管的起限幅作用。
27、(73)10=()8421BCD(28)10=()228、二进数转换为十进制数的方法是:。
二进制数1101转化十进制数为,29、二进制数(11011)2转换成十进制是。
30、二进制数的进位原则是。
31、 A+0= ,A+1= ,A*0= , A*1= ,A+A= ,A*A= 。
32、十进制转换为二进制的方法是:。
十进制数28用8421BCD码表示,应写成,转化成二进制是。
33、卡诺图化简法,其实质就是。
34、将逻辑函数式化成最小项方法是采用法。
35、变量为A、B、C的逻辑函数其最小项有个,对应的卡诺图小方格有个。
36、逻辑函数Y=(A⊕B)C+ABC+ C的最简表达式是_____。
37、逻辑函数1+A+C+AC+D的逻辑值是()38、逻辑函数常用的化简方法有法和法。
39、公式法化简法常用的有法,法,法,法。
四、简答:1、CMOS电路的使用注意使用。
为什么?2、TTL与非门有哪些主要参数?说明其主要含义。
3、由开关A、B和指示灯Y组成的电路如图所示:4 如果用1表示开关断开和灯灭,用0表示开关闭合和灯亮,则Y和A,B之间是什么逻辑关系?5、如果用1表示开关断开和灯亮,用0表示开关闭合和灯灭,则Y和A、B之间是什逻辑么关系?6、画出与门的逻辑符号,并写出与门的逻辑函数式,总结其逻辑功能。
8、与非门逻辑符号、逻辑功能、逻辑函数式。
9、与或非门的逻辑符号、逻辑功能、逻辑式子。
10、或门的逻辑符号、逻辑函数式,逻辑功能。
11、或非门的逻辑函数式、逻辑符号、逻辑功能。
12、异或门的逻辑函数式,逻辑符号、逻辑功能。
13设计一个投票表决器,3个投票人分别为A、B、C,投票同意用1表示,用0表示不同意,只要两人以上同意才能通过。
输出Y=1表示通过,Y=0表示不通过。
五、计算:1、 101+11= 1111+101=2、1001+11001=3、 1110011+10011=4、 10111+1100=5、 11001-101=6、 1011*11=7、 1101*101=8、 110*101= 9、 11110/101= 10、 1011*101= 110*11= 1110*11= 11、 110—11= 1101—111= 1101—110=12、 11001/101= 1111/11= 1010/10=六、综合:1、用公式法化简逻辑函数式:Y1=AB(BC+A))2、用卡诺图化简逻辑函数式:将逻辑图转换为用与非门表示的电路图。