电气工程系(部)《数字电子技术》课程试题与参考答案

合集下载

数字电子技术基础试题及答案

数字电子技术基础试题及答案

数字电子技术基础试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑门是()。

A. 与门B. 或门C. 非门D. 异或门答案:C2. 下列哪个不是TTL逻辑门的类型?()A. 与非门B. 或非门C. 同或门D. 非门答案:C3. 一个D触发器的初始状态为1,当输入D=0时,时钟脉冲上升沿到达后,输出Q的状态为()。

A. 0B. 1C. 不确定D. 无变化答案:A4. 以下哪个逻辑表达式是正确的?()A. A+A=AB. A·A=AC. A+A=0D. A·A=0答案:B5. 一个4位二进制计数器,从0000开始计数,当计数到1111时,下一个状态是()。

A. 0000B. 1000C. 10000D. 0111答案:A6. 在数字电路中,若要实现一个逻辑函数,下列哪种方法最为经济?()A. 使用与非门B. 使用或非门C. 使用与门D. 使用或门答案:A7. 一个三态输出门,当控制端为高电平时,输出状态为()。

A. 高阻态B. 低电平C. 高电平D. 低阻态答案:C8. 以下哪个是BCD码的特点?()A. 每个十进制数字对应一个唯一的二进制代码B. 每个二进制数字对应一个唯一的十进制数字C. 每个二进制数字对应一个唯一的十六进制数字D. 每个十进制数字对应多个二进制代码答案:A9. 在数字电路中,一个反相器的逻辑功能是()。

A. 与B. 或C. 非D. 异或答案:C10. 一个JK触发器在时钟脉冲上升沿到达时,如果J=1,K=0,则触发器的状态()。

A. 保持不变B. 翻转C. 置0D. 置1答案:D二、填空题(每题2分,共20分)1. 一个2输入的与门,当两个输入都为1时,输出为______。

答案:12. 在数字电路中,一个D触发器的D端输入为0,时钟脉冲上升沿到达后,输出Q的状态为______。

答案:03. 一个4位二进制计数器,如果初始状态为0101,下一个状态为______。

数字电子技术考试题及答案

数字电子技术考试题及答案

数字电子技术考试题及答案一、选择题(每题2分,共20分)1. 以下哪个不是数字电子技术中的基本逻辑门?A. 与门(AND)B. 或门(OR)C. 非门(NOT)D. 异或门(XOR)答案:C2. 在数字电路中,一个触发器的稳定状态是指:A. 触发器输出为高电平B. 触发器输出为低电平C. 触发器输出不随输入变化而变化D. 触发器输出随输入变化而变化答案:C3. 以下哪个不是数字电子技术中的计数器类型?A. 二进制计数器B. 十进制计数器C. 十六进制计数器D. 以上都是答案:D4. 在数字电路设计中,以下哪个不是常用的时序逻辑元件?A. 寄存器B. 计数器C. 译码器D. 触发器答案:C5. 以下哪个不是数字电路的分类?A. 组合逻辑电路B. 时序逻辑电路C. 模拟电路D. 混合电路答案:C6. 一个简单的数字电子系统通常包括哪些基本部分?A. 输入、处理、输出B. 电源、输入、输出C. 输入、存储、输出D. 电源、输入、处理、输出答案:D7. 以下哪个不是数字电子技术中常用的存储元件?A. 触发器B. 寄存器C. 锁存器D. 放大器答案:D8. 在数字电子技术中,一个信号的上升时间是指:A. 信号从0%到90%的最大值所需的时间B. 信号从10%到90%的最大值所需的时间C. 信号从0%到100%的最大值所需的时间D. 信号从10%到100%的最大值所需的时间答案:A9. 以下哪个是数字电子技术中的同步电路的特点?A. 所有触发器的时钟信号是独立的B. 所有触发器的时钟信号是同步的C. 电路中没有时钟信号D. 电路中只有一个触发器答案:B10. 在数字电子技术中,以下哪个不是布尔代数的基本运算?A. 与(AND)B. 或(OR)C. 非(NOT)D. 除(DIV)答案:D二、填空题(每空2分,共20分)11. 在数字电路中,逻辑“1”通常表示电压为______,逻辑“0”通常表示电压为______。

数字电子技术习题和答案

数字电子技术习题和答案

习题一、填空题1.( 2分) 一个10位地址码、8位输出的ROM ,其存储容量为 。

2.( 2分) 如果对键盘上108个符号进行二进制编码,则至少要 位二进制数码。

3.( 2分) 在下列JK 触发器、RS 触发器、D 触发器 和T 触发器四种触发器中,具有保持、置1、置0和翻转功能的触发器是 。

4.( 2分)为了暂存四位数据信号可用 个触发器构成数据寄存器。

5.( 2分) C A AB Y +=,Y 的最简与或式为 。

6.( 2分) 电路如图1,电路的逻辑表达式F 。

图 1 图 27.(2分) 由555定时器组成的电路如图2,回差电压是 V 。

8.( 2分)设逐次比较型A/D 转换器的参考电压U REF =8V , 输入模拟电压3.5V 。

如果用6位逐次比较型A/D 转换器来实现,则转换器输出的6位码是 。

9.(2分) 四输入TTL 或非门,在逻辑电路中使用时,有2个输入端是多余的,应将多余端接 。

10.( 2分)若每输入1000个脉冲分频器能输出一个脉冲,则由二进制加法计数器构成的分频器需要 个触发器。

11. 在TTL 、CMOS 逻辑族中,在电源电压值相同时,噪声容限大的是_______________.12.F=A B +BD+CDE+A D 最简的与或式是_______________.13.试将函数F A B C AC BC AC A B AB (,,)()=++++,简化成与或表达式F =_____________.14.若某二进制DAC 的最大输出电压是8V ,能分辨的最小输出电压是8mV ,则该转换器输入数字的位数N 至少为 。

15.请写出下图S 的表达式 。

CO 的表达式 。

二、选择题1、是8421BCD 码的是( )。

A 、1010B 、0101C 、1100D 、11012、和逻辑式BC A A + 相等的是( )。

A 、ABCB 、1+BC C 、AD 、BC A +3、二输入端的或非门,其输入端为A 、B ,输出端为Y ,则其表达式Y= ( )。

《数字电子技术基础》试题及参考答案

《数字电子技术基础》试题及参考答案

试卷一一、填空题(每空1分,共20分)1、与非门的逻辑功能为。

2、数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用和来表示。

3、三态门的“三态”指,和。

4、逻辑代数的三个重要规则是、、。

5、为了实现高的频率稳定度,常采用振荡器;单稳态触发器受到外触发时进入态6、同步RS触发器中R、S为电平有效,基本R、S触发器中R、S为电平有效7、在进行A/D转换时,常按下面四个步骤进行,、、、。

二、选择题(每题1分,共10分)1、有八个触发器的二进制计数器,它们最多有()种计数状态。

A、8;B、16;C、256;D、642、下列触发器中上升沿触发的是()。

A、主从RS触发器;B、JK触发器;C、T触发器;D、D触发器3、下式中与非门表达式为(),或门表达式为()。

A 、Y=A+B ;B 、Y=AB ;C 、Y=B A +;D 、Y=AB4、十二进制加法计数器需要( )个触发器构成。

A 、8;B 、16;C 、4;D 、35、逻辑电路如右图,函数式为( )。

A 、F=AB +C ; B 、F=AB +C ;C 、F=C AB +;D 、F=A+BC6、逻辑函数F=AB+BC 的最小项表达式为( )A 、F=m 2+m 3+m 6B 、F=m 2+m 3+m 7C 、F=m 3+m 6+m 7D 、F=m 3+m 4+m 77、74LS138译码器有( ),74LS148编码器有( )A 、三个输入端,三个输出端;B 、八个输入端,八个输出端;C 、三个输入端,八个输出端;D 、八个输入端,三个输出端。

8、单稳态触发器的输出状态有( )A 、一个稳态、一个暂态B 、两个稳态C 、只有一个稳态D 、没有稳态三、判断(每题1分,共10分):1、逻辑变量的取值,1比0大。

( )2、对于MOS 门电路多余端可以悬空。

( )3、计数器的模是指对输入的计数脉冲的个数。

( )4、JK 触发器 的输入端 J 悬空,则相当于 J = 0。

《数字电子技术》习题及答案

《数字电子技术》习题及答案

第1章 数制和码制 一、填空题1.数制转换:(011010)2 =( )10 =( )8 =( )16。

2.数制转换:(35)10 =( )2 =( )8 =( )16。

3.数制转换:(251)8 =( )2 =( )16 =( )10。

4.数制转换:(4B )16 =( )2 =( )8 =( )10。

5.数制转换:(69)10 =( )2 =( )16 =( )8。

6.将二进制数转换为等值的八进制和十六进制数 (10011011001)2 =( )8 =( )16。

7.将二进制数转换为等值的八进制和十六进制数 (1001010.011001)2 =( )8 =( )16。

一、填空题答案: 1.26、32、1A ; 2.100011、43、 23; 3.10101001、A9、169; 4.1001011、113、75; 5.1000101、45、105; 6.2331、4D9; 7.112.31、4A.64。

第2章 逻辑代数基础 一、填空题1.逻辑函数Y AB A B ''=+,将其变换为与非-与非形式为 。

2.逻辑函数Y A B AB C ''=+,将其变换为与非-与非形式为 。

3. 将逻辑函数AC BC AB Y ++=化为与非-与非的形式,为 。

4.逻辑函数Y A A BC '''=+,化简后的最简表达式为 。

5.逻辑函数Y A B A B ''=++,化简后的最简表达式为 。

6.逻辑函数()()Y A BC AB ''''=+,化简后的最简表达式为 。

7. 逻辑函数Y AB AB A B ''=++,化简后的最简表达式为 。

一、填空题答案1.()()()Y AB A B '''''= ; 2.()()()Y A B AB C '''''=; 3. ()()()()Y AB BC AC ''''=; 4. Y A '=; 5.1Y =; 6.1Y =; 7.Y A B =+。

电气工程及其自动化【本】-数字电子技术-2017-9-20 15-39-56试卷

电气工程及其自动化【本】-数字电子技术-2017-9-20 15-39-56试卷

课程名称:数字电子技术一、填空题(本题共6道小题,每小题5分,共30分) 1、“有0出1,全1为0”是_____运算的运算规则。

2、“与运算转换成或运算,或运算转换成与运算,逻辑1转换成逻辑0,逻辑0转换成逻辑1,变量不变”是_____规则的一般步骤。

3、二进制数101110 . 1101转换为八进制是_____,转换为十进制是_____,转换为十六进制是_____,转换为8421BCD 码是_____。

4、“原变量转换成反变量,反变量转换成原变量,与运算转换成或运算,或运算转换成与运算,逻辑1转换成逻辑0,逻辑0转换成逻辑1”是_____规则的一般步骤。

5、数字电路一般分为_____和_____逻辑电路两大类。

6、ROM 是______的缩写,掉电后,其内部存储的信息将______。

二、不定项选择题(本题共5道小题,每小题3分,共15分)至少有一个正确答案,错选、多选、少选或未选均无分1、某逻辑函数以不同变量顺序作卡诺图,下列说法中正确的是( )。

A 逻辑1的数量和位置均不变。

B 逻辑1的数量不变,位置一定变化。

C 逻辑1的数量不变,位置可能变化。

D 逻辑1的数量和位置均变化。

2、比十进制数92.6小的数有( )。

A 二进制数1011110 . 11B 八进制数135 . 2C 十六进制数59 . FD 8421BCD 码1001,0010 . 0100 3、( )触发器仅仅理论存在,没有实际的芯片。

A D 触发器B JK 触发器C T 触发器D T ’触发器 4、变量X 和Y 互补的充分必要条件有( )。

A 0=+Y XB 1=+Y XC 0=XYD 1=XY 5、具备保持功能的触发器有( )。

A RSFF B DFF C JKFF D TFF三、化简题(本题共3道小题,每小题5分,共15分) 1、利用卡诺图法将函数∑∑+=)14,9,8,7,4,2()15,13,11,10,5,1(),,,(d m D C B A Y 化简为最简与或表达式。

《数字电子技术》考试试卷及参考答案

《数字电子技术》考试试卷及参考答案

课程名称:《数字电子技术》(本卷满分100分,考试时间120分钟)一、填空题(本大题共11题,每空2分,共32分)1. (90.7)10=( )8421BCD =()余3码。

2. 满足输入全为1,输出才为0的逻辑关系有 。

3. 1位数值比较器,比较结果为A>B 时,输出F= 。

4. 74148是8线-3线优先编码器,编码输入7I 的优先级别最高,0I 优先级别最低。

当使能端有效,6I =5I =0,其余编码输入端为1时,编码输出2F 1F 0F =。

5. TTL 与非门多余输入端的处理方法是 。

6. TTL 与非门的灌电流负载发生在输出 电平情况下,负载电流越大,则输出电平越高。

7. TTL 三态门的三种可能的输出状态分别是 、 和 。

8. 时序电路一般由 和 两部分组成。

9. 要存储16位二进制信息需要 个触发器。

10. 有一个移位寄存器,高位在左边,低位在右边,欲将存放在该移位寄存器中的二进制数乘上十进制数8,则需将该移位寄存器中的数左移 位,需要 个移位脉冲。

11. TTL 电路如图所示,输出端表达式为P 2= 。

二、选择题(本大题共5题,每小题2分,共10分)1. 触发器的1状态指的是Q 和Q 分别为()。

A.0,0B.1,1C.0,1D.1,0 2. 下列触发器中对输入信号有约束条件的是( )。

A.基本RS 触发器 B.主从JK 触发器 C.边沿D 触发器 D.T 触发器3. 以下关于时序逻辑电路的描述不正确的是( )。

A. 电路在任意时刻的输出与该时刻的输入信号有关 B. 输出与电路的原状态有关C. 仅仅由逻辑门电路组成的电路不是时序逻辑电路D. 含有从输出到输入的反馈回路4. 同步计数器和异步计数器比较,同步计数器的显著优点是( )。

A.工作速度高B.触发器利用率高C.电路简单D 不受CP 时钟控制.5. 在下列电路中,不属于时序逻辑电路的是( )。

A.计数器B.寄存器C.全加器D.分频器三、计算题(本大题共2题,共13分)1. (8分)用卡诺图化简函数F(A,B,C,D)=∑m (5,6,8,10)+∑d (0,1,2,4,13,14,15),写出其最简与-或表达式和或-与表达式。

大学课程《数字电子技术基础》试题及答案

大学课程《数字电子技术基础》试题及答案

大学课程《数字电子技术基础》试题及答案一、填空题时序逻辑电路1.所谓时序逻辑电路是指电路的输出不仅与当时的有关,而且与电路的有关。

答:输入,历史状态2.含有触发器的数字电路属于逻辑电路。

答:时序3.计数器按照各触发器是否同时翻转分为式和式两种。

答:同步,异步4.某计数器状态转换图如图,该电路为________进制计数器。

答:55.某计数器的输出波形如图1所示,该计数器是进制计数器。

答:56. N个触发器可以构成最大计数长度(进制数)为的计数器。

答: 2N7.若要构成七进制计数器,最少用个触发器,它有个无效状态。

答: 3 18.若要构成十进制计数器,至少用个触发器,它有个无效状态。

答:4 69.串行传输的数据转换为并行传输数据时,可采用寄存器。

答:移位10.组成计数器的各个触发器的状态,能在时钟信号到达时同时翻转,它属于计数器。

答:同步11.组成计数器的各个触发器的状态,在时钟信号到达时不能同时翻转,它属于计数器。

答:异步12.两片中规模集成电路10进制计数器串联后,最大计数容量为()位。

答:10013.驱动共阳极七段数码管的译码器的输出电平为()有效。

答:低二、选择题时序逻辑电路1.时序逻辑电路中一定包含。

A、触发器B、组合逻辑电路C、移位寄存器D、译码器答:A2.在同步计数器中,各触发器状态改变时刻()。

A、相同B、不相同C、与触发器有关D、与电平相同答:A3.同步时序逻辑电路和异步时序逻辑电路比较,其差别在于后者。

A.没有触发器B. 没有统一的时钟脉冲控制C.没有稳定状态D. 输出只与内部状态有关答:B4.有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是()。

A. 1011--0110--1100--1000--0000B. 1011--0101--0010--0001--0000C. 1011--1100--1101--1110--1111D. 1011--1010--1001--1000—0111答:A Array 5.某计数器的状态转换图如右:其计数的容量为( )A.8 B. 5C. 4D. 3答:B6.同步时序逻辑电路和异步时序逻辑电路比较,其差别在于后者。

数字电子技术试题及答案解析1

数字电子技术试题及答案解析1

一、单项选择题(每小题1分,共15分)在下列每小题的四个备选答案中选出一个正确的答案,并将其字母标号填入题干的括号内。

1.一位十六进制数可以用多少位二进制数来表示?( C )A . 1B . 2C . 4D . 162.以下电路中常用于总线应用的是( A )A.T S L 门B.O C 门C. 漏极开路门D.C M O S 与非门 3.以下表达式中符合逻辑运算法则的是( D )A.C ·C =C 2B.1+1=10C.0<1D.A +1=1 4.T 触发器的功能是( D )A . 翻转、置“0” B. 保持、置“1” C. 置“1”、置“0” D. 翻转、保持 5. 存储8位二进制信息要多少个触发器(D )A.2B.3C.4D.8 6.多谐振荡器可产生的波形是( B )A.正弦波B.矩形脉冲C.三角波D.锯齿波 7.一个16选一的数据选择器,其地址输入(选择控制输入)端的个 数是( C )A.1B.2C.4D.16 8.引起组合逻辑电路中竟争与冒险的原因是( C )A.逻辑关系错;B.干扰信号;C.电路延时;D.电源不稳定。

9.同步计数器和异步计数器比较,同步计数器的最显著优点是( A ) A.工作速度高 B.触发器利用率高C.电路简单D.不受时钟C P 控制10.N 个触发器可以构成能寄存多少位二进制数码的寄存器?( B ) A.N -1 B.N C.N +1 D.2N11.若用J K 触发器来实现特性方程AB Q A Q n 1n +=+,则J K 端的方程应为( B )A.J =A B ,K =B AB.J =A B ,K =B AC.J =B A +,K =A BD.J =B A ,K =A B12.一个无符号10位数字输入的D A C ,其输出电平的级数是( C )A.4B.10C.1024D.100 13.要构成容量为4K ×8的RAM ,需要多少片容量为256×4的RAM ?( D )A.2B.4C.8D.32 14.随机存取存储器R A M 中的内容,当电源断掉后又接通,则存储器中的内容将如何变换?( C )A.全部改变B.全部为1C.不确定D.保持不变 15.用555定时器构成单稳态触发器,其输出的脉宽为( B )A.0.7RC ;B.1.1RC ;C.1.4RC ;D.1.8RC ;二、多项选择题(每小题1分,共5分)在下列每小题的四个备选答案中有二至四个正确答案,请将正确答案全部选出并将其字母标号填入题干的括号内;少选错选都不得分。

数字电子技术试题及答案

数字电子技术试题及答案

数字电子技术试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑2. 下列哪个不是数字电路的特点:A. 抗干扰能力强B. 集成度高C. 功耗高D. 可靠性高3. 一个3输入的与门,当所有输入都为高电平时,输出为:A. 低电平B. 高电平C. 悬空D. 随机状态4. 在数字电路设计中,以下哪个不是常用的逻辑门:A. NAND门B. NOR门C. XOR门D. AND-OR-NOT门5. 一个D触发器的初始状态为0,当输入D=1时,时钟信号上升沿触发后,Q端的输出状态为:A. 0B. 1C. 保持不变D. 翻转6. 在数字电路中,计数器的主要功能是:A. 放大信号B. 存储信息C. 计数和分频D. 逻辑判断7. 下列哪个不是触发器的类型:A. SR触发器B. JK触发器C. D触发器D. 三态触发器8. 在数字电路中,一个4位二进制计数器最多可以计数到:A. 4B. 8C. 16D. 329. 一个简单的数字钟电路至少需要多少个计数器:A. 1B. 2C. 3D. 410. 在数字电路中,以下哪个不是同步计数器的特点:A. 所有触发器的时钟信号同步B. 计数速度快C. 结构复杂D. 计数精度高答案:1-5 B A B B B;6-10 C D C B C二、多项选择题(每题3分,共15分)1. 数字电路中常用的逻辑门包括:A. 与门B. 或门C. 非门D. 异或门E. 同或门2. 下列哪些是数字电路的优点:A. 集成度高B. 功耗低C. 抗干扰能力强D. 易于实现大规模集成E. 易于设计和测试3. 触发器的类型包括:A. SR触发器B. JK触发器C. D触发器D. T触发器E. 三态触发器4. 计数器的计数方式包括:A. 同步计数B. 异步计数C. 双向计数D. 递增计数E. 递减计数5. 以下哪些是数字电路设计中常用的优化方法:A. 逻辑简化B. 门电路优化C. 布局优化D. 时序优化E. 电源管理优化答案:1 ABCDE;2 ABCDE;3 ABCD;4 ABCE;5 ABCDE三、填空题(每空1分,共10分)1. 在数字电路中,最基本的逻辑关系包括______、______和非逻辑。

数字电子技术习题参考答案

数字电子技术习题参考答案

《数字电子技术》复习题参考答案一、选择题1. 在数字电路中,用“1”表示高电平,用“0”表示低电平,称为( C );(A)译码(B)编码(C)正逻辑(D)负逻辑2. AB(A+BC)化成最简式是(D)A、 AB、 BC、 A+BD、 AB3、以下说法正确的是:(A)A、将OC门输出端连在一起,再通过一个电阻接外电源,可以实现线与逻辑关系。

B、三态门的输出端可以连在一起,但不能构成数据总线。

C、将OC门输出端直接连在一起,可以实现线与逻辑关系。

D、三态门的输出端连在一起,再通过一个电阻接外电源,构成数据总线。

4、全加器有3个输入端A B C,其中C为低位进位,输出端有S和CO,S表示本位和,CO 表示向高位进位,如果输入A=1 B=1 C=1 则S和CO 各等于 ( C )A S=0 CO=1B S=1 CO=0C S=1 CO=1D S=0 CO=05、数据选择器输入端D0D1D2D3,控制端 A1A若A1A=10,则哪个输入端的数据可以输出( C )A D0B D1C D2D D36、T'触发器的特性方程是( A )A Q n+1 =nQ B Q n+1=1 C Q n+1=0 D Q n+1= T'7、有一组代码需要暂时存放,应该选用(B)A、计数器B、寄存器C、译码器D、全加器8、有关单稳态触发器的说法错误的是:( D )A、它有一个稳态和一个暂稳态B、在外来触发脉冲作用下,能从稳态翻转到暂稳态C、暂稳态维持一段时间后,将自动返回稳态。

D、它有两个稳定状态9、触发器复位端R和置位端S的关系正确的是(B)A、两者同时有效B、不可能两者同时有效C、复位就是置位D、难以判断10、十进制数63的8421BCD码是( C )(A)10000000 (B)00111111(C)01100011 (D)0101001111、十进制数256的8421BCD码是(D)(A )10000000 (B )011001000110 (C )01111111 (D )00100101011012. 逻辑函数C A AB Y +=的最简与非—与非式为( D ) (A )C A AB (B )AC AB (C )AC B A (D )C A AB 13、已知函数()Y A BC DE =+,其反演式为( B ) (A )E D BC A Y )(+= (B ) E D C B A Y +++=)( (C )E D ABC Y ++= (D )E D C B A Y +++=)(14、 在下图所示 6个电路中,能实现CD AB Y +=的电路是( D 、E ) (A ) (B ) (C ) (D )15、以下不属于CMOS 集成芯片的是( C )(A ) C663 (B )CC4043 (C )74LS47 (D )74HC152 16、以下说法错误的是( B ) (A ) 寄存器属于时序逻辑电路; (B ) 读/写存储器简称为ROM ;(C ) 基本寄存器只能采用并入并出的数据传送方式; (D ) 移位寄存器的存储单元只能用边沿触发器构成.17、欲将频率为f 的正弦波转换成为同频率的矩形脉冲,应选用( C )(A )多谐振荡器 (B )T ’型触发器 (C )施密特触发器 (D )单稳态触发器 18、存储容量为81024⨯位的RAM ,需要的地址码的位数为( B ) (A )3 (B )10 (C )13 (D )8019、以下可以用来构成计数器的是( D )【注:本题最好改成“不能构成同步触发器的是( A )】(A )基本RS 触发器 (B )主从RS 触发器 (C )同步D 锁存器 (D )边沿JK 触发器20、如图1-10所示组合电路中,Y=( B )(A )B A AB +(B )B A B A +(C )AB(D )B A 图1-10二、填空题1. =2)11000011(___195_____10 (10110101)2 = (181)10=10)222( 11011110 2 (129)10 = (10000001)2(11001)2= ( )10 (254)10=( )8421BCD 2. 在数字电路中,用“0”表示高电平,用“1”表示低电平,则称为__负__逻辑; 3. 逻辑函数的表示方法包括:真值表、卡诺图、逻辑表达式、逻辑图和__波形图__; 4. 时序逻辑电路的基本组成单元是____触发器_____; 5. 已知函数()Y A BC DE =+,其反演式E D C B A Y +++=)(; 6. T '触发器的特性方程为:n n Q Q =+1;7. 如左下图所示的TTL 电路,其输出信号Y=AB ;8. 如右上图所示电路中,若A=0、B=1,则Q= 1__;9. 用555定时器构成的单稳态触发器中,Ω=600R ,F C μ01.0=,则W t =S μ6.6; 10. 用555定时器构成的多谐振荡器中,Ω==k R R 121,F C μ1=,则输出电压的占空比q=_2/3_;11. 逻辑函数C A AB Y +=的最简与非—与非式为C A AB ; 12. 化简=+++=D C B A C B A Y A+B+C+D__; 13. T 触发器的特性方程为:n n Q T Q ⊕=+1;AY14. 逻辑函数的卡诺图如右下图所示,它的最简与或式是D B C B D A ++;15.用555定时器构成的施密特触发器,作阈值探测器,要求能将输入信号中幅值大于5V 的脉冲信号都检测出来,则电源电压CC V 应为__7.5__V ;16.用555定时器构成的多谐振荡器中,Ω==k R R 121,F C μ1=,则输出电压的频率f = 0.44 KHZ ;17.、同或门的表达式是 ( Y=A ⊙B=AB B A + ) 18、正的“或非”门也就是负( 与非 )门19、通常所说的三态门,是指哪3种状态?( 0 态、1态、高阻态 )20、在TTL 三态门、OC 门、与非门、异或门和或非门电路中,能实现“线与”逻辑功能的门为( OC 门 ),能实现总线连接的门为( 三态门 )21、一个二进制编码器若需要对12个输入信号进行编码,则需要采用( 4 )位二进制代码。

数字电子技术试题及答案

数字电子技术试题及答案

数字电子技术基础试题库一、填空题 : (每空1分,共10分1. (30.25 10 = ( 2 = ( 16 。

2 . 逻辑函数L = + A+ B+ C +D = 。

3 . 三态门输出的三种状态分别为:、和。

4 . 主从型JK触发器的特性方程= 。

5 . 用4个触发器可以存储位二进制数。

6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。

二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(图。

图 12.下列几种TTL电路中,输出端可实现线与功能的电路是(。

A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是(。

A、通过大电阻接地(>1.5KΩB、悬空C、通过小电阻接地(<1KΩD、通过电阻接V CC4.图2所示电路为由555定时器构成的(。

A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路(。

图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是(。

图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为(。

图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用(。

A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为(。

A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有(个数据信号输出。

A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。

数字电子技术试题及答案

数字电子技术试题及答案

数字电子技术试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,逻辑“与”门的输出为高电平的条件是:A. 所有输入均为高电平B. 至少有一个输入为高电平C. 所有输入均为低电平D. 至少有一个输入为低电平答案:A2. 下列哪个不是组合逻辑电路的特点?A. 输出只依赖于当前的输入B. 输出与输入之间存在时间延迟C. 没有存储功能D. 电路结构简单答案:B3. 在数字电路中,一个D触发器的初始状态为Q=0,当输入D=1时,触发器的输出Q变为:A. 0B. 1C. 保持不变D. 无法确定答案:B4. 以下哪个不是数字电路中常用的逻辑门?A. 与门B. 或门C. 非门D. 异或门答案:D5. 在数字电路中,一个JK触发器的J=0,K=1时,触发器的状态会发生:A. 保持不变B. 翻转C. 置0D. 置1答案:B6. 下列哪个不是数字电路中的编码方式?A. 二进制编码B. 格雷码C. 十进制编码D. 奇偶校验码答案:C7. 在数字电路中,一个计数器的计数范围是2^n,那么该计数器的位数是:A. nB. n-1C. n+1D. 2n答案:A8. 一个4位的二进制计数器,从0000开始计数,当计数到1111时,下一个状态是:A. 0000B. 1000C. 0001答案:A9. 在数字电路中,一个移位寄存器的移位方向是:A. 左移B. 右移C. 双向移位D. 随机移位答案:C10. 以下哪个不是数字电路中的触发器类型?A. SR触发器B. JK触发器C. D触发器D. 与非门答案:D二、填空题(每题2分,共20分)1. 在数字电路中,一个3输入的或门,当输入为100时,输出为________。

答案:12. 如果一个触发器的Q输出为0,那么它的非Q输出为________。

答案:13. 在数字电路中,一个T触发器的T输入为1时,触发器的状态会________。

答案:翻转4. 在数字电路中,一个同步计数器的计数速度比异步计数器的计数速度________。

数字电子技术基础试题及答案

数字电子技术基础试题及答案

数字电子技术基础试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系有哪三种?A. 与、或、非B. 与、异或、同或C. 与、或、异或D. 同或、异或、非2. 一个二进制数1011转换为十进制数是多少?A. 9B. 10C. 11D. 123. 下列哪个不是数字电路的特点?A. 速度快B. 稳定性好C. 可编程D. 体积大4. 逻辑门电路中的“与门”(AND gate)的输出为高电平的条件是什么?A. 所有输入均为高电平B. 至少有一个输入为高电平C. 所有输入均为低电平D. 至少有一个输入为低电平5. 触发器的主要用途是什么?B. 进行算术运算C. 进行逻辑判断D. 放大信号6. 以下哪个是组合逻辑电路的特点?A. 有记忆功能B. 没有记忆功能C. 需要时钟信号D. 可以进行数据存储7. 一个完整的数字系统通常包括哪些部分?A. 微处理器、存储器、输入/输出接口B. 微处理器、电源、输入/输出接口C. 存储器、电源、输入/输出接口D. 微处理器、存储器、显示器8. 以下哪个是数字电路中的计数器的功能?A. 计数B. 分频C. 放大D. 编码9. 一个数字电路设计中,若要实现一个逻辑表达式 A'BC + AB'C',应该使用哪种逻辑门?A. 与门B. 或门C. 非门D. 异或门10. 以下哪个是数字电路中的寄存器的功能?B. 进行算术运算C. 进行逻辑判断D. 放大信号二、填空题(每题2分,共20分)11. 数字电路中最基本的逻辑关系包括________、________和________。

12. 一个二进制数1101转换为十进制数是________。

13. 数字电路与模拟电路相比,具有________、________和________等优点。

14. 在数字电路中,若要实现一个逻辑表达式 A + B,应该使用________门。

15. 触发器是一种________电路,用于存储________。

数字电子技术试题及答案

数字电子技术试题及答案

数字电子技术试题及答案### 数字电子技术试题及答案#### 一、选择题1. 数字电路中,最基本的逻辑关系是:- A. 与逻辑- B. 或逻辑- C. 非逻辑- D. 异或逻辑答案: A2. 以下哪个不是数字电子技术中的逻辑门:- A. AND门- B. OR门- C. NOT门- D. ADD门答案: D3. 在数字电路中,触发器的主要用途是:- A. 存储信息- B. 放大信号- C. 转换信号- D. 滤波答案: A4. 以下哪个是组合逻辑电路的特点:- A. 有记忆功能- B. 无记忆功能- C. 需要时钟信号- D. 需要电源答案: B5. 在数字电路中,一个二进制数“1010”转换为十进制数是:- A. 8- B. 10- C. 14- D. 16答案: C#### 二、简答题1. 简述数字电路与模拟电路的区别。

- 数字电路主要处理数字信号,以二进制形式表示,具有离散性、抗干扰性强、易于集成等特点。

模拟电路则处理模拟信号,以连续变化的电压或电流表示,适合处理连续变化的物理量。

2. 解释什么是二进制数,并给出一个例子。

- 二进制数是一种数制,使用两个数字0和1来表示所有数值。

例如,二进制数“1101”表示十进制数13。

3. 描述一个基本的逻辑门如何工作。

- 一个基本的逻辑门,如AND门,接收两个或多个输入信号,并根据其逻辑功能产生一个输出信号。

例如,AND门只有在所有输入都为高电平时才输出高电平。

#### 三、计算题1. 给定逻辑表达式 Y = A'B + AB',求当A=0, B=1时的Y值。

- 首先计算A'和B'的值,A' = 1,B' = 0。

然后将这些值代入表达式,Y = 1*1 + 0*0 = 1。

2. 一个4位二进制计数器从0000开始计数,求它第10次计数后的二进制状态。

- 4位二进制计数器的计数序列是0000, 0001, 0010, 0011, 0100, 0101, 0110, 0111, 1000, 1001。

数字电子技术基础试题及答案

数字电子技术基础试题及答案

数字电子技术基础试题及答案1. 第一题题目:简述数字电子技术的基本概念和应用领域。

答案:数字电子技术是指利用离散的数值来表示和处理信息的技术。

它基于二进制数制,利用逻辑门电路和触发器等组件构成各种数字电路,用于实现逻辑运算、控制电路和数据处理等功能。

数字电子技术广泛应用于计算机、通信、嵌入式系统、数字信号处理等领域。

2. 第二题题目:简述数字电路系统的设计与分析方法。

答案:数字电路系统的设计与分析涉及到多个步骤。

首先,根据系统需求和功能,确定电路的输入输出关系和逻辑功能。

然后,根据逻辑功能,设计电路的逻辑结构,选择适当的逻辑门电路和触发器等组件。

接下来,进行电路的布局与连接设计,确定电路的输入输出接口和信号线的连接方式。

最后,进行电路的仿真与测试,验证电路的功能和性能。

3. 第三题题目:简述数字电子技术中的编码与解码原理及应用。

答案:编码与解码是数字电子技术中常用的方法,用于将不同形式的数据转换为二进制数或将二进制数转换为其他形式的数据。

常见的编码与解码方式包括BCD码、格雷码、ASCII码等。

编码与解码在数字通信、计算机存储与传输、显示器控制等场景中具有重要应用。

4. 第四题题目:简述数字电子技术中的时序电路和控制电路。

答案:时序电路是数字电子技术中用于控制和同步各个组件工作时间序列的电路。

它包括时钟信号发生、计数器、触发器、寄存器等组件。

控制电路是数字电子技术中用于实现逻辑控制和决策的电路。

它通过逻辑门电路、电平转换电路等实现数据的选择与控制。

时序电路和控制电路在数字系统中起着重要的作用,决定了系统的功能和性能。

5. 第五题题目:简述数字电子技术中的记忆器件和处理器。

答案:记忆器件是数字电子技术中用于存储数据和程序的组件。

常见的记忆器件包括随机存储器(RAM)、只读存储器(ROM)、闪存等。

处理器是数字电子技术中用于执行指令和运算的核心组件。

处理器包括算数逻辑单元(ALU)、控制单元(CU)等部分,通过指令和数据交互实现数据处理和运算。

北京理工大学智慧树知到“电气工程及其自动化”《数字电子技术》网课测试题答案卷2

北京理工大学智慧树知到“电气工程及其自动化”《数字电子技术》网课测试题答案卷2

北京理工大学智慧树知到“电气工程及其自动化”《数字电子技术》网课测试题答案(图片大小可自由调整)第1卷一.综合考核(共10题)1.组合逻辑电路消除竞争冒险的方法有()。

A.修改逻辑设计B.在输出端接入缓冲电路C.后级加缓冲电路D.屏蔽输入信号的尖峰干扰2.DAC的分辨率就是当输入数字信号最低位变化1时,输出模拟电压的变化量。

()A.错误B.正确3.在组合逻辑电路中,并非所有的竞争都会产生冒险。

()A.错误B.正确4.三态输出门的输出状态为()。

A.高电平B.低电平C.高阻D.低阻5.三种基本逻辑关系是“与”逻辑、“或”逻辑、“非”逻辑。

()A.错误B.正确6.下列逻辑电路中为时序逻辑电路的是()。

A.变量译码器B.加法器C.数码寄存器D.数据选择器7.用或非门构成的基本RS触发器的所谓“状态不定”是指在RS两端同时加信号()。

A.R=0,S=0B.R=0,S=1C.R=1,S=0D.R=1,S=18.数字系统的优点有()。

A.较大的动态范围B.可预先决定精度C.可靠性高D.对温度变化敏感性低9.构成计数电路的基本单元是具有记忆作用的触发器。

()A.错误B.正确10.普通的逻辑门电路允许将输出端直接连在一起。

()A.错误B.正确第1卷参考答案一.综合考核1.参考答案:A2.参考答案:A3.参考答案:A4.参考答案:ABC5.参考答案:A6.参考答案:C7.参考答案:D8.参考答案:ABCD9.参考答案:A10.参考答案:A。

北京交通大学智慧树知到“电气工程及其自动化”《数字电子技术(含实验)》网课测试题答案_4

北京交通大学智慧树知到“电气工程及其自动化”《数字电子技术(含实验)》网课测试题答案_4

北京交通大学智慧树知到“电气工程及其自动化”《数字电子技术(含实验)》网课测试题答案(图片大小可自由调整)第1卷一.综合考核(共10题)1.逻辑代数的基本规则是()。

A.代入规则B.反演规则C.对偶规则D.延展规则2.任意一个逻辑函数经过变化,都能表示成唯一的最小项表达式。

()A.错误B.正确3.当A和B都是1位数时,它们只能取()和()两种值。

A.0、0B.0、1C.1、1D.1、24.逻辑函数的化简方法有()。

A.并项法B.吸收法C.消去法D.配项法5.0FEH是我们常用数制中的十六进制。

()A.错误B.正确6.与十进制相比二进制的优点是()。

A.数字装置简单可靠、所有元件少B.运算规则简单、运算操作方便C.运算速度快D.数值表达清晰、便于观察7.二、十进制码就是用()位二进制数来表示()位十进制数中的0~9这十个数码,简称BCD码。

A.4、2B.4、1C.2、1D.2、28.一个双稳态触发器可以保存1位二值信息。

()A.错误B.正确9.设计同步时序逻辑电路的一般步骤包括()和确定激励方程组、输出方程组、画出逻辑图、检查自启功能。

A.建立原始状态图和原始状态表B.状态化简C.状态分配D.选择触发器类型10.二进制是以()为基数的计数体制。

A.数字B.两位C.高低电平D.2第1卷参考答案一.综合考核1.参考答案:ABC2.参考答案:B3.参考答案:B4.参考答案:ABCD5.参考答案:B6.参考答案:AB7.参考答案:B8.参考答案:B9.参考答案:ABCD10.参考答案:D。

吉林大学智慧树知到“电气工程及其自动化”《数字电子技术》网课测试题答案_5

吉林大学智慧树知到“电气工程及其自动化”《数字电子技术》网课测试题答案_5

吉林大学智慧树知到“电气工程及其自动化”《数字电子技术》网课测试题答案(图片大小可自由调整)第1卷一.综合考核(共10题)1.8位移位寄存器,串行输入时经()个脉冲后,8位数码全部移入寄存器中。

A.1B.2C.4D.82.逻辑变量的取值1和0可以表示()。

A.开关的闭合、断开B.电位的高、低C.真与假D.电流的有、无3.下列触发器中,没有约束条件的是()。

A.基本RS触发器B.主从RS触发器C.同步RS触发器D.边沿D触发器4.以下代码中为恒权码的为()。

A.循环码B.5421BCD码C.余三码D.格雷码5.采样定理的规定,是为了能不失真地恢复原模拟信号,而又不使电路过于复杂。

()A.错误B.正确6.A+BC=()。

A.A+BB.A+CC.(A+B)(A+C)D.B+C7.卡诺图化简法可以更加直观、简捷的逻辑函数化简方法。

()A.错误B.正确8.555定时器可以组成()。

A.多谐振荡器B.单稳态触发器C.施密特触发器D.JK触发器9.逻辑函数的简化对于提高电路的可靠性并没有什么作用,因此实际意义不大。

()A.错误B.正确10.74LS139为4路数据分配器。

()A.错误B.正确第1卷参考答案一.综合考核1.参考答案:D2.参考答案:ABCD3.参考答案:D4.参考答案:B5.参考答案:B6.参考答案:C7.参考答案:B8.参考答案:ABC9.参考答案:A10.参考答案:B。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

1
A 、C A
B A F +⋅+=B 、
C A B A F +⋅+=)( C 、C A B A F +⋅+=)(
D 、C A B A F +⋅+=)(
4、主从JK 触发器的J 、K 分别为(C )时实现翻转功能。

A 、J=K=0B 、J=0,K=1C 、J=K=1D 、J=1,K=0
5、由与非门构成的基本RS 触发器如图所示,若输入R D 、S D 信号从00变为10,则触发器的状态转向为(A )。

A 、X →1
B 、1→1
C 、X →0
D 、0→1
6、主从RS 触发器的的直接复位端为(B )。

A 、0==D D S R
B 、1,0==D D S R
C 、0,1==
D D S R D 、1==D D S R 7、正边沿触发和正脉冲触发是否含义相同?(B )。

A 、相同B 、不相同
8、时序逻辑电路中的存储电路由(B )构成。

A 、译码器B 、触发器C 、编码器D 、数据选择器
9、移位寄存器在移位控制脉冲的作用下,所存数码只能逐位左移,这种移位寄存器称为(B )寄存器。

A 、单向右移
B 、单向左移
C 、双向移位
10、已知函数BC AC AB F AB C B A F ++=+⊕=21,)(,试问F 1与F 2的关系是(A )。

A 、相等B 、反演C 、对偶D 、不相关
三、计算题:解答要求写出推理、演算步骤。

只写出最后答案,而未写出主要演算过程的,不能得分,每小题10分,共30分。

1、把二进制数10110转换成十进制、八进制和十六进制。

解:(10110)B =(22)D =(26)O =(16)H
2、用公式法化简:BC C A BCD AB F +++=
解:C A AB F +=
3、用卡诺图化简B A C B D C A D C B A F ++==∑)9,8,5,3,2,1,0(),,,(
2
四、画图、分析及设计题:要求完成一个图形及提供相应的说明。

每小题10分,共30分。

1、主从JK 触发器的输入波形图如下所示,画出Q 端的波形图(设初态为0态,CP 脉冲下降沿有效)。

2、分析下列逻辑电路的功能。

解:ABC M =
CM BM AM F ++==ABC C B A +
可知:该电路可检测输入信号是否一致,即:可作为输入一致检测器。

3、请用四选一数据选择器设计一个有A 、B 、C 三个输入信号,一个输出信号Z 的判偶电路。

功能是:当三输入的取值中有偶数个1时,输出Z=1,否则Z=0。

解:根据题目要求列出真值表: 由真值表可以得:
C AB C B A C B A B A C AB C B A BC A Z )()()(0)(+++⋅⋅=++=
即:如果将输入信号A 、B 加到四选一数据选择器的地址输入A 1、A 0端,然后只要取D 0=0,D 1=D 2=C ,D 3=C ,则数据选择器的输出Y 就是Z 。

得分 评分人。

相关文档
最新文档