CPU桥ASIC设计中CPU模拟器的设计

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

CPU桥ASIC设计中CPU模拟器的设计
邓让钰;邢座程;谢伦国
【期刊名称】《计算机工程与应用》
【年(卷),期】2001(37)1
【摘要】功能模拟是设计高性能微处理器接口ASIC芯片的重要环节,目的是消除ASIC的功能性设计错误。

为了更好地对ASIC芯片进行模拟,需要灵活、方便、能够体现微处理器行为的CPU模型,文章将介绍了对一个CPU行为模拟器的开发。

%Function simulation,correcting logical design bug,is an important stage in design high performance microprocessor interface ASICs,which needs more flexible、convenient CPU model that can embody the act of the real microprocessor interface.In this paper,we present a CPU behavioral simulator designed for our CPU bridge ASIC design.
【总页数】2页(P99-100)
【作者】邓让钰;邢座程;谢伦国
【作者单位】国防科技大学计算机学院;国防科技大学计算机学院;国防科技大学计算机学院
【正文语种】中文
【中图分类】TP3
【相关文献】
1.MIPS32指令集兼容的CPU模拟器设计 [J], 薛勃;周玉洁
2.指令分层过滤体系在通用CPU模拟器设计中的应用 [J], 乔亚男;王换招;方舟
3.基于开放式CPU设计系统的双核CPU设计 [J], 李山山;郑宁汉;高玉超
4.如何为多CPU SoC设计选择合适的CPU内核 [J], MIPS科技公司
5.基于CPU+FPGA的临近空间信道模拟器设计 [J], 路辉;董昕玉
因版权原因,仅展示原文概要,查看原文内容请购买。

相关文档
最新文档