09-10(2)数电试题(A)参考答案
09-10数字电路A--答案
2009—2010学年第二学期《数字电子技术》考试(A卷)参考答案一、简答题(每小题4分,共36分)1、解:(1011110.0101)2=(136.24)8=(94.3125)10=(5E.5)162、解:Y(A,B,C,D)=B’D’+A’B’+A’D’3、解:当V I=3.4V时,T1导通,T2,T5也导通,T2的基极电位为1.4V。
并可以推知V B1=2.1V;当V I=0.2V时,T1导通,T2,T5截止。
V B1=0.7+0.2=0.9V。
4、解:当EN’=0时,P点为高电平,D截止。
整个电路为一与非门,输出Y的状态由A、B 的与非决定;当EN’=1时,P点为低电平,D导通,T4截止,同时T2、T5也截止。
因此输出Y呈现高阻态。
5、解:当A1A0=01时,W1=1,其余为0;则d3d2d1d0=0011.当A1A0=11时,W3=1,其余为0;则d3d2d1d0=0111.6、解:V0= -i∑*R F= -R*i∑/2又 i∑= d3V REF/R+ d2V REF/2R + d1V REF/22R + d0V REF/23R= V REF/23R(23 d3+22 d2 +2 d1+ d0)所以,V0= (-R/2) * (V REF/23R) * (23 d3+22 d2 +2 d1+ d0)= -(V REF/24) * (23 d3+22 d2 +2 d1+ d0)当V REF=16V,d3d2d1d0=1011时,V0= -(16/24 )*( 23 +2 + 1)=-11(V)7、解:其电压传输特性如图所示:8、解:要显示数字6,需点亮a 、c 、d 、e 、f 、g 段。
故数码管的a 、c 、d 、e 、f 、g段接高电平,b 段接低电平。
公共阴极1,6接地(低电平)。
9、解:此为3线-8线译码器电路。
当A 2A1A0=110时,Y6=1,其余的Y7,Y5~Y0均为0。
(完整版)数电试题及答案
通信 071~5 班 20 08 ~20 09 学年 第 二 学期 《数字电子技术基础》 课试卷 试卷类型: A 卷一、 单项选择题(每小题2分,共24分)1、8421BCD 码01101001.01110001转换为十进制数是:( )A :78.16B :24.25C :69.71D :54.562、最简与或式的标准是:( )A :表达式中乘积项最多,且每个乘积项的变量个数最多B :表达式中乘积项最少,且每个乘积项的变量个数最多C :表达式中乘积项最少,且每个乘积项的变量个数最少D :表达式中乘积项最多,且每个乘积项的变量个数最多3、用逻辑函数卡诺图化简中,四个相邻项可合并为一项,它能:( ) A :消去1个表现形式不同的变量,保留相同变量 B :消去2个表现形式不同的变量,保留相同变量C :消去3个表现形式不同的变量,保留相同变量 表1D :消去4个表现形式不同的变量,保留相同变量4、已知真值表如表1所示,则其逻辑表达式为:( ) A :A ⊕B ⊕CB :AB + BCC :AB + BCD :ABC (A+B+C )5、函数F(A ,B ,C)=AB+BC+AC 的最小项表达式为:( ) A :F(A,B,C)=∑m (0,2,4) B :F(A,B,C)=∑m (3,5,6,7)C :F(A,B,C)=∑m (0,2,3,4)D :F(A,B,C)=∑m (2,4,6,7)6、欲将一个移位寄存器中的二进制数乘以(32)10需要( )个移位脉冲。
A :32B : 10C :5D : 67、已知74LS138译码器的输入三个使能端(E 1=1,E 2A =E 2B =0)时,地址码A 2A 1A 0=011,则输出Y 7 ~Y 0是:( )A :11111101B :10111111C :11110111D :111111118、要实现n1n Q Q =+,JK 触发器的J 、K 取值应是:( ) A :J=0,K=0 B :J=0,K=1 C :J=1,K=0 D :J=1,K=19、能够实现线与功能的是:( ) A : TTL 与非门 B :集电极开路门 C :三态逻辑门 D : CMOS 逻辑门10、个四位串行数据,输入四位移位寄存器,时钟脉冲频率为1kHz ,经过( )可转换为4位并行数据输出。
数电期末考试试题及答案
数电期末考试试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是以下哪三种?A. 与、或、非B. 与、异或、同或C. 与、或、异或D. 与、同或、非答案:A2. 下列哪个不是组合逻辑电路的特点?A. 有记忆功能B. 输出只依赖于当前输入C. 结构简单D. 响应速度快答案:A3. 触发器的主要用途是什么?A. 存储信息B. 放大信号C. 转换信号D. 滤波答案:A4. 以下哪个不是数字电路的优点?A. 抗干扰能力强B. 可靠性高C. 集成度高D. 功耗大答案:D5. 一个4位二进制计数器的最大计数范围是多少?A. 8B. 16C. 32D. 64答案:B6. 以下哪个是同步时序逻辑电路的特点?A. 电路中存在多个时钟信号B. 电路中的触发器是异步的C. 电路中的触发器是同步的D. 电路中的触发器是无关紧要的答案:C7. 一个D触发器的输出Q与输入D的关系是?A. Q = DB. Q = ¬ DC. Q = D + ¬ DD. Q = D * ¬ D答案:A8. 以下哪个是数字电路设计中常用的优化方法?A. 增加冗余B. 减少冗余C. 增加噪声D. 减少噪声答案:B9. 布尔代数的基本运算有哪些?A. 与、或、非B. 加、减、乘C. 同或、异或、非D. 乘、除、模答案:A10. 以下哪个是数字电路中常用的存储元件?A. 电容B. 电感C. 电阻D. 二极管答案:A二、简答题(每题10分,共30分)1. 简述数字电路与模拟电路的区别。
答案:数字电路处理的是离散的数字信号,而模拟电路处理的是连续的模拟信号。
数字电路具有更高的抗干扰能力,可靠性高,易于集成,功耗相对较低。
模拟电路则在信号处理方面更为灵活,但容易受到噪声干扰,集成度相对较低。
2. 解释什么是时序逻辑电路,并给出一个例子。
答案:时序逻辑电路是一种具有存储功能的数字电路,其输出不仅取决于当前的输入,还取决于电路的历史状态。
数电考试题及答案
数电考试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑答案:A2. 下列哪个不是数字电路的特点?A. 高速度B. 低功耗C. 高成本D. 可靠性高答案:C3. 一个D触发器具有几个输入端?A. 1B. 2C. 3D. 4答案:B4. 一个完整的数字系统通常包括哪些部分?A. 输入、处理、存储B. 输入、处理、输出C. 输入、存储、输出D. 存储、处理、输出答案:B5. 下列哪个不是组合逻辑电路的特点?A. 输出只依赖于当前输入B. 输出在输入改变后立即改变C. 有记忆功能D. 结构简单答案:C6. 一个4位二进制计数器最多能计数到:A. 15B. 16C. 255D. 1023答案:B7. 在数字电路中,逻辑门的输入端可以连接多少个其他逻辑门的输出端?A. 1个B. 2个C. 3个D. 无限制答案:D8. 一个简单的数字钟电路至少需要几个计数器?A. 1B. 2C. 3D. 4答案:B9. 逻辑门的输出电压通常分为哪两个电平?A. 高电平、低电平B. 正电平、负电平C. 直流电平、交流电平D. 标准电平、非标准电平答案:A10. 下列哪个是数字电路设计中常用的仿真软件?A. MATLABB. AutoCADC. PhotoshopD. SolidWorks答案:A二、填空题(每空2分,共20分)1. 数字电路中最基本的逻辑关系包括______、______和非逻辑。
答案:与逻辑,或逻辑2. 一个3-8译码器有______个输入端,______个输出端。
答案:3,83. 在数字电路中,常用的计数器类型包括二进制计数器、______计数器和______计数器。
答案:十进制,BCD4. 一个8位寄存器可以存储______位二进制数。
答案:85. 触发器的两个稳定状态是______和______。
答案:0,1三、简答题(每题10分,共30分)1. 请简述数字电路与模拟电路的主要区别。
数电考试题及答案
数电考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是()。
A. 与运算B. 或运算C. 非运算D. 异或运算2. 一个逻辑门的输入端悬空时,相当于输入()。
A. 0B. 1C. 低电平D. 高电平3. 下列哪个不是组合逻辑电路的特点?()A. 输出只依赖于当前输入B. 输出与输入之间存在时延C. 输出与输入之间没有记忆功能D. 输出与输入之间存在时延4. 在数字电路中,一个触发器可以存储()位二进制信息。
A. 1B. 2C. 4D. 85. 一个4位二进制计数器可以计数的最大值是()。
A. 7B. 15C. 16D. 2556. 下列哪个不是时序逻辑电路的特点?()A. 输出不仅依赖于当前输入,还依赖于电路状态B. 具有记忆功能C. 输出与输入之间存在时延D. 输出只依赖于当前输入7. 在数字电路中,一个D触发器的输出Q与输入D的关系是()。
A. Q=DB. Q=非DC. Q=D的非D. Q=非D的非8. 一个3线-8线译码器可以译码的输入信号有()种。
A. 2B. 4C. 8D. 169. 在数字电路中,一个JK触发器可以工作在()状态。
A. 稳定状态B. 振荡状态C. 稳定状态和振荡状态D. 以上都不是10. 一个8位A/D转换器的量化步长是()。
A. 1/8B. 1/16C. 1/256D. 1/512二、填空题(每题2分,共20分)1. 在数字电路中,逻辑“与”运算的符号是___________。
2. 一个2进制计数器的计数范围是___________。
3. 一个3位二进制数可以表示的最大十进制数是___________。
4. 在数字电路中,逻辑“或”运算的符号是___________。
5. 一个4位二进制数可以表示的最大十进制数是___________。
6. 在数字电路中,逻辑“非”运算的符号是___________。
7. 一个5位二进制数可以表示的最大十进制数是___________。
合肥学院电气类数电试卷A及答案
合肥学院2009至2010学年第二学期数字电子技术基础课程考试( A )卷电子系08级电气类 班 学号 姓名一、选择题: (10分)1、若在编码器中有50个编码对象,则要求输出二进制代码位数为 位。
A. 5 B. 6 C. 10 D. 502、逻辑函数中A 、B 、C 三个变量中,最小项应有 个。
A . 2 B . 4 C . 8 D . 163、多谐振荡器可产生 。
A.正弦波B.矩形脉冲C.三角波D.锯齿波4、对于JK 触发器,若J=K ,则可完成 触发器的逻辑功能。
A. RS B. D C. T D. T ˊ5、8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ∙∙的值是 。
A .111 B.010 C.101 D. 000二、判断题(正确打√,错误的打×)(8分)1、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
( )2、寄存器属于组合逻辑电路。
( )3、石英晶体振荡器的振荡频率取决于石英晶体的固有频率。
( )4、对边沿JK 触发器,在CP 为高电平期间,当J=K=1时,状态会 翻转一次。
( )装订线三、填空题:(14分)1、(CE)16=( )2=( )10 =( )8421BCD2、共阴LED 数码管应与输出 电平有效的译码器匹配,而共阳LED 数码管应与输出 电平有效的译码器匹配。
3、逻辑函数的常用表示方法有 、 、 。
4、根据逻辑功能的不同特点,数字电路可分为 和 两大类。
它们的主要区别是: 。
5、只读存储器是用来存放固定不变的二进制数码,在正常工作时,能 存储代码,而不能 存储代码。
当失去电源后,其信息 代码不会 。
四、1、用代数法化简函数CD B CD A AB L ++= (6分)2、用卡诺图法化简下式(8分)F (A ,B ,C ,D )=B A D A B A D C AB CD B A ++++五、某组合逻辑电路如图1所示(CS 为使能端):(分)(1) 写出其输出函数表达式并列出其真值表;(2) 画出对应于图2所示输入波形的输出波形; (3) 写出其变量最小项表达式。
《数字电路》考查试卷(A)及答案
《数字电路》考查试卷(A)一、填空题(每空2分,共30分)1、时序电路由 和 两部分组成。
2、负边沿JK 触发器的逻辑函数表达式是 。
3、用555时基电路可组成 、 、 等。
4、R-S 触发器Sd 端称为置 端,Rd 为置 端。
5、(28)10=( )2=( )8421BCD 。
6、(101100)8421BCD =( )10=( )2。
7、A/D 转换器的作用是将 信号转换为 信号 。
8、构成任意进制计数器方法主要有 和 两种 。
二、判断题(每题2 分 共20分) 1、用四个触发器可构成1位十进制数。
( ) 2、任意进制计数器是指计数器的模N=2n 的计数器。
( ) 3、C B A ABC ++=( ) 4、异步输入信号的不受触发脉冲CP 的控制。
( ) 5、Y=A ⊙B =AB+AB 。
( ) 6、四位二进制计器最大10进制数为16。
( ) 7、由逻辑门电路和JK 触发器可构成数据寄存器。
( )8、当触发器Q=0,1=Q 时称触发器处于“0”状态。
( ) 9、施密特触发器工作时具有两个稳定状态,但只有一个触发电平。
( )10、边沿触发器是指触发器的状态在CP 脉冲的边沿处发生触发翻转。
( )三、选择题(每题2分,共20分) 1、下列结果错误的是( )A. B A AB +=B. B B B =+C. 1+A=12、下列状态方程中( )是T / 触发器。
A. Q n+1=T ⊕Q n B. Q n+1=Q n C. Q n+1=D3、下列结论是正确的是( ) A.(5C )16 =(95)10 B. (10101)2 =(20)10 C.(25)8 =(10101)24、下列逻辑图中表示 Y =A ⊕B 的是 ( )(A ) (B ) (C )5、在相同的时钟脉冲作用下,同步和异步计数器比较其工作速度。
( )A. 较快B.较慢C.不确定四、化简、画图(每题6分,共24分) 1、用代数法化简 C B A C B A Y +=2、试将J-K触发器转换成T触发器画出逻辑图。
数字电子技术试题及答案(题库)
数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。
图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。
图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。
图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。
A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。
(完整版)数电试题及答案
通信 071~5 班 20 08 ~20 09 学年 第 二 学期 《数字电子技术基础》 课试卷 试卷类型: A 卷一、 单项选择题(每小题2分,共24分)1、8421BCD 码01101001.01110001转换为十进制数是:( )A :78.16B :24.25C :69.71D :54.562、最简与或式的标准是:( )A :表达式中乘积项最多,且每个乘积项的变量个数最多B :表达式中乘积项最少,且每个乘积项的变量个数最多C :表达式中乘积项最少,且每个乘积项的变量个数最少D :表达式中乘积项最多,且每个乘积项的变量个数最多3、用逻辑函数卡诺图化简中,四个相邻项可合并为一项,它能:( ) A :消去1个表现形式不同的变量,保留相同变量 B :消去2个表现形式不同的变量,保留相同变量C :消去3个表现形式不同的变量,保留相同变量 表1D :消去4个表现形式不同的变量,保留相同变量4、已知真值表如表1所示,则其逻辑表达式为:( ) A :A ⊕B ⊕CB :AB + BCC :AB + BCD :ABC (A+B+C )5、函数F(A ,B ,C)=AB+BC+AC 的最小项表达式为:( ) A :F(A,B,C)=∑m (0,2,4) B :F(A,B,C)=∑m (3,5,6,7)C :F(A,B,C)=∑m (0,2,3,4)D :F(A,B,C)=∑m (2,4,6,7)6、欲将一个移位寄存器中的二进制数乘以(32)10需要( )个移位脉冲。
A :32B : 10C :5D : 67、已知74LS138译码器的输入三个使能端(E 1=1,E 2A =E 2B =0)时,地址码A 2A 1A 0=011,则输出Y 7 ~Y 0是:( )A :11111101B :10111111C :11110111D :111111118、要实现n1n Q Q =+,JK 触发器的J 、K 取值应是:( ) A :J=0,K=0 B :J=0,K=1 C :J=1,K=0 D :J=1,K=19、能够实现线与功能的是:( ) A : TTL 与非门 B :集电极开路门 C :三态逻辑门 D : CMOS 逻辑门10、个四位串行数据,输入四位移位寄存器,时钟脉冲频率为1kHz ,经过( )可转换为4位并行数据输出。
(完整版)数字电子技术基础习题及答案
数字电子技术基础试题一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。
图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。
图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。
图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。
A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。
数电期末考试题及答案
一、单项选择题(每小题2分,共20分) 1.多谐振荡器有( C )个稳态A .两个稳态B .一个稳态C .没有稳态D .不能确定 2.五进制计数器的无效状态有( A )A .3个B .4个C .11个D .0个3.为了把串行输入的数据转换为并行输出的数据,可以使用( B ) A .寄存器 B .移位寄存器 C .计数器 D .存储器 4.从多个输入数据中选出其中一个输出的电路是( B ) A .数据分配器 B .数据选择器 C .数字比较器 D .编码器 5.TTL 或非门多余输入端的处理是( A )A .悬空B .接高电平C .接低电平D .接“1”6. 逻辑函数F1、F2、F3的卡诺图如下图所示,他们之间的逻辑关系是( B ) A .F3=F1•F2B .F3=F1+F2C .F2=F1•F3D .F2=F1+F37.在逻辑函数中的卡诺图化简中,若被合并的最小项数越多(画的圈越 大),则说明化简后( D )。
A .乘积项个数越少B .实现该功能的门电路少C .该乘积项含因子少D .乘积项和乘积项因子两者皆少 8.555定时器不可以组成( D )A .多谐振荡器B .单稳态触发器C .施密特触发器D .JK 触发器 9.某逻辑门的输入端A 、B 和输出端F 的波形下图所示,F 与A 、B 的逻辑关系是:( B )A .与非B .同或C .异或D .或ABF10.一位八进制计数器至少需要( A )个触发器A.3 B.4 C.5 D.10二、填空题(每空2分,共30分)1.5 个变量可构成25个最小项,全体最小项之和为1。
2.要构成十进制计数器,至少需要4个触发器,其无效状态有6个。
3.施密特触发器的最主要特点是具有滞回特性。
4.三态门输出的三种状态分别为:高电平、低电平和高阻态。
5.3个地址输入端译码器,其译码输出信号最多应有____8____个。
6.逻辑电路中,低电平用1表示,高电平用0表示,则称为_ 负__逻辑。
数电试题及答案
数电试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算有哪几种?A. 与、或、非B. 与、或、异或C. 与、或、同或D. 与、或、非、异或2. 下列哪个不是数字电路的特点?A. 离散性B. 可编程性C. 模拟性D. 可重复性3. 触发器的主要用途是什么?A. 存储一位二进制信息B. 进行算术运算C. 进行逻辑运算D. 放大信号4. 以下哪个不是组合逻辑电路的特点?A. 输出只依赖于当前输入B. 输出可以延迟于输入C. 没有记忆功能D. 可以进行复杂的逻辑运算5. 以下哪个是同步计数器的特点?A. 所有触发器的时钟输入端连接在一起B. 计数过程可以异步进行C. 计数速度慢D. 计数精度低二、填空题(每空1分,共10分)6. 数字电路中最基本的逻辑门是_________、_________、_________。
7. 一个4位二进制计数器可以表示的最大十进制数是_________。
8. 一个D触发器具有_________个稳定状态。
9. 在数字电路设计中,_________是用于描述电路逻辑功能的图形符号。
10. 一个完整的数字钟电路至少需要_________个计数器。
三、简答题(每题5分,共20分)11. 简述数字电路与模拟电路的主要区别。
12. 解释什么是同步时序逻辑电路,并给出一个常见的同步时序逻辑电路的例子。
13. 说明什么是寄存器,并描述其在数字系统中的作用。
14. 什么是二进制计数器?简述其工作原理。
四、计算题(每题10分,共20分)15. 给定一个由与门、或门和非门组成的电路,输入A=0, B=1, C=0,D=1,请计算输出结果。
16. 设计一个3位二进制计数器,并给出其状态转移图和时序图。
五、设计题(每题15分,共30分)17. 设计一个简单的数字频率计,要求能够测量输入信号的频率,并在七段显示器上显示结果。
18. 设计一个简单的数字电压表,能够测量并显示0-5V范围内的电压值。
数电答案(PDF)
平顶山工学院2007—2008学年第二学期期末考试(查)《数字电子技术》试题(A 卷)答案一、填空题1.(166)8=(76)16=(118)10=(1110110)22.(1001)8421BCD 码=(1100)余3BCD 码3.(1011)二进制码=(1110)gray 码4、高5、只读存储器(ROM )、随机存储器(RAM )6、合逻辑电路、时序逻辑电路、组合逻辑电路不含存储电路,无记忆功能;时序逻辑电路具有存储记忆功能。
7、8、38、TTL 型电路和MOS 型电路9、Q =1、Q =0Q =0、Q =1Q10、4二、判断题1、×2、×3、√4、×5、√6、×三、选择题1、B2、D3、B4、C5、C6、B四、函数化简1、Y=12、0001111000011110FAB CD10X1X 001X 1XX 1X 1BCD B A F D C D B A F ++=++=亦对3、画出F 的K 图。
给出的F 为一般与或式,将每个与项所覆盖的最小项都填1,K 图如图所示。
②画K 圈化简函数。
③写出最简与或式。
本例有两种圈法,都可以得到最简式。
按图2-21(a )圈法:按图2-21(b )圈法:五、分析题1、驱动方程:nQ D 31=;n Q D 12=;nn Q Q D 213∙=输出方程:nnQ Q Y 31∙=状态方程:nn Q Q 311=+;n n Q Q 112=+;nn n Q Q Q 2113∙=+状态转换图:2、、C B A AB C B A AB F ∙+++∙++=)(真值表:A B C F 0000001101010110100111ABD D C B D C A C B F +++=ACD C AB D B A C B F +++=Q 3Q 2Q 0/Y000001011111110100010101/1/1/1/1/0逻辑功能:实现奇检验,即当ABC 中“1”的个数为奇数个时,输出F 为1六、设计题1、11001111···&“1”“1”CPQ 3Q 2Q 1Q 0COCPCRLDCT PCT TD 3D 2D 1D 0Q 3Q 2Q 1Q 0COCPCRLDCT P CT TD 3D 2D 1D 0河南城建学院2008—2009学年第二学期期末考试(查)《数字电子技术》试题(A 卷)答案一、填空题:(每空0.5分,共23分)1.数字量是指时间和数值都离散的物理量。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
电气与与工程系自动化07级本科专业《数字电子技术》补考试题
参考答案与评分细则
一、填空题,10小题,20空,每空1分,共20分。
1、(C1.8)16,(1100 0001.1000)2
2、Z =(A+C )(A+B)'⋅
3、饱和
4、同步,边沿
5、保持,量化,编码
6、单稳态触发器,多谐振荡器,施密特触发器
7、噪声容限,带负载
8、同步,异步
9、逻辑,门电路 10、存储器,存储体
二、选择题,10小题,每小题2分,共20分。
1、B
2、C
3、D
4、A
5、D
6、C
7、B
8、A
9、D 10、A
三、简答题,3小题,第1、2小题各7分,第3小题6分,共20分。
1.解:F(A,B,C )ABC +AB+BC =ABC AB BC =⋅⋅。
2.解:1F A B C =⊕⊕,2F (A B)C+AB =⊕。
列出真值表,可确定电路功能为:实现A 、B 、C 三变量全加,其中1F 为和输出,2F 为进位输出。
1
2
A
B C
图3 图
4
3
3. 解:3F ABC C D ABC +C D =⋅=。
四、电路分析题,2小题,第1小题15分,第2小题10分,共25分。
1. 解:1) 第I 部分电路为555多谐振荡器,电阻1R 、2R 及电容C 构成电路的定时元件。
根据555定时电路特点及其充放电电路,利用三要素法计算可得:
36C P 120.7(R 2R )C =0.7(100+2100)10210420T m s -≈+⨯⨯⨯⨯⨯=,
所以 CP 1420kHz 2.4Hz f =≈。
2) 第II 部分电路:
电路驱动方程:01T =,10T Q =
电路状态方程:+10
0Q Q n n
=,+11010101Q Q Q Q Q Q Q n n n n n n n =⊕=+
图5
01
23
100K 100K 10Q Q n n →
电路的状态转换图:如上图。
可见,第II 部分电路是由两个T 触发器构成的2位二进制同步加法计数器。
3) 第III 部分电路为译码电路。
由于1A Q =,B 1=,0C Q =,故电路各译码输出
为:n n 010F Q Q =,n n 110F Q Q =,n n 210F Q Q =,n n
310F Q Q =。
根据以上计数电路的状态转换情况,可画出该部分电路的时序波形图,如下。
CP
Q 0 Q 1 F 0 F 1 F 2 F 3
由此可知整个电路为一顺序脉冲发生器,并由波形图可知=0
F CP 4f f =。
2. 解:根据电路图接线,对于74LS161(1),EP 、E T 、CR 、LD 固定接“1”,故74LS161(1)为16进制计数器;对于74LS160(2),EP 、E T 、CR 固定接“1”,而0LD Q =,3210D D D D 1101=,故74LS161(2)为5进制计数器;此外,74LS90(1)和74LS90(2)之间采用并行进位级联方式连接,74LS90(2)的计数由74LS90(1)的进位信号控制,因此该电路为5×16=80进制计数器。
五、电路设计题,1小题,
15分。
解:根据给定电路功能要求,列出真值表,再分别画出3Y 、2Y 、1Y 、0Y 的卡诺图,化简并转换成与非—与非式,得:
310X X Y =,2302102103210X X X X X X X X X X X X Y =⋅⋅⋅,10X Y =,00X Y =
设计电路如下。
X 2X 1X 0
X 0
12
3。