数字逻辑120道填空题参考答案
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
120余道填空题参考答案(*号的不作要求)
一、数制和码制
1.十进制数254.75的二进制编码11111110.11 ,十六进制编码FE.C 。
2. 将(459)10编成(010*********)8421BCD, ( 011110001100 )余3码
3.下列数中,哪个数最大 D (A、B、C、D)。
A、二进制111
B、八进制110
C、十进制101
D、十六进制100
4.下列哪个数是合法的8进制数 B (A、B、C、D)。
A、128
B、120
C、912
D、1A2
5、已知[N]补=10100101,则其[N]原= 11011011 。
5-1、余3码10001000对应的2421码为 C 。
A.01010101 B.10000101 C.10111011 D.11101011
5-2、在计算机中进行加减运算时常采用 D 。
A ASCII
B 原码
C 反码
D 补码
5-3、二进制小数-0.0110的补码表示为 1.1010 。
5-4、0的原码有 2 形式,反码有 2 形式,补码有 1 形式。
二、门电路
6、CMOS电路不用的输入端不能(能、不能)悬空。
7、CMOS“与非”门用的多余输入端的处理方法有: A 。
A、接逻辑“1”
B、接逻辑“0”
C、悬空
8、CMOS门电路的功耗比TTL门电路的功耗小(大、小)。
9、TTL门电路的速度比CMOS门电路速度高(高、低)。
10、与普通门电路不同,OC门在工作时需要外接上拉电阻和电源。
11、OC 门可以实现线与输出端的相连。
*12、有两个TTL与非门,它们的关门电平分别为V offA=1.1V,V OFFB=0.9V;开门电平分别为V onA=1.3V,V onB=1.7V。
它们输出的高低电平均相同, A (A、B)门的抗干扰能力强。
13、一片与非门芯片具有三个三输入端与非门,该芯片引脚数至少要14 。
(14、16、18、20)。
14、三态门除了具有高电平和低电平两种状态外,还有第三种状态叫高阻状
态。
15、三极管作为开关器件“非门”时,不能工作在放大状态。
16、将2输入端与非门当作非门使用时,则另一输入端接 1 (0,1);将2
输入端或非门当作非门使用时,则另一输入端接0 (0,1)。
17、74LS00是TTL电路(TTL电路、CMOS电路)。
74HC00是CMOS电
路(TTL电路、CMOS电路)。
18、TTL门电路主要外部特性参数有标称电平、开门电平、关门电平延时、
功耗、扇入系数、噪声容限等等。
*19、NMOS门电路如图19所示,输入变量为A、B,输出函数L= 。
图19
20、一片芯片具有四个两输入端或非门,该芯片引脚数至少有14 (14、16、
18、20)。
21、74LS00和74HC00芯片,74LS00 芯片速度更快。
图22
22、上图中,Y1= L , Y2= L 。
(H=高电平、L=低电平)
*23、某集成电路芯片,查手册知其最大输出低电平V OL max=0.1V ,最大输入低电平V IL max=1.5V ,最小输出高电平V OH max=4.9V ,最小输入高电平V IH max=3.5V ,则其低电平噪声容限V NL = B 。
A 2.0V
B 1.4V
C 1.6V
D 1.2V
23-1、下列真值表完成的逻辑函数为 C 。
A 、F=A
B B 、F=A-B
C 、F= A ⊕B
D 、F=A+B
23-2、X ⊕0⊕1⊕1⊕1⊕0= 。
23-3、下列逻辑函数中,与A F
=相等的是 B 。
)(A 11⊕=A F )(B A F =2⊙1 )(C 13⋅=A F )(D 04+=A F
三、逻辑函数化简和冒险
24、三变量A 、B 、C ,最小项m 0=1,m 1= 0 ,m 2= 0 。
25、x ⊕0⊕1⊕0⊕1= x 。
(X 是一位二进制数)
26、由函数构成的逻辑电路 有 (有,无)险象。
27、逻辑函数F AE CDE AC =++构成的逻辑电路,(有、无) 无 逻辑冒险。
28、说法“一个没有冒险现象的逻辑表达式是最简逻辑表达式”错误。
(正确、错误)
29、说法“用卡诺图简化逻辑函数时,从没有多种入圈方式的1开始画卡诺圈,
这样将不会产生多余圈”正确。
(正确、错误)
30、说法“卡诺圈中1的个数应该为2的整数倍,如2、4、6…个1”错误。
(正确、错误)
31、逻辑函数的表达方法有表达式、电路图、真值表等。
32、竞争冒险是由于门电路延时产生的。
四、组合逻辑电路
33、常用MSI组合逻辑电路有编码器、译码器、数据选择器
数值比较器、全加器等。
34、说法“组合逻辑电路的输出只和即时输入有关,与过去的输入和输出无关”
正确。
(正确、错误)
35、与门、或门和非门是组合逻辑电路的基本单元。
36、奇偶校验器只能检测奇次(奇次、偶次)数据传输错误。
37、数据选择器的功能是 C (A、B、C、D)。
A、从两路输入信号中选一路输出。
B、把一路信号分时从几路输出。
C、从多路输入信号中选一路输出。
D、根据控制信号,决定是输出输入信号,还是输出处于高阻状态。
38、数据比较器如图所示,如果引脚234分别接“100”;9、11、14、1脚接“1001”;
10、12、13、15接“1001”。
那么567脚分别输出 001 。
39、超前进位加法器与串行进位加法器相比,速度更快。
63、若要某共阴极数码管显示数字“3”,则
显示代码abcdefg为。
(0000000~1111111)
64、若要某共阳极数码管显示数字“3”,则
显示代码abcdefg为1111001 。
(0000000~1111111)
五、时序电路
40、触发器是时序逻辑电路的基本单元。
41、就总体而言,主从触发器在CP的一个变化周期中,它的状态改变了 1 次,克服了空翻现象。
42、 C (A、B、C、D)克服了空翻现象。
A、基本JK触发器
B、时钟JK触发器(即电平JK触发器)
C、主从JK触发器
D、时钟RS触发器
43、与主从触发器相比,边沿触发器抗干扰性能更好。
44、触发器按结构可分为基本触发器、钟控触发器、
主从触发器、边沿触发器等。
45、触发器按功能可分为RS触发器、JK 触发器、 D 触发器、
T触发器等。
46、JK触发器的状态由Q n=0转换到Q n+1=1,
J和K端正确而又完整的控制状态是 A (A、B、C、D)。
A、1 X
B、0 X
C、X 1
D、X 0 (X表示1或0)
47、某同步时序电路有9个状态,该电路需要 4 个触发器。
48、要设计一个14进制加法计数器,该电路至少需要 4 个触发器。
49、时序电路的逻辑功能可以用特征方程、驱动方程、状态图、状态表、时序图等方式描述。
50、请列举两种常用集成时序逻辑部件计数器、寄存器。
51、两片十进制计数器级联后,最多可构成100 进制计数器。
52、状态编码时,状态表中出现次数最多的次态应分配逻辑0 (0、1)。
53、异步时序电路中,触发器状态的变化不是(是、不是)同时发生的。
54、下面哪种说法正确 B (A、B、C)。
A、同样的输入,对于RS边沿触发器与RS主从触发器,输出状态相同。
B、同样的输入,对于RS边沿触发器与RS主从触发器,输出状态未必相同。
C、同样的输入,对于RS时钟触发器与RS主从触发器,输出状态相同。
55、图示电路是(同步时序电路,异步时序电路)异步时序电路。
56、某同步时序电路,状态转移图如图所示,其功能
是具有自启动功能的模5二进制加法同步计数器。
57、某自动饮料售卖机连续投入两个一元硬币时,给出一瓶饮料,给饮料控制信号应该用时序逻辑电路(组合逻辑电路、时序逻辑电路)产生。
58、某密码箱当连续按两次“1”键,再按一次“2”键时,密码箱打开,密码箱开启控制信号应该用时序逻辑电路(组合逻辑电路、时序逻辑电路)产生。
59、某同步时序电路,状态转移图如图所示,其功能
是111序列检测器。
、
I IN/OUT
60、时序逻辑电路设计步骤是: A (A 、B 、C 、D )。
A 、依题意画出状态转换图,列状态表,简化状态表,状态编码,画激励和输出
卡诺图,得到激励函数和输出函数表达式,依据激励函数和输出函数表达式
画电路图。
B 、依题意画出状态转换图,列状态表,状态编码,简化状态表,画激励和输出
卡诺图,得到激励函数和输出函数表达式,依据激励函数和输出函数表达式
画电路图。
C 、依题意画出状态转换图,进行状态编码,画电路图,得到激励函数和输出函数表达式。
D 、依题意画出状态转换图,简化状态图,得到激励函数和输出函数表达式,进
行状态编码,画电路图。
61、下列电路中,实现逻辑功能n n Q Q
=+1的是 BD 。
)(A )(B
62、某移位寄存器的时钟脉冲频率为100KHZ ,欲将存放在该寄存器中的数左移
8位,完成该操作需要 B 时间。
CP Q Q CP Q Q CP
Q 0 CP
A.10μS
B.80μS
C.100μS
D.800ms
63、异步时序电路分为脉冲异步时序电路和电位异步时序电路。
六、存储器和可编程器件
64、用ROM实现的逻辑函数如上图右所示,写出逻辑函数(不用简化)。
65、动态MOS存储单元(DRAM)是利用电容存储信息的,为不丢失信息,必须定期刷新,所以DRAM工作时必须辅以刷新电路。
66、根据写入的方式不同,只读存储器ROM分为MROM ,PROM ,
EPROM ,E2PROM 。
67、某存储器有10条地址线和8条数据线,该储存器的容量是210字节。
68、存储器的存储矩阵由与阵列和或阵列组成。
69、可编程逻辑器件有PLA、PAL、GAL、FPGA等种类。
70、GAL与阵列可编程,或阵列固定,输出可组态。
七、其他
*70、若传输门电路的个数为N、平均延迟时间为t pd,下面环形多谐振荡器的振荡周期为。
*71、555定时器可构成施密特触发器、单稳态触发器、多谐振荡器等电路。
*72、单稳态触发器的暂稳态维持时间与触发脉冲的宽度和幅度(有、无关)。
*73、施密特触发器与双稳态触发器的区别为施密特触发器是靠触发,适用于慢变化的信号,而双稳态触发器是触发,不适合于慢变的信号。
74、逻辑功能可由用户根据自己的需要来设计并通过编程实现的器件是
PLD 。
(组合逻辑器件、时序逻辑器件、A/D、D/A、PLD)
*75、要保证采样后的信号能反映原来的模拟信号,若A/D转换器输入模拟信号最高变化频率为1MHz,取样频率的下限是。
*76、8位ADC输入满量程为10V,当输入5V电压值,数字输出量为10000000 。
*77、A/D转换要经过采样、保持、量化、编码等步骤。
78、双踪示波器可以 C (A、B、C、D)。
A、能观测两路信号的电压,只能显示一路信号的波形。
B、能观测一路信号的电压,显示两路信号的波形。
C、能观测两路信号的电压,显示两路信号的波形。
D、能观测两路信号的电流,显示两路信号的波形。
79、要测量12K的电阻阻值,应把量程打到 C (A、B、C、D)。
A、1K档
B、10K档
C、20K档
D、1M档
80、74LS00芯片应用时,电源引脚应接 A (A、B、C、D)。
A、5V
B、10V
C、12V
D、220V
81、做数字电路实验时, C (A、B、C、D)。
A、开电源时:先开实验箱的电源,再开芯片工作电源(如+5V);关电源时:
先关实验箱的电源,再关芯片工作电源(如+5V)。
B、开电源时:先开芯片工作电源(如+5V),再开实验箱的电源;关电源时:
先关实验箱的电源,再关芯片工作电源(如+5V)。
C、开电源时:先开实验箱的电源,再开芯片工作电源(如+5V);关电源时:
先关芯片工作电源(如+5V),再关实验箱的电源。
D、开电源时:先开芯片工作电源(如+5V),再开实验箱的电源;关电源时:
先关芯片工作电源(如+5V),再关实验箱的电源。
82、判断门电路芯片引脚号, D (A、B、C、D)。
A、缺口朝左,脚朝下,右下脚第1脚的引脚就是1脚。
B、缺口朝右,脚朝下,左下脚第1脚的引脚就是1脚。
C、缺口朝左,脚朝下,左上脚第1脚的引脚就是1脚。
D、缺口朝左,脚朝下,左下脚第1脚的引脚就是1脚。
83、EEPROM是电可擦ROM。
*84、A/D表示模拟信号转换成数字信号功能。
85、数字电路的开发步骤是: B (A、B、C、D)。
A、购买元器件,再进行仿真实验,然后制作印刷电路板,最后把器件焊接
到电路板上,进行调试。
B、进行仿真实验,再购买元器件,然后制作印刷电路板,最后把器件焊接
到电路板上,进行调试。
C、制作印刷电路板,再购买元器件,然后进行仿真实验,最后把器件焊接
到电路板上,进行调试。
D、制作印刷电路板,再购买元器件,然后把器件焊接到电路板上,进行调
试。
最后进行仿真实验。
86、“对于EWB仿真实验,观察实验结果时,只能看波形,发光元件不能模拟
发光,发声元件不能模拟发出声音”,这种说法错(对、错)。
87、“对于EWB仿真实验,数字逻辑器件引脚号和真实器件引脚号不相对应”,
这种说法错(对、错)。
88、数字逻辑课程主要内容有逻辑函数简化、组合逻辑电路的分析与设计、
时序逻辑电路分析与设计、存储器和可编程器件、(常用中大规模集成电路与应用)。
89、RAM又分为:DRAM 和SRAM 等种类。
90、存储器必须有控制线、地址线和数据线。
91、EWB仿真时,通过修改元件属性可以改变元件值。
92、用示波器观察1K的矩形波信号,“扫描时间/分度”旋纽应该打到 D ,
使得波形清晰可辨,且便于读出信号周期。
A、5ms/分度
B、0.05ms/分度
C、50ms/分度
D、0.5ms/分度
93、存储器CY7C128A-15的容量211字节,数据宽度为8 位。
属于RAM 。
(RAM、ROM)
94、实验时,TTL芯片发烫,不可能的原因是 D 。
A、插反芯片
B、电源使用12V
C、电源与地短路
D、电源使用4V
95、实验用信号发生器可产生正弦波、锯齿波、矩形波。
96、万用表可测量电压、电流、电阻等电路参数。
97、用与非门实现逻辑函数F=AB+CD,逻辑函数应该改成F= 。
98、将8421码转换成余3码,应该使用 A 。
(A、B)
A、组合逻辑电路
B、时序逻辑电路
99、LSI指的是大规模集成电路。
*100、D/A指的是将数字信号转换成模拟信号的芯片。
101、逻辑代数又称布尔代数,它的值为0或1 。
102、对于n输入端的与非门,要使输出为1,则必有一输入端取值为0 。
103、芯片54LS00与74LS00相比,温度范围更宽。
104、从某迷宫走出,要经历9道关口,9道关口的输入密码分别是“10,00,01,11,01,10,11,11,00”,9道关口的开关控制信号应采用时序逻辑电路实现,至少要用 4 个触发器。
105、n个变量的函数的全体最小项之或恒为1 。
*106、衡量AD转换的主要性能指标有分辨率、转换时间。
107、设计某同步时序电路,状态简化后有9个状态,状态编码需要
4 位二进制数,电路实现时需要 4 个触发器。
108、用16 片8K*1位存储器可以构成16K*8位的存储器。
109、ewb是一种电路仿真软件。
110、用2片74161(模16的二进制同步加法计数器)最多能构成模256 的计数器。
111、用ewb仿真,运行时可以(可以,不可以)改变多选一开关的导向。
112、用ewb仿真时,可以(可以,不可以)旋转元器件的放置方向。
113、用ewb仿真时,可以(可以,不可以)模拟声光电子元件。
114、ROM 可以(可以,不可以)实现逻辑函数。
115、设计同步时序电路时,必须简化状态,如果不化简,将得不到正确的电路图。
这种说法错误(正确、错误)。
116、从器件的角度,说出设计组合逻辑电路的三种方法SSI组合逻辑电路、MSI组合逻辑电路、ROM实现的组合逻辑电路。
117、写出逻辑函数F3,F0的表达式
F0=
F1=
118、如下电路是模11 的同步加法计数器。
119、如下电路是模10 的同步加法计数器。
120、74138是译码器写出F的表达式,F= 。
121、74153是数据选择器,写出输出表达式F1=。
*122、施密特触发器具有两个输入阈值电压,且两个阈值电压不相等,这种说法。
(正确、错误)。