数字电子技术复习题
数电复习题
答案:
《数字电子技术》复习题
第 8 页 共 21 页
4、已知电路及 CP、A 的波形如图 5(a)(b)所示,设触发器的初态均为“0” ,
试画出输出端 B 和 C 的波形。
答:
5、用 T 触发器和异或门构成的某种电路如图 6(a)所示,在示波器上观察到波 形如图 6(b)所示。试问该电路是如何连接的?请在原图上画出正确的连接图,并 标明 T 的取值。
D、F=A+B C 4、下列图中的逻辑关系正确的是 ( B )
A.Y= A B
B.Y= ABC
C.Y= AB
5、Y (A,B,C, )=∑m(0,1,4,5)逻辑函数的化简式为( C ) A、Y=AB+BC+ABC B、Y=A+B C、Y= B
6、 数制转换: (8F)16 = ( 143 )10= ( 10001111 )2 = ( 217 )8。
答案:T=1, 连线 F CP Q ,图略。 6. 请画出题图电路的 Q0、Q1 的输出波形,假设初始状态皆为 0
1 CP A
Q0
1J C1 1K 1J C1 1K
Q1
CP A Q0
1
Q1
《数字电子技术》复习题
第 9 页 共 21 页
五、设计题 1、请用与非门、或非和非门设计一个故障显示电路,要求: (1)两台电机同时工作时 F1 灯亮 (2)两台电机都有故障时 F2 灯亮 (3)其中一台电机有故障时 F3 灯亮。 解答 令逻辑变量 A、B 表示两台电机的工作状态:正常工作为“1” ,有故障为“0” 。 从题意,可令 F1、F2、F3 分别表示 3 个灯的状态:灯亮“1” ,灯不亮为“0” 。 1.真值表: A B F1 F2 F3 0 0 0 1 0 0 1 0 0 1 1 0 0 0 1 1 1 1 0 0 2. 逻辑表达式:F1= AB F2= A B A B F3= A B+A B =A B= F1 F 2 3.电路图(略) 2、试用 74LS138 和适当门电路实现逻辑函数 L(A、B、C)=∑m(0、2、3、4、 7) 答案:
数字电子技术复习题及参考答案
数字电子技术复习题及参考答案一、单选题1、以下式子中不正确的是()A.1AAB.AAAC.ABABD.1A12、在数字电路中,稳态时三极管一般工作在()状态。
在图示电路中,若ui0,则三极管T(),此时uo=()A.放大,截止,5VB.开关,截止,3.7VC.开关,饱和,0.3VD.开关,截止,5V3、N个变量可以构成()个最小项。
A.NB.2NC、2ND、2N-14、图中电路为TTL门电路,为了使输出等于,选择正确答案()。
A.正确,错误,错误B.正确,错误,正确C.正确,正确,正确D.正确,正确,错误5、TTL门电路输入端悬空时,应视为();(高电平,低电平,不定)。
此时如用万用表测量其电压,读数约为()(3.5V,0V,1.4V)。
A.不定B.高电平,3.5VC.低电平,0VD.高电平,1.4V6、一个64选1的数据选择器有()个选择控制信号输入端。
A.6B.16C.32D.647、设计计数器时应选用()。
A.锁存器B.边沿触发器C.同步触发器D.施密特触发器8、欲将频率为f的正弦波转换成为同频率的矩形脉冲,应选用()。
A.多谐振荡器B.施密特触发器C.单稳态触发器D.T'触发器9、一片64k某8存储容量的只读存储器(ROM),有()。
A.64条地址线和8条数据线B.64条地址线和16条数据线C.16条地址线和8条数据线D.16条地址线和16条数据线10、ROM必须在工作()存入数据,断电()数据;RAM可以在工作中()读写数据,断电()数据。
A.中,不丢失;随时,将丢失B.前,不丢失;随时,将丢失C.前,不丢失;随时,不丢失D.前,丢失;随时,将丢失11、若逻辑表达式FAB,则下列表达式中与F相同的是()A.FABB.FABC.FABD.不确定12、下列电路中,不属于组合电路的是:()A.数字比较器;B.寄存器;C.译码器;D.全加器;13、不能用来描述组合逻辑电路的是:()A.真值表;B.卡诺图;C.逻辑图:D.驱动方程;14、利用中规模集成计数器构成任意进制计数器的方法有()A.复位法B.预置数法C.级联复位法D.以上都不是15、施密特“非”门和普通“非”门电路的阈值电压分别是()个。
复习题(数电)
《数字电子技术》复习题一、填空题1.(127)10= ( )2=( )8=( )16= ( )8421BCD2. n 变量的逻辑函数有 个最小项,任意两个最小项的乘积为3. 计算机键盘上101个键用二进制代码进行编码,至少应为___位二进制代码。
4. 1个变量可构成 个最小项,每种变量的取值可使 个最小项的值为1。
5. 当A=1,B=1,C=0时,A ⊕B ⊕C= ,A+B ⊕C= 。
6. 函数 的反函数 = 。
7. OC 门的典型应用 , 和 。
8. 除去有高、低电平两种输出状态外,三态门的第三态输出是____状态。
9. 优先编码器74LS148输入为```,输出为、、。
当使能输入,,时,输出应为________________________。
10. n 位二进制代码的线译码器,必然有_____个输出端,且译码器工作时,只有_____个呈现有效电平。
11. 一个十六选一的数据选择器,其选择控制信号端有________个。
12. J-K 触发器在直接复位时应使D R =________ ,D S =________。
13. JK 触发器的特性方程为 。
14. 可控R-S 触发器、J-K 触发器在直接复位时应使D R =_____ ,D S =______。
15. 将D 触发器的D 端连在 端上,假设Q (t )=0,则经过100个脉冲作用后,它的次态Q(t+100)为_________________________。
16. 构造一个模6计数器需要 个状态, 个触发器。
17. 用四个触发器组成的计数器最多应有 个有效状态,若要构成十二进制计数器,最少用. 个触发器,它有 个无效状态。
18. 由于R-S 触发器有_________个稳态,因此它可记录_________________位二进制码。
若存储一字节二进制信息,需要_____________个触发器。
19. 若要制成一个60分频器,至少需要 片74LS161。
数字电子技术复习题
数字电子技术复习题一、选择题1.与十进制数(53.5)10等值的数或代码为( )A.(11010011.0101)8421BCDB.(36.8)16C.(110101.1)2D.(55.4)8 2.在下列一组数中,数值与(10001001)8421BCD 相等的数是( )A. (88)10B. (1010111)2C. (130)8D. (59)16 3.数值[375]10与下列哪个数相等。
( )A .[111011101]2 B. [567]8 C. [11101110]BCD D. [1F5]16 4.用8421码表示的十进制数45,可以写成_______ ( )A .45 B. [101101]BCD C. [01000101]BCD D. [101101]2 5.下列逻辑等式中不成立的是()A .A+BC=(A+B )(A+C ) B .1=++B A B A AB C .1=++AB B AD .B A AB A = 6.和逻辑式BC A A + 相等的是( )A 、ABCB 、1+BC C 、AD 、BC A +7.根据反演规则,的反函数为______ ( )A. B.C. D. 8.逻辑表达式ABCD 的逻辑相邻项有_____个。
( )A.1B.2C. 3D.49.在利用卡诺图进行逻辑表达式化简时,4个最小项合并成一项时可以消去_____个变量。
A.1个B.2个C.3个D.4个 10.下列逻辑等式中不成立的是?( )A .A +BC =(A +B )(A +C ) B .1=++B A B A AB C .1=++AB B AD .B A AB A = 11.标准与或式是由_________构成的逻辑表达式 ( )A.与项相或B.最小项相或C.最小项相与D.或项相与 12.在下列各组变量取值中,能使函数F (A ,B ,C )=∑m(0.1.2.4.6)的值为1的是( ) A.110 B.101 C.011 D.11113.欲对全班43个学生以二进制代码编码表示,最少需要二进制码的位数是( ) A 、5 B 、6 C 、8 D 、43 14.逻辑函数Y=ABC +A+B+C 的最简与或形式为()A. 已是最简与或形式B.0C.1D.A+B+C15. 逻辑函数Y=(AB+B)CD+(A+B)(B+C)的最简与或形式为( ) A.A+B+C B. A+B C. B+C D. B+AC 16. 函数F=A (A ⊙B )的结果是( )。
《数字电子技术》复习题
《数字电子技术》复习题(一)一、填空题1.数制转换:( 143 )10= ( )2 = ( )8。
2.按逻辑功能的不同特点,数字电路可分为 和 两大类。
3.8线-3线编码器是由 位二进制数表示 个信号的编码电路。
4.同步D 触发器的特性方程为 。
5.时序逻辑电路的逻辑功能可以用 、 和 等方程式表示。
二、单项选择题1.(33)10转化为二进制是( )2。
(A) 100001 ; (B ) 10001 ; (C ) 100010 ; (D) 1000001 2.下列各式中,为四变量A 、B 、C 、D 最小项的是: .(A ) ABCD ; (B ) AB (C+D) ; (C) A +B+C+D ; (D) A+B+C+D 3.8421 BCD 码译码器的数据输入线与译码输出线的组合是 。
(A ) 4﹕6 ; (B) 1﹕10 ; (C) 4﹕10 ; (D ) 2﹕4 4.四个逻辑变量的取值组合共有 。
(A ) 8 ; (B) 16 ; (C ) 4 ; (D) 155.已知逻辑函数B A B A Y +=,函数值为1的A ,B 取值组合是: 。
(A ) 00,11 ; (B) 01,00 ; (C) 01,10 ; (D) 01,11 6.组合逻辑电路通常由 组合而成.(A) 门电路 ; (B ) 触发器 ; (C ) 计数器 ; (D ) 存储电路 7.若在编码器中有50个编码对象,则其输出二进制代码位数应为 位. (A ) 5 ; (B ) 6 ; (C ) 10 ; (D ) 508.8线—3线优先编码器的输入为70I I -,当优先级别最高的7I 有效时,其输出012Y Y Y 的值是 。
(A) 111 ; (B ) 010 ; (C ) 000 ; (D) 101 9.十六路数据选择器的地址输入(选择控制)端有 个. (A) 16 ; (B ) 2 ; (C ) 4 ; (D) 8 10.JK 触发器在CP 作用下,若状态必须发生翻转,则应使 。
(完整版)数字电路基础考试题(附参考答案)(可编辑修改word版)
数字电子技术-考试复习题一、单项选择题1.(195)H表示( D )。
(a) 二进制数(b) 十进制数(c)八进制数(d) 十六进制数2.在TTL 门电路中,能实现“线与”的门电路是( B )(a)与非门(b) 集电极开路门(c) 或非门(d) 或非门3.用不同数制的数字来表示2007,位数11.十进制数24 转换为二进制数,结果为。
(a)10100 (b)10010 (c)01100 (d)1100012.(a) 13.(c) 14.(c) 15.(d)最少的是。
(a)十六进制数(b) 十进制数(c) 八进制数(d) 二进制数4.十进制数36 转换为十六进制数,结果12.( )D,。
(275)O=为。
(a)275 (b) 629 (c) (a)26 (b)24(c)2750 (d) 220022 (d)20 13.三态门的第三态是。
5.8421BCD 码10000111 表示的十进制数是。
(a)131 (b)103 (c)87 (d)136.A/D 转换输出的二进制代码位数越多,其转换精度()(a)越高(b) 越低(c)不变(d) 无法确定7.下列逻辑表示式正确的是()(a)低电平(b)高电平(c)高阻(d)任意电平14.具有8 个触发器的二进制异步计数器最多可能有种状态。
(a)8 (b)128 (c)256 (d)51215.“或非”逻辑运算结果为“0”的条件是该或项的变量。
(a)全部输入“0”(b)全部输入“1”(a) A +B +AB = 1 (b)(c)任一个输入“0”(d)A +AB =A +B(c) AB +AB =AB +AB AB =A +B (d)任一个输入“1”16.当TTL 门电路输入端对地接电阻R=10k Ω时,相当于此端。
8.下列电路中,属于时序逻辑电路的是( ).(a)数据选择器(b) 编码器(c) 计数器(d) 译码器9.由8 位寄存器组成的扭环移位寄存器可以构成进制计数器。
数字电子技术题库
(一).数字逻辑基础(1).进制与进制之间的转换(2).与逻辑和与门电路(3).或逻辑和或门电路(4).非逻辑和非门电路(5).与非门电路(6).集成门电路(7).逻辑代数定律与逻辑函数化简(二).组合逻辑电路(8).组合逻辑电路的分析与设计(9).编码器(10).译码器(11).加法器(12).数值比较器(13).数据选择器(三).时序逻辑电路(14).RS触发器(15).D触发器与数据寄存器(16).移位寄存器(17).JK触发器与计数器(四).555时基电路与石英晶体多谐振荡器(18).定时器(19).施密特触发器(20).多谐振荡器(五).数模与模数转换(21).数模转换电路DAC(22).模数转换电路ADC(六).半导体存储器(23).只读存储器ROM(24).随机存储器RAM(一).数字逻辑基础(1).进制与进制之间的转换1.在数字电路中,通常用数字来表示高电平,用数字来表示低电平。
2.某二进制数由4位数字组成,其最低位的权是,最高位的权是。
3.完成下列进制的转换:(00011111)2=()10 ;(10)10=()2 ;(1111)2=()8 ;(10)8=()2 ;(011111)2=()16 ;(2A)16=()2 。
(01010101)8421=()10 ;(32)10=()8421 ;4.二进制数只有()数码。
A.0 B.1C.0、1 D.0、1、25.十六进制数只有()数码。
A.0~F B.1~FC.0~16 D.1~166.一位十六进制数可以用()位二进制数来表示。
A.1 B.2C.4 D.16(2).与逻辑和与门电路7.“Y等于A与B”的逻辑函数式为。
8.与门电路是当全部输入为时,输出才为“1”。
9.开关串联的电路可以用“与”逻辑表示。
()10.门电路可以有多个输出端。
()11.门电路可以有多个输入端。
()(3).或逻辑和或门电路12.“Y等于A或B”的逻辑函数式为。
《数字电子技术》复习题
《数字电子技术》复习题一、填空题1、(110111)2=( )16=( )10=( )8421BCD2、(39.45)10=( )2=( )163、如图1所示各门电路均为TTL电路,分别指出电路Y1、Y2、Y3的输出状态(高电平、低电平或高组态)。
Y1为,Y2为,Y3为,图14、对于共阳极接法的发光二极管数码显示器,应采用七段显示译码器。
5、一个或非门组成的基本RS触发器在正常工作时,它的约束条件是R+S=0,则它不允许输入S= 且R= 的信号。
6、D/A是把量转换成量(电压或电流)并使转换后两种量成正比的一种集成电路器件,而A/D是把量转换成量的器件。
7、在数字逻辑电路中,三极管主要工作在和两种稳定状态。
8、有一个容量为256字×4位的RAM,该RAM有个基本存储单元,该RAM每次访问个基本存储单元,该RAM有根地址线。
9、()2=()1610、(A5)16=()16=()211、(0110 1001)8421BCD码=()余3BCD码12、写出下列逻辑函数电路的输出逻辑函数表达式:L1= ;L2=13、若各门电路的输入均为A和B,且A=0,B=1;则与门的输出为(),与非门的输出为(),或门的输出为(),异或门的输出为(),同或门的输出为()。
14、触发器组成的电路如图,Q1=();Q2=();Q3=();Q4=();15、由或非门组成的基本RS触发器的输入信号R和S不得同时为(),而由与非门组成的基本RS触发器的输入信号R和S不得同时为();否则他们的状态将()。
16、二极管具有()特性,它的两个重要参数IS 称为(),tre称为反向恢复时间。
17、施密特触发器是一种电平触发的双稳态电路,电路两个稳态之间的翻转都取决于触发电平值。
从第一个稳态翻转到第二个稳态和从第二个稳态翻转到第一个稳态的触发电平不同,其差值称为 。
施密特触发器的电压传输特性具有滞回特性的曲线,利用滞回特性可以实现 、 和幅值鉴别等。
数字电子技术复习题
和,Ci是向高位的进位。
……2’
3. 分析图题5.3所示时序电路:
(1) 试问它为同步时序电路还是异步时序电路?
(2) 请画出其状态表和状态图。
图题5.3
解:(1) 该电路是由两个T 触发器组成的同步时序电路。……2’
(2) ①根据电路列出三个方程组
输出方程组:
激励方程组:
Y=AQ1Q0
状态方程组:
A.8421BCD B.格雷码 C.2421BCD码 D.5421BCD
3. 以下门电路中常用于总线传输的为( A )。
A.三态(TSL)门 B.集电极开路(OC)门 C.漏极开路(OD)门 D.
CMOS与非门
4.下列电路中,不属于组合逻辑电路的是( C )。
A. 译码器 B. 全加器 C.寄存器 D.编码器 5.对于T触发器,欲使新态Qn+1=,应使输入T=( C )。
(×)
22. 编码与译码是互逆的过程。( √ )
23. 逻辑函数两次求反则还原,逻辑函数的对偶式再作对偶变换也还原
为它本身。( √ ) 24. D触发器的特性方程为Q n + 1 = D , 与 Q n 无 关 , 所 以 它 没 有 记 忆 功
能。(× )
四、化简题
1.
用卡诺图化简法化简逻辑函
数L(A,B,C,D)=∑m(0,2,5,7,8,10,13,15),写出其最简与-或表达式及最简或-
14. 用数据选择器可实现时序逻辑电路。( × )
15. 一个最简的逻辑电路设计方案就是一个最佳的方案。(√ )
16. 二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电
路。( √ )
17. SR锁存器的约束条件RS=0表示不允许出现R=S=1的输入。( √ )
数字电子技术试题及答案
数字电子技术试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑2. 下列哪个不是数字电路的特点:A. 抗干扰能力强B. 集成度高C. 功耗高D. 可靠性高3. 一个3输入的与门,当所有输入都为高电平时,输出为:A. 低电平B. 高电平C. 悬空D. 随机状态4. 在数字电路设计中,以下哪个不是常用的逻辑门:A. NAND门B. NOR门C. XOR门D. AND-OR-NOT门5. 一个D触发器的初始状态为0,当输入D=1时,时钟信号上升沿触发后,Q端的输出状态为:A. 0B. 1C. 保持不变D. 翻转6. 在数字电路中,计数器的主要功能是:A. 放大信号B. 存储信息C. 计数和分频D. 逻辑判断7. 下列哪个不是触发器的类型:A. SR触发器B. JK触发器C. D触发器D. 三态触发器8. 在数字电路中,一个4位二进制计数器最多可以计数到:A. 4B. 8C. 16D. 329. 一个简单的数字钟电路至少需要多少个计数器:A. 1B. 2C. 3D. 410. 在数字电路中,以下哪个不是同步计数器的特点:A. 所有触发器的时钟信号同步B. 计数速度快C. 结构复杂D. 计数精度高答案:1-5 B A B B B;6-10 C D C B C二、多项选择题(每题3分,共15分)1. 数字电路中常用的逻辑门包括:A. 与门B. 或门C. 非门D. 异或门E. 同或门2. 下列哪些是数字电路的优点:A. 集成度高B. 功耗低C. 抗干扰能力强D. 易于实现大规模集成E. 易于设计和测试3. 触发器的类型包括:A. SR触发器B. JK触发器C. D触发器D. T触发器E. 三态触发器4. 计数器的计数方式包括:A. 同步计数B. 异步计数C. 双向计数D. 递增计数E. 递减计数5. 以下哪些是数字电路设计中常用的优化方法:A. 逻辑简化B. 门电路优化C. 布局优化D. 时序优化E. 电源管理优化答案:1 ABCDE;2 ABCDE;3 ABCD;4 ABCE;5 ABCDE三、填空题(每空1分,共10分)1. 在数字电路中,最基本的逻辑关系包括______、______和非逻辑。
数字电子技术复习题三套含答案
复习题一1.下列四个数中,与十进制数(163)10不相等的是D 、(203)8 2.N 个变量可以构成多少个最大项C 、2N3.下列功能不是二极管的常用功能的是C 、放大5.译码器的输入地址线为4根,那么输出线为多少根( 16 )6.用或非门构成钟控R-S 触发器发生竞争现象时,输入端的变化是00→117.一个4K 赫兹的方波信号经4分频后,下列说法错误的是B 、周期为2π×10-3秒 8.用PROM 来实现组合逻辑电路,他的可编程阵列是(或阵列 ) 9.A/D 转换器中,转换速度最高的为( A 、并联比较型 )转换 10.MAXPLUS-II 是哪个PLD 厂家的PLD 开发软件( B 、Altera 1.存储器按存取方式可分为三类,即:1. SAM , RAM , ROM2.设4位逐次逼近型A/D 转换器的电压转换范围为0-15V ,采用四舍五入法量化,模拟输入电压为8.59V ,转换的逼近过程是(其中括号中用✓表示保留,×表示不保留 1000(✓ )→1100(× )→1010(× )→1001(✓ )→10013.时序电路中的时序图的主要作用是:用于在实验中测试检查电路得逻辑功能和用于计算机仿真模拟 4.施密特触发器在波形整形应用中能有效消除叠加在脉冲信号上的噪声,是因为它具有滞后特性 5.既能传送模拟信号,又能传送数字信号的门电路是. CMOS 传输门三、简答题(每小题5分,共10分)1.请写出RS 、JK 、D 、T 触发器的状态转移方程,并解释为什么有的触发器有约束方程。
2.请回答两个状态等价的条件是什么?四、分析题(25分)1.分析如图由3线-8线译码器74LS138构成的电路,写出输出S i 和C i 的逻辑函数表达式,说明其逻辑功能。
(6分)2 1 4&74LS1381 02 43 5 6 7C i-1 B i A iS i C i& &12.问图示电路的计数长度N 是多少?能自启动吗?画出状态转换图。
数字电子技术复习题
A .32kHz;
B.2kHz;
C .128 kHz
D.256kHz
12.用 n 个触发器构成计数器,可得到的最大计数长度(模值)为 ____________。
A. n
B. 2n
C. n 2
D. 2 n 5V
84 13.由 555 定时器构成的施密特触发器6如图3所示,u该o 电路的回差电压
为
V。
ui
。
11、(43)10 =(
)2。
12、将逻辑函数 F=∑m(0,2,3,4,6,7,10,11,14,15),化
简为最简与或式结果为
。
13、三态门的输出状态除了高电平或低电平两种状态外,还有第三状
态是
。
14、若用二进制代码对 48 个字符进行编码,则至少需要
位
二进制。
15、JK 触发器的次态方程是 Q n1 =
D. A BC (A B )( A C )
3.如果要采用奇校验方式传送一个七位二进制代码 0011010,则其校
验位为
。
A. 0
.1
C
D. 其它
4. 三态门有一使能控制端,当使能端为无效电平时,正确的是
。
A. 输出端为高阻态
B . 输出端为高电平
C. 输出端为低电平
D. 输出与输入间有正常
的逻辑关系
2 15
4V
A.5
B.4
C.2
D.5/3
14.设 F=AB+C D ,则它的反函数是____________。
A. F =(A+B)(C D )
B. F =( A B )(C+D)
C. F = A B • C D
D.以上都不正确
数字电子技术复习题
一、填空题(每空2分,共20分)。
1、(3D.BE)16 =()2=()8。
2、如果有A、B、C、D四个变量,则有()个最小项。
3、如图所示,Y的输出是()。
4、能完成两个一位二进制数相加,并考虑到低位进位的器件称为()。
5、触发器异步置0,必须使异步控制端S D=(),R D=()。
6、一个4位移位寄存器原来的状态为0000,如果串行输入始终为1,则经过4个移位脉冲后寄存器的内容为()。
7、若存储器的容量为512K×8位,则地址代码应取()位。
8、可编程阵列逻辑器件由可编程的与逻辑阵列、()的或逻辑阵列和输出电路三部分组成。
二、单项选择题(每小题2分,共20分)必须把答案填在以下表格中题号1234567891答案1、若输入变量A、B全为1时,输出F=0,则输入与输出的关系是(*)。
A、与B、或C、非D、与非2、半加器“和”的输出端与输入端逻辑关系是(*)。
A、与非B、或非C、与或非D、异或图13、如图1所示CMOS电路的逻辑函数式为(*)。
A 、()Y AB '''= B 、()Y A B '''=+C 、Y A B ''=4、用四选一数据选择器实现函数Y=A 1A 0+A 1´A 0,应使(*)。
A 、D 0=D 2=0,D 1=D 3=1B 、D 0=D 2=1,D 1=D 3=0C 、D 0=D 1=0,D 2=D 3=1 D 、D 0=D 1=1,D 2=D 3=05、T 触发器中,当T=1时,触发器实现(* )功能。
A 、置1B 、置0C 、计数D 、保持6、4级触发器组成十进制计数器,其无效状态数为(*)。
A 、不能确定B 、10个C 、8个D 、6个7、由发光二极管组成的七段显示器,当采用共阴极接法时,若a~g=1011011,则显示的数字是(*)。
A 、6B 、8C 、 5D 、98、有一个容量为16K ×8的RAM ,则该存储器的地址代码和位线分别是(*)。
数电复习题库
数字电子技术试题一一、填空题(每空1分,共20分)1.函数的或·与表达式是,其与·或·非表达式为。
2.的最简式为,的最简式为。
3.(2.718)D =()B=()O。
4.(29)H =()B,(11.01101)B=()H。
5.组合逻辑电路的分析可分为、、、四大步骤。
6.时序逻辑电路的功能描述通常有、、、四种方法。
7.在A/D转换器中,型A/D转换器的转换精度较高,型A/D转换器的转换速度最快。
8.施密特触发器有个阈值电压,称它的传输特性为。
二、电路功能分析题(共20分)1.七段显示译码电路如图2.1(a)所示,对应图2.1(b)所示输入波形,试确定显示器显示的字符序列是什么?2.试分析图2.2所示电路,画出它的状态图,说明它是几进制计数器。
74161功能表清零RD 预置 LD 使能 EP ET 时钟CP 预置数据输入 ABCD 输 出 Q D Q C Q B Q A L H H H H× L H H H×× ×× L × ×L HH×× ××××× ABCD ×××× ×××× ××××LLLL ABCD 保持 保持计数三、电路设计题(每题10分,共20分)1.试设计一个8位相同数值比较器,当两数相等时,输出L=1,否则L=0。
2.试用上升沿触发器的D 触发器及门电路组成3位同步二进制加计数器,画出逻辑图。
四、电路计算题(每题10分,共20分)1.由555定时器及场效应管T 组成的电路如图所示,电路中 T 工作于可变电阻区,其导通电阻为。
试:(1) 说明电路功能。
(2) 写出输出频率的表达式。
2.某双积分型A/D 转换器中,计数器为十进制计数器,其最大计数容量为。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
《数字电子技术》综合复习资料一、单项选择题1.在下列各图中,同或逻辑Z 对应的逻辑图是 。
A.≥1≥1 Z D.=1 Z2. 逻辑表达式A (B+C )=AB+AC 的对偶式是 。
A.))((C A B A C B A ++=+ B. A+BC=(A+B )(A+C ) C. AB+AC=A (B+C ) D.))((C A B A C B A ++=+3.如果要采用奇校验方式传送一个七位二进制代码0011010,则其校验位为 。
A . 0 B .1 C .00110101 D .其它 4. 三态门有一使能控制端,当使能端为无效电平时,正确的是 。
A. 输出端为高阻态 B . 输出端为高电平C. 输出端为低电平D. 输出与输入间有正常的逻辑关系 5.用四选一数据选择器实现函数Y =0101A A A A +,应使 。
A.D 0=D 2=0,D 1=D 3=1 B.D 0=D 2=1,D 1=D 3=0 C.D 0=D 1=0,D 2=D 3=1 D.D 0=D 1=1,D 2=D 3=06.有一个与非门构成的基本RS触发器,欲使其输出状态保持原态不变,其输入信号应为 。
A. S=R=0 B. S=0 R=1 C. S=1 R=0 D. S=R=1 7.若用J K 触发器来实现状态方程为AB Q A Q n 1n +=+,则J 、K 端的驱动方程为 。
A.J =A B ,K =B A +B.J =A B ,K =B AC.J =B A +,K =A B D.J =B A ,K =A B8.一个8421B C D 码十进制计数器,设其初态Q 3Q 2Q 1Q 0=0011,输入的时钟脉冲频率 f =1k H z 。
试问在100m s 时间后,计数器的状态为 。
A .0010; B .0011; C .0111 D.01109.欲将容量为1K ×4的R A M 扩展为4K ×4,则需要控制各片选端的辅助译码器的输出端数为 。
A.1B.2C.4D.810.一个8位A/D 转换器,若所转换的最大模拟电压为5V ,当输入2V 电压时,其输出的数字量为 。
A .00111001 B .01100110 C .10011001D .0101001011.一个7位二进制加法计数器,如果输入脉冲频率 f=256kHz ,试求此计数器最高位触发器输出脉冲频率为____________。
A .32kHz ; B .2kHz ; C .128 kHz D .256kHz 12.用n 个触发器构成计数器,可得到的最大计数长度(模值)为____________。
A. n B. 2n C.2n D. n 213.由555u u o 4VA .5B .4C .2D .5/314.设F=AB+D C ,则它的反函数是____________。
A.F =(A+B )(D C +) B.F =(B A +)(C+D ) C.F = D C B A +•+ D.以上都不正确15.能使逻辑函数F=A⊕B⊕C⊕D均为1的输入变量组合是____________。
A. 1101,0001,0100,1000 B . 1100,1110,1010,1011 C. 1110,0110,0111, 1111 D .1111,1001,1010,0000二、单项选择题,请将正确答案的题号填入相应的横线上。
1. F=A )(B A ⊕⊕的值是 。
A. BB. AC.B A ⊕ D. A ⊙B2.C B A ++= 。
A.C B A ++ B. ABC C. CB A •• D. ABC3.设S 1S 0为四选一数据选择器的地址输入端,X 0~X3为数据输入端,Y 为数据输出端,则Y= 。
A.S 1S 0X 0+S 1S 0X 1+S 1S 0X 2+S 1S 0X 3B.S 1S0X 3+ S 1S 0X 2+S 1S0X 1+S 1S 0X 0C.S 1S 0X 0+S 1S0X 1+S 1S0X 2+S 1S 0X 3D.S1S0X+S1S 0X+S 1S0X+S 1S 0X 04.如果要采用奇校验方式传送一个七位二进制代码0011010,则其校验位为 。
A . 0 B .1 C .00110101 D .其它5.在图示的TTL 门电路中,要求实现下列规定的逻辑功能时,其连接没有错误的是 。
CD AB L ⋅=1 AB L =2 C AB L +=3C DL B A 1B&A =1V CCL 23CB A6.1F =AB C AB C B A C B A +++,2F =)(C A B B A ⊕+, 它们之间的关系是____________。
A.1F =2F B.1F =2F C.1F =2'F D.21'F F =7、逻辑函数F=A+BC (A+B ),当ABC 的取值为______________时,F=1。
A . 000 B .011 C . 101 D .111 8.如图所示电路中硅三极管的输出电压为______________V 。
A .12B .6C .6.7D .0.39.如图所示电路均为TTL 电路,假设电路参数合理,则可以正常工作的是____________。
10.现在要用一个四位二进制加法器实现余三码到8421BCD 码的转换,将A 3A 2A 1A 0端与余三码相连接,CI 接“0”,则在B 3B 2 B 1 B0 端加上二进制数便可。
A .1100B .1101C .0011D .1011 11. 下面逻辑式中,正确的是 。
A. A (A+B )=BB. A (A+B )=AC. A (A+B )=ABD. A (A+B )=A+B12.对于T T L 与非门闲置输入端的处理,不可以 。
A.接电源 B.通过电阻3k Ω接电源 C.接地 D.与有用输入端并联13.逻辑状态表如下所示,能实现该功能的逻辑部件是______________。
A . 十进制译码器 B . 二进制译码器 C . 二进制编码器 D .十进制编码器14.一位8421BCD码译码器的数据输入线与译码器输出线组合是 。
A. 4:16 B. 1:10 C. 4:10 D.2:4u i V O&D .VCB .&&15.下列表达式对应的电路不存在竞争冒险的是。
A .C B B A L+= B .))((A B C B L ++=C .C A C B B A L ++=D .C A B A AC L ++=三、填空题1。
1、(62)10 =(______________________)22、十进制数 –13的反码为____________。
3、函数F=AB+AC+BC+CD+D的最简与或式为______________________。
4、三态门(TS 门)的输出状态除了高电平或低电平两种状态外,还有第三状态是 。
5、对25个信号进行编码,则转换成的二进制代码至少应有 ___ 位。
6、图示电路中,三极管工作在饱和状态,其CE 间的输出电压约等于 v 。
7、时序电路中所有触发器的状态变化是在同一时钟脉冲控制下同时发生,这种时序电路称为 _______________ 。
8、在组合逻辑电路中,若出现F =A ·A ,则有可能产生______型冒险。
9、由555定时器构成的单稳态电路中,给定外围的定时元器件R =1K Ω,C =0.1uF ,则暂稳态的持续时间是_________毫秒。
10、8位A/D 转换器,若所转换的最大模拟电压为5V ,当输入2V 电压时,其输出的数字量为 。
11、 25=( )2 。
12、(43)10=( )8421 。
13、最小项D C B A 的相邻项有 个。
14、逻辑函数F + (AB),欲使,则A 、B 取值为 。
15、编码器有10个输入,则输出应有 位。
16、欲将1kH Z 的脉冲信号分频为100 H Z ,应选用 进制计数器。
17、若需要每输入240个脉冲分频器能输出一个脉冲,则由二进制加计数器构成的分频器至少需要 个触发器。
18、一个16 KB 的RAM ,具有 根地址线。
19、由555定时器构成的施密特触发器如图所示,该电路的回差电压为 V 。
.20、(22)10=( )2。
21、(-9)补码=( )。
22、n 个变量可以构成 个最小项。
u 6 2153 84u o 4V5V23、 若偶数个1相异或,其结果为 。
24、D 触发器的次态方程是Q 1+n = 。
四、填空题21、十进制数(14)10的8421BCD 编码为 。
2、逻辑代数1+1+1= 。
3、L=AC+BC ,其与非—与非表达式为 。
4、三态门的三个状态分别是1、0、 。
5、某二进制代码是11011,若加入一位偶校验码,则该校验位是 。
6、对于JK 触发器,若K=J,则可完成 触发器的功能。
7、给定周期为1ms 的脉冲信号,将其分频为50 Hz 的信号,则应选用_________进制计数器。
8、不考虑溢出,欲将一个存放在移位寄存器中的二进制数除以8,需要 个移位脉冲。
9、一个16 KB 的RAM ,具有 根地址线。
10、555定时器可以构成多种脉冲电路,其中可以用于定时的电路是 。
11、(43)10 =( )2。
12、将逻辑函数F=∑m (0,2,3,4,6,7,10,11,14,15),化简为最简与或式结果为 。
13、三态门的输出状态除了高电平或低电平两种状态外,还有第三状态是 。
14、若用二进制代码对48个字符进行编码,则至少需要 位二进制。
15、JK 触发器的次态方程是Q1+n = 。
16、若奇数个1相同或,其结果为 。
17、欲将32768H Z 的脉冲信号分频为1024 H Z ,应选用 进制计数器。
18、一个16 KB 的RAM ,具有 根数据线。
19、采用74138级联来构成一个4-16线译码器,则需要____________片74138。
20、在组合逻辑电路中,若出现F =A+A ,则有可能产生____________型冒险。
21、D 触发器的次态方程是Q1+n =________________________。
22、不考虑溢出的情况,欲将一个存放在移位寄存器中的二进制数乘以16,需要____个移位脉冲。
23、有一个电路需要每输入240个脉冲分频器能输出一个脉冲,则由二进制加法计数器构成的分频器至少需要 个触发器。
24、若要求D A C 电路的分辨率达到千分之一,则至少应选用____________位二进制代码输入的转换器。
25、一片存储容量为32K ×8的只读存储器ROM ,应该具有____________根地址线。