集成锁相环的应用
超高频单片集成锁相环SE564及其应用
以调整,使得该模型更具有指导性,企业信息系统的业务连
4 Manning B R M. Year 2000 and All that: Securing Business
续性流程更加完善。
Continuity.Engineering Science and Education Journal. 1999, 8(6):
∫
t 0
uΩ (t ')dt ']
=
U msin[w ot+ϕ1(t)]
式中:
ϕ1 (t )
=
kf
∫
t 0
uΩ (t ')dt '
kf 为调频比例系数;uΩ(t)为调制信号电压。因
Φ2 (s) = T (s)Φ1(s) 而
Φ 2 (s) = Ac Uc(s) s 得
U c(s) =
s A
Φ
2
(s)
=
(b)
端偏流为零时,输入信号只要大于 50mV 就可以。
图 5 SE564 频率合成器
(3)频率合成器
参考文献
用 SE564 接成合成器的电路组成如图 5,其中图 5(a)是
1 高吉详. 高频电子线路. 北京:电子工业出版社, 2003
组成框图、图 5(b)是各点波形。
2 宋祖顺. 现代通信原理. 北京:电子工业出版社, 2001
f0= N fin
M
供电电压用+5V,输入 FM 信号用交流耦合,FM 解调输 出信号取自 14 端。从 14 端到地接了一个 0.1μF 电容,以起 到附加滤波的作用。环路滤波器接在 4、5 端。由于 VCO 的
2V
2V
50ns
fin=3.6MHz
锁相环的CD4046应用
一. 实验目的1.加深对锁相环基本工作原理的理解。
2.掌握锁相环同步带、捕捉带的测试方法,增加对锁相环捕捉、跟踪和锁定等概念的理解。
3.掌握集成锁相环芯片NE564的使用方法和典型外部电路设计。
二、实验使用仪器1.NE564锁相和调频实验板2.200MHz泰克双踪示波器3. FLUKE万用表4. 射频信号发生器5. 低频信号源三、实验原理本实验采用的是锁相环来实现调频的功能,锁相环是由鉴相器( PD)、环路滤波器( LF)和电压控制振荡器( VCO)三个基本部件组成。
它它它是一个相位误差控制系统,它将参考信号与输出信号之间的相位进行比较,产生相位误差电工作原理压来调整输出信号的相位,以达到与参考信号同频的目的。
锁相环的构成框图鉴相器是相位比较器,用来比较输入信号与压控振荡器输出信号的相位,输出电压对应于这两个信号相位差的函数。
环路滤波器是滤除高频分量及噪声,以保证环路所要求的性能。
压控振荡器受环路滤波器输出电压的控制,使振荡频率向输入信号的频率靠拢,直至两者的频率相同,使得VCO输出信号的相位和输入信号的相位保持某种特定的关系,达到相位锁定的目的。
*判断环路是否锁定的方法在有双踪示波器的情况下,开始时环路处于失锁状态,加大输入信号频率,用双踪示波器观察压控振荡器的输出信号和环路的输入信号,当两个信号由不同步变成同步,且时,表示环路已经进入锁定状态。
锁相调频电路在普通的直接调频电路中,振荡器的中心频率稳定度较差,而采用晶体振荡器的调频电路,其调频范围又太窄。
采用锁相环的调频器可以解决这个矛盾。
锁相调频原理框图如下图所示锁相调频原理图 正如上面锁相调频原理图所示,实现锁相调频的条件是调制信号的频谱要处于低通滤波器通带之外。
使压控振荡器的中心频率锁定在稳定度很高的晶振频率上,而随着输入调制信号的变化,振荡频率可以发生很大偏移。
这种锁相环路称载波跟踪型PLL ,本实验中使用的锁相环是NE564。
NE564内部压控振荡器的最高工作频率是50MHz ,从图10-5的逻辑框图中可以看到,NE564的内部包含一个限幅放大器,对外部的输入信号进行限幅放大,抑制寄生调幅,内部还包含压控振荡器和相位比较器。
锁相环的应用
oscillator
PD
调制信号uF(t)/uF(t)
FM/PM信号
LF
VCO
合理设计使得PLL工作在载波跟踪状态下, 环路输出信号的载波频率跟踪晶体振荡器的变 化,可提供高稳定度的载波信号;调制信号控 制VCO的瞬时输出频率,以实现FM或PM调制。
根据实现框图可推出调制信号uF(t)与输出相位 θ2之间的关系满足:
3.有源比例积分Filter
R2 C
I1
R1
I2
-A
ui
ua
uo
F(jΩ)=(1+jΩτ )/jΩτ 2
1Hale Waihona Puke τ=1 (R+AR
1
+R
) C τ =R C
12
2
2
幅频特性 相频特性
|F(jΩ)| =
22
1+Ωτ 2 Ωτ
1
Φ(jΩ) = arctgΩτ –π/2 2
高增益的有源比例积分滤波器又称为理想积分滤波器。
PLL包括: 1. PD: Phase Detector 2. LF: Loop Filter 3. VCO: Voltage Controlled
Oscillator 受控对象
控制器
基本构成如下图:
PD
LF
VCO
H(P)=1
1. 鉴相器 PD 输出的误差信号
即:
是相差θe(t)的函数,
正弦鉴相器用模拟相乘器与低通滤波器的 串接作为模型。
3. 解调器的实现 由前分析可知,当环路工作于调制跟踪状态
时,PLL就是一个FM解调器,其中VCO的输出是 已调信号,则其控制信号为调制信号。
(1)当输入信号为FM信号时: 令信号载频ωc等于VCO自由振荡频率ωo, 则输入信号的瞬时频率:
单片集成锁相环NE564在通信中的应用《1》资料
题目NE564在无线通信中的应用同组人员任务分配xxx:查找资料xxx:写出自己的观点xxx:整理资料论文的主要自己观点或设计制作内容申请成绩良好NE564在通信中的应用无线通信应用摘要:NE564是多功能单片集成锁相环路,本文介绍其在通信中的应用。
关键词:Proteus ,锁相频率合成 FM 调制和解调,无线电遥控; 单片机;NE564; FSK; PT2262; PT2272。
一,相关芯片的介绍NE564:NE564是一款工作频率高达50MHz 的通用高频锁相环路,主要由限幅器、鉴相器(PD )、压控振荡器(VCO )、放大器(AMP )、直流恢复电路、施密特触发器组成。
NE564在通信领域的应用极为广泛,可用作高速调制解调器、数字频移键控(FSK )信号收发器、频率合成器、信号发生器、卫星电视系统等。
限幅器采用差动电路,有很好的高频性能,在输入幅度不同的条件下,能产生恒定幅度的输出电压。
作为PD 的输入信号,其限幅电平在0.3~0.4V 之间。
鉴相器用双平衡模拟乘法器。
鉴相器增益与2脚注入电流有关,调节2脚的电压即可控制。
压控振荡器(VCO )是改进型射极耦合多谐振荡器,固有振荡频率与接在12、13端的定时电容T C 有关:0116C T F R C = (1)式中100C R =Ω是内部设定的。
外接定时电容可根据振荡频率来确定:301.6()10T pf MHz C f = (2)VCO 有TTL 电平和ECL 电平兼容的输入输出电路。
TTL 电平有9端输出。
ECL 电平由11端输出,它单独由10端供电。
特别要强调的是,在内部电路中,端脚9是晶体管集电极的开路端,端脚11是另一晶体管发射极的开路端,使用中需将9端通过一电阻接到电源EC ,9端才能输出,将11端通过一 电阻接地,端才有输出。
将端与端用一电阻连接起来,端才能输出电平,端才能输出电平。
有些文章介绍的应用电路实际不能工作,问题往往出在这里。
锁相环原理及应用PLL
锁相环原理及应用PLL (Phaze Locked Loop )锁相环自1932年问世以来,其应用领域遍及频率相位跟踪控制的各个领域,如通信、雷达、航天、测量、电视、控制等。
随着集成技术的发展,其应用的重要性已成为从事检测、通信、控制工作人员非常重要的应用工具手段,成为电子设备中常用的一种基本部件。
鉴于上述情况,非常有必要学习和掌握这门技术。
它是什么器件有如此大的威力呢?锁相环:是一个闭环的相位控制系统,它跟踪输入信号的相位,并自动锁定。
实现对输入信号频率和相位的自动跟踪。
它跟踪固定频率的输入信号时无频差,跟踪信号的相位时(锁相控制)精度很高;跟踪信号的频率变化的输入信号时(收音机)精度也很高。
它对输入信号恰似一个窄带跟踪滤波器,能够跟踪淹没在噪声之中的微弱信号。
鉴于上述种种独特功能,它在电子设备中越来越广泛地被采用。
它的窄带跟踪滤波和低门限特性,使它成为从噪声中检测调频调相合调幅信号的最佳方法之一。
§1 锁相环工作原理 一、组成:锁相环由三个基本部件组成:鉴相器(PD )、低通滤波器(LF )和压控振荡器(VCO )构成。
与相敏检测器的不同之处在于参考信号由输出的信号闭环形成。
1.鉴相器:是一个相位比较环节,它把输入信号()i u t 与压控振荡器输出信号()o u t 的相位进行比较,产生对应两信号相位差的误差电压()e u t 。
()[()],e e u t f t θ= ()e t θ是两信号相位差鉴相器特性[()]e f t θ可以是多种多样的,有正弦形、方波、三角形、锯齿形特性。
它的电路有各种形式,主要有两类: 1) 相乘器电路2) 序列电路:它的输出电压是输入信号过零点与反馈电压过零点之间时间差的函数。
这类鉴相器的输出只与波形的边沿有关,适用于方波,通常用电路构成。
2.低通滤波器(环路):具有低通特性,滤除()e u t 中的变频成分和噪声,以保证环路要求的性能,增加环路的稳定性,产生对应()e u t 的一个直流控制电压()d u t 。
锁相环的典型应用
1、锁相倍频
在锁相环路的反馈通道中插入分频器就可构成锁 相倍频电路。如下图所示:
vi(t) ωi(t) ωo(t)/N PD LF VCO vo(t) ωo(t)
N
0 N i
当环路锁定时,鉴相器两输入信号频率相等。 即有:
i
0
N
式中N为分频器的倍频比。
Cf
13
14
Cf
13
14
Cf
返回 继续
1 Cf 偏压 输出
13 Rf
14
5 6
13 Rf
7 8 -V EE Cf 跟踪C Rf 范围 f
NE562
RC 13 14 RC
NE562 RC 13 14 Cf RC
NE562 RC 13 Rf Cf 14 Rf Cf RC
NE562 RC 13 14 RC
Ω
fi(t)晶振
PD
LF
+
VCO
fo(t)调频波
调制信号作为VCO控制电压的一部分使其频率产生相应的 变化,由此在输出端得到已调频信号。 当调制信号为锯齿波时,可输出扫频信号。当调制信号为 数字脉冲时,可产生移频键控调制(FSK信号)
返回 继续 休息1 休息2
6、锁相解调电路 (1)、调频波解调
下图是用锁相环实现调频波解调的原理框图。
1.NE562组成框图
NE562是最高工作频率可达30MHz的通用型集成锁相环。
返回 继续
Vcc 16 12 11 PD
外接环路滤波 器RC元件 14 13
休息1 休息2
去加重 10 FM 9 解调 输出
1 2
16 15
14
信号输入
锁相环集成电路原理及应用
- 3-
●新特器件应用
锁相环集成电路 N E/ S E564 原理及应用
中船总公司 723 研究所 汪立森 丁俭
摘要 : 本文介绍锁相环集成电路 N E/ SE564 的内部结构 、引脚 、电路特性 、技术参 数 ,给出 12 倍频锁相倍频器的实用电路 。 关键词 :锁相环 锁相倍频
陈功富 、徐达山主编《新编世界集成电路 大全》 黑龙江人民出版社. 编者注 :
作者地址 :江苏省扬州市 204 信箱 邮政编码 :225001
图 2 12 倍频锁相倍频器 © 1995-2004 Tsinghua Tongfang Optical Disc Co., Ltd. All rights reserved.
N E/ S E564 为双列直插 16 脚封装 , 按 使用温度范围不同 , 分为 N E564 和 S E564 , 其管脚定义见表 1 。图 1 为其内部等效电路 框图 。N E564/ S E564 是一个多功能 、高性 能 、可工作至 50M Hz 的锁相环电路 , 它由压
图 1 N E/ S E564 方框图
1 、概述
锁相环在频率合成技术中占有重要的地 位 ,利用锁相技术 ,可以产生高稳定度的频率 信号 ,在相位相关的脉冲宽度的测量 、信息的 远距离通讯 、调制解调等领域 ,利用单片锁相 环 ,可以在不增加成本的前提下 ,大大提高信 号质量和传输可靠性 。
N E/ S E564 单片锁相环只需 + 5V 工作 电压 , T TL 电平输入和输出 , 片内压控振荡 器最高振荡频率为 50M Hz ,片外环路增益控 制 。主要应用于高速调制解调 、F S K 接收和 发送 、频率合成 、信号发生器等场合 。
锁相环技术原理及其应用
锁相环技术原理及其应用一、锁相环技术原理1.1 基本概念锁相环(Phase-Locked Loop,PLL)是一种调节电路,能够通过控制其输出信号相位与参考信号相位之间的差值,使输出信号频率与参考信号频率一致,并且其输出信号相位与参考信号精确同步。
锁相环可以用于频率合成、时钟恢复、数字信号处理、射频通信等领域。
1.2 工作原理锁相环主要由相位比较器、低通滤波器、时钟发生器、可变增益放大器和电压控制振荡器等组成。
其中,相位比较器的作用是将参考信号和反馈信号进行比较,然后得到相位误差信号。
低通滤波器的作用是将相位误差信号进行平滑处理,得到直流误差信号。
时钟发生器的作用是产生参考信号。
可变增益放大器的作用是将误差信号放大后作为电压控制振荡器的控制电压。
电压控制振荡器的作用是产生锁相环输出信号,并且通过调节电压来控制输出信号的频率和相位。
1.3 稳定性分析锁相环的稳定性与参考信号的稳定性和相位比较器的带宽以及低通滤波器的截止频率等因素有关。
稳定性分析主要是评估锁相环输出信号的频率精度和相位噪声。
二、锁相环技术应用2.1 频率合成频率合成是利用锁相环技术将一个较低频率信号转换为高频率信号。
其中,参考信号是一个较低频率信号,产生参考信号的时钟发生器经过倍频器将参考信号的频率增加到所需的合成频率,然后经过相位比较器和滤波器控制电压控制振荡器的输出频率。
频率合成广泛应用于通信、广播、雷达、卫星导航等领域。
2.2 时钟恢复时钟恢复是一种将时钟信号从数据信号中恢复出来的技术。
锁相环可以通过将数据信号作为反馈信号,将时钟信号从数据信号中恢复出来。
时钟恢复广泛应用于数字通信和数字音频领域。
2.3 数字信号处理锁相环可以通过将输入信号与锁相环输出信号相比较,将输入信号变换的频率和相位误差降到很小,从而使输入信号的相位和频率与输入信号一致。
锁相环广泛应用于数字信号处理,例如数字滤波器、数字混频器、数字降噪器等。
2.4 射频通信锁相环在射频通信中的应用非常广泛,主要用于频率合成、时钟恢复等领域。
锁相环技术及CD4046的结构和应用
锁相环技术及CD4046的结构和应用宋吉江 牛轶霞(山东淄博学院机电工程系,淄博255200) 摘要 叙述了锁相环的应用及其结构特点,较详细地介绍了锁相集成电路C D4046的结构特点和应用。
关键词 锁相环 频率 电压 转换中图分类号:TN409 文献标识码:A 文章编号:1003-353X(2000)3-60-041 锁相技术的应用锁相技术可广泛用于广播电视、雷达通信、抑制电网干扰、时钟同步等领域。
集成锁相环电路在跟踪滤波、调制解调、载波同步、位同步、F M立体声解码、电机调速稳速、锁相接收机、相移器、频率变换、同步滤波、自动跟踪调谐、微波锁相频率源等方面有着广泛的应用。
目前,国内外通用与专用集成锁相环电路已有数百个品种。
例如NE560系列、XR-S200系列等。
C D4046工作频率小于112M Hz,属于低频,电源电压为5~15V,是低功耗数字C MOS数字环。
NE564的工作频率高达50M Hz,属于超高频。
ΛPC1477C主要用作卫星直播接收机锁相解调器,工作频率高达600M Hz。
众所周知,如果广播电视发射的电视信号频率不稳定或者超外差收音机的本机振荡频率不稳定,在收听节目时就容易出现跑台或串台现象,严重影响收听效果。
假设收音机具有自动跟踪电台的本领,能根据电台频率的变化随时调整本机振荡频率,确保465千周的差频不变,则上述问题可迎而解。
这正是锁相环的用途之一。
目前,在现代通信中、彩色电视机中,广泛采用锁相技术。
所谓锁相,就是实现相位同步。
能使两个电信号的相位保持同步的闭环系统叫锁相环(P LL)。
锁相环主要包括三部分。
相位比较器P D、低通滤波器L PF、压控振荡器VC O。
其结构图如图1所示。
使用锁相环时一般在负反馈线路中插入一个运算器。
通用锁相环的典型产品有C D4064,最高工作频率为112M Hz,它的同类产品为M C14046和CC4046。
高速C MOS电路74CH4046,最高工作频率可达40M Hz。
集成锁相环及其应用
集成锁相环及其应用电路功能是:实现相位锁定和相位掌握—实现无频差的相位跟踪和频率跟踪。
是一种消退频率误差的由相位反馈掌握的闭环系统。
锁相环有模拟和数字锁相环,还有全数字锁相环,可以是硬件锁相环,也可以用软件实现。
一、锁相环的电路结构和工作原理锁相环电路框图如图所示:它的主要思路是如何利用相位误差实现无频差的频率跟踪。
其原理用下图的旋转矢量加以说明。
旋转矢量和分别是鉴相器的两个输入信号、。
它们的瞬时角速度和瞬时角位移为:,和,只有当两个旋转矢量以相同的角速度旋转时(即),两者之间的相位差才能保持某定值。
该定值相位经鉴相器后变换成对应的直流电压,去掌握VCO的振荡角频率,使其稳定地振荡在与输入参考信号相同的角频率上。
这种状况称之为相位锁定。
反之,两者角频率不等,相位差不恒定,称为失锁。
如,则比旋转得慢些,瞬时相位差将随时间增大,此时鉴相器产生的误差电压也相应变化。
该误差电压经环路滤波器,去掌握压控振荡器的频率,使其增大,因而瞬时相位差也将减小。
经过不断地循环,矢量的旋转角速度渐渐加快,直到与旋转角速度相同,这时环路再次锁定,瞬时相位差为恒值。
1. 鉴相器分析令鉴相器的两个输入电压为单一的正弦,且频率不等。
则两个信号与压控振荡器未加掌握电压时的相位差为:,则:如用模拟乘法器组成乘积型鉴相器时,其鉴相器的输出误差电压为:,其中是鉴相器增益,为常数。
2. 环路滤波器它是一个低通滤波器,滤除干扰和其它频率重量,提高信噪比。
设环路滤波器的传递函数为:s用微分因子代入后:,3. 压控振荡器在肯定的掌握电压下,VCO的振荡角频率与其掌握电压有线性关系:所以压控振荡器的输出信号相位:并得:可见:VCO的振荡角频率与掌握电压成线性关系,其瞬时相位变化与却是积分关系。
因此,对锁相环讲,VCO被看成一个积分器。
当积分算子表示后,式子有:,由上面所确定的各部分模型,可得锁相环路的相位模型和统一方程:,该式两边微分得:,该式称为基本环路方程。
8.5 集成锁相环电路4046 原理及其应用_信号发生电路原理与实用设计_[共14页]
信号发生电路原理与实用设计◆ 240 ◆图8.4.1 全数字锁相环的组成框图DLF 的作用是消除鉴相器输出的相位误差信号中的高频成分,保证环路的性能稳定,实际上可用一变模可逆计数器(模数为K )来实现。
K 变模可逆计数器根据相差信号P 进行加减运算。
当P 为高电平时,计数器进行加运算,如果相加的结果达到预设的模值,则输出一个进位脉冲信号D 给脉冲加减电路;当P 为低电平时,计数器进行减运算,如果结果为零,只输出借位脉冲信号D 给脉冲加减电路。
当f o 等于f i 或只有随机干扰脉冲时,计数器加减的数目基本相等,计数结果在初始值处上下徘徊,不会产生进位和借位脉冲,滤除因随机噪声引起的相位抖动。
计数器根据输出结果生成控制DCO 动作的控制指令。
K 变模可逆计数器的模值K 对DPLL 的性能指标有很大的影响。
K 的取值可根据输入信号的相位抖动而定,加大模值K ,有利于提高DPLL 的抗噪能力,但是会导致较大的捕捉时间和较窄的捕捉带宽;减小模值K 可以缩短捕捉时间,扩展捕捉带宽,但是降低了DPLL 的抗噪能力。
适当选取K 值可以确定DPLL 的转换速度。
数控振荡器(DCO )在数字锁相环中所处的地位相当于模拟锁相环路中的电压控制振荡器。
在数字锁相环设计中使用的数控振荡器是一种可变模式分频器,它的输出是调整可变分频器的模值N ,该值的大小会随着每个f i 周期内(f i =1时)鉴相输出进行调整。
当其为高电平时,将可变分频模值N 增大,以调整分频输出使之相位滞后;当其输出为低电平时,将可变分频模值N 减小,以调整分频输出使之输出相位提前。
如果数字环路滤波器既没有控制脉冲信号D 输出,则分频模值N 将保持不变,经N 分频后的f o 信号相位和f i 信号相位处于同步状态。
N 分频器是一个简单的除N 计数器,它对脉冲加减电路的输出脉冲再进行N 分频,得到整个环路的输出信号f o 。
因为f o = CLK/2N = f c ,因此通过改变分频值N 可以得到不同的环路中心频率f c 。
集成电路模拟锁相环原理及NE564在实验电路中的应用
集成电路模拟锁相环原理及NE564在实验电路中的应用作者:黄科文来源:《价值工程》2010年第20期摘要: 介绍了锁相环的基本原理和锁相环NE564的电路结构和性能,及其用NE564构成的锁相解调电路和锁相倍频电路。
Abstract: Introduces the basic principle of phase-locked loop and NE564 PLL circuit structure and properties, and the use of phase-locked NE564 demodulating circuit and phase-locked frequency circuit.关键词:锁相环;NE564;解调;倍频Key words: phase lock loop;NE564;demodulation;octave中图分类号:TN492 文献标识码:A文章编号:1006-4311(2010)20-0115-011锁相环路的基本组成锁相环是一种以消除频率误差为目的的反馈控制电路。
它的基本原理是利用相位误差电压去消除频率误差,当电路达到平衡状态之后,虽然有剩余相位误差存在,但频率误差可以降低到零,实现了无频差的频率跟踪和相位跟踪。
2集成锁相环NE564介绍及应用NE564 (L564)是超高频通用单片集成锁相环路,在通信及电子技术领域中有着广泛的用途,可用作高速调制解调器、数字频移键控(FSK)信号的产生与接收、锁相频率合成与锁相倍频等。
它突破了以往集成锁相环存在的某些局限性,如电源电压偏高(L562是+10~+18 V)、工作频率不够高、接口困难、需增加大量外部电路等。
针对这些缺点,在NE564 中作了若干改进:在鉴频器前增加限幅器,可改善调幅抑制;在输入输出处采用肖特基PNP型嵌位晶体管,使这种器件能与π电路兼容;对压控振荡器作了重大改进,使工作频率提高到50 MHz;整个电路采用单一的5 V电源电压工作,简化了电源供给。
5.2锁相环路的应用
2 调制器 压控振荡器可以直接用作FM调制器。但
是由于它的振荡频率的温度漂移以及控制特性的非线 性等,不能产生高质量的FM信号。
应用如图 6-9 所示的 PLL 调制器,可以获得 FM 或
PM信号。其载频稳定度很高,可以达到晶体振荡器的 频率稳定度。根据环路的线性相位模型,可以导出在 调制信号uF(t)作用下, 环路的输出相位(以下均用它们 的拉普拉斯变换表示)
现代频率合成技术
锁相环路的应用
图 6-9 PLL调制器 现代频率合成技术
锁相环路的应用
2 ( s)
K 1 F ( s ) o s 1 H e ( s ) Ko U F ( s) s
Ko s
U F ( s)
(6-23)
VCO输出频率相对于自由振荡频率ωo的频偏即为
sθ2(s)。由上式可得
第2节 调制器与解调器
一、调幅信号的调制与解调 1. 调幅信号设未调载波为
uc (t ) U e sin c t
式中Uc为载波幅度;ωc为载频。调制信号为
(6-6)
uF (t ) sin[t ]
(6-7)
现代频率合成技术
锁相环。经调幅后
现代频率合成技术
锁相环路的应用
图 6-11 FM通信系统 现代频率合成技术
锁相环路的应用
假设输入FM信号,环路处于线性跟踪状态,且信
现代频率合成技术
锁相环路的应用
图 6-8 FM与PM的转换 现代频率合成技术
锁相环路的应用
每个压控振荡器自身就是一个调频调制器,因为它
的瞬时频率正比于输入控制信号。图 6-8 说明如何将一 个调频调制器变换成一个调相调制器。调制信号uF(t)经
锁相环在不同领域中的应用汇总
锁相环在不同领域中的应用汇总
由于锁相环路有上述种种优良的特性,再加上集成锁相环的出现,使锁相环路在电子技术等各个领域获得了广泛的应用,下面对锁相环在不同领域中的应用情况作一简单的概述。
1 在通信中的应用。
主要用于短波、超短波发、收信机中的主振与本振源,有线通信中的载波供给,微波卫星通信中的微波固态源与微波功率放大器,数字通信中的载波同步、码元同步和网同步,以及上述各种通信系统中的调制与解调,电调与天调、自动频率微调等系统中。
2 在雷达中的应用。
主要用于雷达的微波固态源,微波功率放大器、相共阵雷达的多相激励源、天线自动跟踪与精密辅角偏转测量等系统中。
3 在导航设备中的应用。
主要用于飞机、轮船和舰艇的导航定位监视系统中。
4 在空间技术中的应用。
主要用于卫星、导弹、火箭和飞船的测速定轨、测距与遥测数据获取系统中。
锁相环 CD4046 原理及应用
锁相环CD4046 原理及应用锁相的意义是相位同步的自动控制,能够完成两个电信号相位同步的自动控制闭环系统叫做锁相环,简称PLL。
它广泛应用于广播通信、频率合成、自动控制及时钟同步等技术领域。
锁相环主要由相位比较器(PC)、压控振荡器(VCO)、低通滤波器三部分组成,如图1所示。
图1压控振荡器的输出Uo接至相位比较器的一个输入端,其输出频率的高低由低通滤波器上建立起来的平均电压Ud大小决定。
施加于相位比较器另一个输入端的外部输入信号Ui与来自压控振荡器的输出信号Uo 相比较,比较结果产生的误差输出电压UΨ正比于Ui和Uo两个信号的相位差,经过低通滤波器滤除高频分量后,得到一个平均值电压Ud。
这个平均值电压Ud朝着减小CO输出频率和输入频率之差的方向变化,直至VCO输出频率和输入信号频率获得一致。
这时两个信号的频率相同,两相位差保持恒定(即同步)称作相位锁定。
当锁相环入锁时,它还具有“捕捉”信号的能力,VCO可在某一范围内自动跟踪输入信号的变化,如果输入信号频率在锁相环的捕捉范围内发生变化,锁相环能捕捉到输人信号频率,并强迫VCO锁定在这个频率上。
锁相环应用非常灵活,如果输入信号频率f1不等于VCO输出信号频率f2,而要求两者保持一定的关系,例如比例关系或差值关系,则可以在外部加入一个运算器,以满足不同工作的需要。
过去的锁相环多采用分立元件和模拟电路构成,现在常使用集成电路的锁相环,CD4046是通用的CMOS锁相环集成电路,其特点是电源电压范围宽(为3V-18V),输入阻抗高(约100MΩ),动态功耗小,在中心频率f0为10kHz下功耗仅为600μW,属微功耗器件。
图2是CD4046的引脚排列,采用16 脚双列直插式,各引脚功能如下:图2∙1脚相位输出端,环路人锁时为高电平,环路失锁时为低电平。
∙2脚相位比较器Ⅰ的输出端。
∙3脚比较信号输入端。
∙4脚压控振荡器输出端。
∙5脚禁止端,高电平时禁止,低电平时允许压控振荡器工作。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
图6.6.1 锁相环路调频器的方框图
6.6.1
实现调制的条件是调制信号的频谱要处于低通滤波 器通带之外,并且调制指数不能太大。换句话说,只 要环路滤波器的带宽做的足够窄,使它的带宽低于调 制频率的下限,调制信号就不能通过低通滤波器,因 而在锁相环内不能形成交流反馈,也就是调制频率对 锁相环路无影响。
因而环路实现了混频作用。
至于o 取o L i,还是取 o L i ,
要看VCO输出角频率o是高于L 还是低于L
当高o 于 L时,o 取 L i ; 当o低于 L 时,o 取L i 。
6.6.3
t Vm cos 2 103t
Vm 0.4V
3、调幅信号的同步解调 利用锁相环的频率跟踪特性,就能够得到所需要的 同步信号。然而,由于锁相环中的乘积型鉴相器的输 入信号中,VCO输出电压与输入已调信号的载波电压
之间有 的固定相移,所以用作同步信号时应考虑到
2
这一点,即需要将VCO的输出信号经 2 相移网络,才
A0 2 25103 rad/s ,有源比例积分滤波器的参数为 R1 17.7kΩ ,
R2 0.94kΩ ,C 0.03μF,试求放大器输出1kHz的音频电压振幅Vm 。
图6.6.4 例题6.6.1图
6.6.1
解:已知有源比例LF的传递函数为
AF
s
2s
1s
1
1
R2Cs R1Cs
代入 R1、R2、C 值,得
6.6 集成锁相环的应用
锁相环路具有如下一些重要特性。 1、跟踪特性 一个已经锁定的环路,当输入信号稍有变化时, VCO的频率立即发生相应的变化,最终使fo f。i 这种使压控振荡器的振荡频率 fo随输入信号频率 fi 变化而变化的性能,称为环路的跟踪特性。
2、滤波特性 锁相环路通过环路滤波器的作用,具有窄带滤波特性, 能将混进输入信号中的噪声和干扰滤除。
图6.6.3为采用L562组成的调频波锁相解调器的外接 电路。
图6.6.3 采用L562组成的调频波锁相解调器的外接电路
6.6.1
例题6.6.1 用图6.6.4所示的锁相环路实现调频波的解调。设环路的输入
信号i (t) Vim cos(rt 10sin 2 103t) ,已知 Ad 250mV/rad,A1 40
同时VCO o中反映多卜勒频移的信息送测速系统, 可以作的为测卫星运动速度的数据。
若 i为已调信号,只需将混频后的中频信号经解调器 进行解调,即可获得调制信号。若需载波信息,可经窄带 带通滤波器提出。
6.6.2
6.6.3 锁相倍频、分频和混频
1、锁相倍频与分频电路
图6.6.8所示为锁相倍频框图。当环路锁定时,鉴相
能够得到同步信号。 实现电路框图如图6.6.5所示。
6.6.1
图6.6.5 同步检波实现电路框图 (同步检波动画)
图6.6.6所示是由通用多功能集成锁相环路NE56lB 作为AM信号同步检波器的外接线图。
6.6.1
图6.6.6 由通用多功能集成锁相环路NE56lB作 为AM信号同步检波器的外接线图
器的两个输入信号频率相等,即
i
o
N
或 o Ni
图6.6.8 锁相倍频框图 (锁相倍频电路动画)
6.6.3
若将图6.6.8中的N分频器改为N倍频器,即可实 现分频的功能。
2、锁相混频电路 图6.6.9为由锁相环组成的锁相混频器框图。
图6.6.9 锁相混频框图 (锁相混频原理动画)
当环路锁定时,i o L ,即o L i
而由于 i Vim sin rt 10sin 2 103t
∴ i t 10sin 2 103t
i t 10 cos 2 103t 2 103 20 103 cos 2 103t
而
m 20 103 (rad/s)
故
V&cm
V&m
H
j
A0
m
m
A0
20 50
103 103
0.4
6.6.2 锁相接收机(PLL Receiver)
锁相接收机框图如图6.6.7所示。它实际是一个窄 带跟踪环路。
图6.6.7 锁相接收机框图
6.6.2
地面卫星接收站在接收卫星信号时,由于卫星不 停的绕地球飞行(由于多卜勒效应),再加上卫星离 地面较远,卫星发射功率小,天线增益低,地面接收 到的信号不仅微弱,而且接收到的信号频率将偏离卫 星发射的信号频率,且在很大范围内变化。
j H j m
Ao
j
H j
Ao m
当PLL的带宽大于调频波中调制信号的带宽时,H j 1
Vcm
m
Ao
那么所得到的解调输出电压为
c
t
m
Ao
cos
t
实现了线性解调。
需要说明的是,在调频波锁相解调电路中,为了实 现不失真的解调,环路的捕捉带必须大于输入调频波 的最大频偏,环路的带宽必须大于输入调频信号中调 制信号的频谱宽度。
此时若采用普通接收机,不仅需要接收机有较大的 带宽,而且接收下来的输出信号信噪比太大,无法有 效的检出有用信号。若采用锁相接收机,利用PLL的窄 带频率跟踪特性,可以很好的解决上述问题。
设输入信号角频率:i d ,d多卜勒频移。
当环路锁定时,i r
此时中放的带宽可以做得很窄,保证PD输入端有足 够的信噪比。
6.6
3、锁定状态无剩余频差 锁相环路是利用相位比较来产生误差电压。因而 锁定时只有稳态相差,没有剩余频差。
4、易于集成化 组成锁相环路的基本部件都易于采用模拟集成电 路。环路实现数字化后,更易于采用数字集成电路。 环路集成化为减小体积、降低成本、提高可靠性等 提供了条件。
6.6
6.6.1 锁相环路在调制与解调中的应用
dt
Aoc
t
则 so s AoVc s
∵ o s H si s
且
Vc
s
so
Ao
s
sH
Ao
s
i
s
设 FM Vim cos ct M f sin t
即 i t m cost
相应的
i
tபைடு நூலகம்
m
cos
t 2
m
sin t
M
f
sin t
6.6.1
而i t 的复振幅为:
im
j
m
j
于是知:
V&cm j
AF
s
2.8106 s 1 531106 s
而环路的闭环传递函数:
H
s
s
Ad A0 A1AF s Ad A0 A1AF s
代入 Ad A0 A1 值 ,得
83.4103 s 35.5103
H s s2 83.4103 s 2.96109
令 s j 得到频率特性
83.4103 j 35.5103
显然,锁相环调频器能克服直接调频中心频率稳 定度不高的缺陷。若控制压控振荡器的调制信号首 先经过微分,再对VCO调频,即可实现载波跟踪型 调相的功能。
6.6.1
2、调频波锁相解调电路 调频波锁相解调电路原理框图如图6.6.2所示。
(锁相环FM解 调原理动画)
分析:设VCO的频率控制特性满足:
o
t
do t
H j 2 j83.4103 2.96109
若 2 F,F 1kHz ,代入
83.4103 j 35.5103 H j2 103 4 2 106 2.96109 j83.4103
2960.7106 j83.4103 1
2960 39.44106 j83.4103
6.6.1