74hc573锁存器作用

合集下载

锁存器SN74HC使用总结

锁存器SN74HC使用总结

锁存器使用总结

本文要点

1:锁存器的主要作用

2:74HC573引脚图

3:74HC573电路连接及使用说明

锁存器辨析

所谓锁存器,就是输出端的状态不会随输入端的状态变化而变化,仅在有锁存信号时输入的状态被保存到输出,直到下一个锁存信号到来时才改变。典型的锁存器逻辑电路是 D 触发器电路。 PS:锁存信号(即对LE赋高电平时Data端的输入信号)。锁存,就是把信号暂存以维持某种电平状态。

锁存器的最主要作用

1:缓存、

2:完成高速的控制其与慢速的外设的不同步问题、

3:是解决驱动的问题(提供的电流比51IO口输出电流大)

4:拓展I/O口(可以很猥琐的用锁存器幂叠加方法,即锁存器的Q再接锁存器~ 实现IO口的无限拓展···)

锁存器应用实例:

I/O口复用:当单片机连接片外存储器时,要接上锁存器,这是为了实现地址的复用。假设,MCU 端口其中的8 路的I/O 管脚既要用于地址信号又要用于数据信号,这时就可以用锁存器先将地址锁存起来。(具体操作:先送地址信息,由ALE使能锁存器将地址信息锁存在外设的地址端,然后送数据信息和读写使能信号,在指定的地址进行读写操作)

如果单片机的总线接口只作一种用途,不需要接锁存器;如果单片机的总线接口要作两种用途,就要用到锁存器。例如:一个I/O口要控制两个LED,对第一个LED 送数据时,“打开”第一个锁存器而“锁住”第二个锁存器,使第二个LED 上的数据不变。对第二个LED 送数据时,“打开”第二个锁存器而“锁住”第一个锁存器,使第一个LED 上的数据不变。如果单片机的一个口要做三种用途,则可用三个锁存器,操作过程相似。就这一种用法而言,可以把锁存器视为单片机的I/O 口的扩展器。

74HC573中文资料

74HC573中文资料

74HC573和74LS373原理一样,8数据锁存器。主要用于数码管、按键等等的控制

1. 真值表

Dn LE OE On

H H L H

L H L L

X L L Qo

X X H Z

这个就是真值表,表示这个芯片在输入和其它的情况下的输出情况。每个芯片的数据手册(datasheet)中都有真值表。

布尔逻辑比较简单,在此不赘述;

2. 高阻态

就是输出既不是高电平,也不是低电平,而是高阻抗的状态;在这种状态下,可以

多个芯片并联输出;但是,这些芯片中只能有一个处于非高阻态状态,否则会将芯

片烧毁; 高阻态的概念在RS232和RS422通讯中还可以用到。

3. 数据锁存

当输入的数据消失时,在芯片的输出端,数据仍然保持;

这个概念在并行数据扩展中经常使用到。

4. 数据缓冲

加强驱动能力。74LS244/74LS245/74LS373/74LS573都具备数据缓冲的能力。OE:output_enable,输出使能;

LE:latch_enable,数据锁存使能,latch是锁存的意思;

Dn:第n路输入数据;

On:第n路输出数据;

再看这个真值表,意思如下:

第四行:当OE=1是,无论Dn、LE为何,输出端为高阻态;

第三行:当OE=0、LE=0时,输出端保持不变;

第二行第一行:当OE=0、LE=1时,输出端数据等于输入端数据;

结合下面的波形图,在实际应用的时候是这样做的:

a.OE=0;

b.先将数据从单片机的口线上输出到Dn;

c.再将LE从0->1->0

d.这时,你所需要输出的数据就锁存在On上了,输入的数据在变化也影响不到输

74HC573在单片机中的简单应用(基于Proteus仿真)

74HC573在单片机中的简单应用(基于Proteus仿真)

74HC573在单片机中的简单应用

基于Proteus仿真

1、74HC573是8位数据锁存器.

数据锁存的意思是指:当输入的数据消

失时,在芯片的输出端,数据仍然保持;

2、如右图所示,芯片各引脚功能如下:

右图隐藏了VCC(接+5V电源)和GND

(接地)两个引脚。

OE:output_enable,输出使能;

LE:latch_enable,数据锁存使能,latch是

锁存的意思;

Dn:第n路数据输入端;(D的意思是

Data input)

Qn:第n路数据输出端;

当OE=1是,无论Dn、LE为何,输出端

为高阻态;

当OE=0、LE=1时,输出端数据等于输

入端数据,芯片可以当作不存在,相当

于导线;

当OE=0、LE=0时,输出端保持不变,

处于数据锁存状态;

在实际应用的时候是这样做的:

a.令OE=0;LE=1

b.将数据从单片机的口线上输出到Dn;

c.令OE=0;LE=0;

d.这时,你所需要输出的数据就锁存在Qn上了,输入的数据再变化也影响不到输出的数据了;

3、74HC573简单应用(一)

如下图所示,在P3口同时接了两个74HC573锁存器,两个芯片的输出使能端OE都接地,数据锁存使能端LE分别接P2^6和P2^7,锁存器的输出数据端Qn 都接LED条形显示器,本例通过对P3口赋不同的值来使U4的上四个LED灯点

亮,U5的下四个LED灯点亮。

C程序如下:

#include

sbit LE1=P2^6;

sbit LE2=P2^7;

void main()

{

LE1=1;

P3=0X0F;

LE1=0;//开启锁存功能,使U2输出端锁存数据0X0F LE2=1;

74hc573中文资料参数

74hc573中文资料参数

74hc573中文资料参数

特点:

·三态总线驱动输出

·置数全并行存取

·缓冲控制输入

·使能输入有改善抗扰度的滞后作用

原理说明:

M54HC563/74HC563/M54HC573/74HC573的八个锁存器都是透明的D 型锁存器,当使能(G)为高时,Q 输出

将随数据(D)输入而变。当使能为低时,输出将锁存在已建立的数据电平上。输出控制不影响锁存器的内部工作,即老数据可以保持,甚至当输出被关闭时,

新的数据也可以置入。这种电路可以驱动大电容或低阻抗负载,可以直接与系统总线接口并驱动总线,而不需要外接口。特别适用于缓冲寄存器,I/O 通道,双向总线驱动器和工作寄存器。

HC573

图1 HC573引脚图图2 HC573 国际电工委员会逻辑符号图3 HC563引脚图图4 HC563 国际电工委员会逻辑符号

图5 HC563 逻辑图

图6 HC573 逻辑图

图7 输入输出等效电路

真值表:

应用电路图:点击图片查看大图

图8

图9

锁存器74hc573的使用

锁存器74hc573的使用

74HC573锁存器用法

发表于3年前(2011-02-24 14:13) 阅读(3787) | 评论(0)1人收藏此

文章, 我要收藏

赞0

74HC573锁存器

锁存器介绍

如果单片机的总线接口只作一种用途,不需要接锁存器;如果单片机的总线接口要作两种用途,就要用两个锁存器。例如:一个口要控制两个LED,对第一个LED 送数据时,“打开”第一个锁存器而“锁住”第二个锁存器,使第二个LED 上的数据不变。对第二个LED 送数据时,“打开”第二个锁存器而“锁住”第一个锁存器,使第一个LED 上的数据不变。如果单片机的一个口要做三种用途,则可用三个锁存器,操作过程相似。然而在实际应用中,我们并不这样做,只用一个锁存器就可以了,并用一根I/O 口线作为对锁存器的控制之用(接74373 的LE,而OE可恒接地)。所以,就这一种用法而言,可以把锁存器视为单片机的I/O 口的扩展器。

更多信息请看/view/629932.htm?fr=ala0_1_1

74hc573 引脚图

1脚是输出使能

11脚是锁存使能

D是输入

Q是输出

H是高电平,L是低

/OE是1脚LE是11脚

/OE 接低电平,使芯片内部数据保持器输出端与芯片8位输出端之间连通。LE 端的作用是通过高低电平控制8位输入与内部数据保持器输入端的连通与断开。

当LE = 0 时,P0端口的8位数据线与74HC573内部数据保持器的输入端断开。

当LE = 1 时,P0端口的8位数据线与74HC573内部数据保持器的输入端连通

74hc573原理

74hc573原理

74hc573原理

74HC573是一种常用的集成电路芯片,属于高速CMOS逻辑系列。它是一种8位透明锁存器,可以实现数据的存储和传输功能。本文将介绍74HC573的原理和应用。

我们来了解一下74HC573的基本结构。它由8个锁存器单元组成,每个单元都具有一个数据输入端(D)、一个时钟输入端(CK)和一个数据输出端(Q)。这些单元可以独立地将数据存储在内部存储器中,并在时钟脉冲到达时将数据传输到输出端。除此之外,74HC573还具有一个输出使能端( OE ),通过控制该端口的高低电平,可以使输出端的数据有效或者无效。

接下来,我们来看一下74HC573的工作原理。当时钟输入端接收到一个信号时,数据输入端的数据会被存储在内部存储器中。存储的数据可以通过数据输出端输出。当输出使能端为高电平时,数据输出端的数据有效;当输出使能端为低电平时,数据输出端的数据无效。通过控制输出使能端的状态,我们可以实现数据的读取和屏蔽操作。

那么,74HC573的应用有哪些呢?它广泛应用于数字电路中,特别是在数据存储和传输方面。例如,在微处理器系统中,我们可以使用74HC573将数据从外部设备传输到微处理器中,或者将数据从微处理器传输到外部设备中。它还可以用于存储数据,以便在需要时进行读取。

除了数据存储和传输外,74HC573还可以用于地址译码。通过将地址线连接到74HC573的数据输入端,我们可以根据地址信号的不同将数据传输到不同的输出端。这在存储器和外设的选择和控制中起着重要作用。

74HC573还可以用于时序控制。通过控制时钟输入端和输出使能端的状态,我们可以实现对数据传输的控制。例如,可以根据特定的时序要求将数据传输到其他模块,并在需要时将其输出。

一种简单低成本信号锁存电路的制作方法

一种简单低成本信号锁存电路的制作方法

一种简单低成本信号锁存电路的制作方法

一、引言

信号锁存电路是一种常见的电子电路,用于将输入信号在一个特定的时间点保持住,以便于后续的处理和控制。本文将介绍一种简单低成本的信号锁存电路的制作方法,旨在帮助读者快速了解并尝试制作这种电路。

二、材料准备

制作这种简单低成本信号锁存电路所需的材料非常简单,只需要准备以下几样材料即可:

1. 74HC573锁存器芯片:这是一种常见的数字逻辑集成电路,可以实现信号的锁存功能;

2. 电路基板:用于安装和连接电路元件的载体,可以选择适合的尺寸和形状;

3. 连接线:用于连接电路元件之间的导线,可以选择合适长度和规格;

4. 电源:用于为电路提供稳定的电源供电;

5. 其他辅助工具:如焊锡、焊台、剪线钳等,用于焊接和处理电路连接。

三、电路连接

1. 首先,将74HC573锁存器芯片插入电路基板上的合适位置。确保芯片的引脚与基板上的插孔对应,插入时要小心不要弯曲或损坏芯片的引脚。

2. 接下来,使用连接线将该锁存器芯片的引脚与其他元件连接起来。具体连接方式如下:

- 将锁存器芯片的VCC引脚连接到电源正极,GND引脚连接到电源负极,以确保芯片正常工作;

- 将锁存器芯片的数据输入引脚(D0-D7)分别连接到需要锁存的信号源;

- 将锁存器芯片的时钟引脚(CLK)连接到一个稳定的时钟源;

- 将锁存器芯片的使能引脚(EN)连接到一个逻辑高电平信号,以启用锁存功能;

- 将锁存器芯片的输出引脚(Q0-Q7)连接到需要接收锁存信号的电路或器件。

四、电路测试

在完成电路连接之后,可以进行简单的测试以验证电路的功能和性能。具体测试方式如下:

74hc573和74hc595有什么不同?该怎样区分74hc573和74hc595

74hc573和74hc595有什么不同?该怎样区分74hc573和74hc595

74hc573 和74hc595 有什么不同?该怎样区分

74hc573 和74hc595

这是两种完全不同的器件,74hc573 是个锁存器,而74hc595 则是一个串转并的芯片。虽然它俩都能节约外部引脚及增大驱动能力,但不是不同点还是大于相同点的,本文是要比较74hc573 和74hc595 的不同点,看看它俩差别在哪些地方。

74hc573

74HC573 是拥有八路输出的透明锁存器,输出为三态门,是一种高性能硅栅CMOS 器件。器件的输入是和标准CMOS 输出兼容的,加上拉电阻他们能和LS/ALSTTL 输出兼容。八进制3 态非反转透明锁存器+74HC573+高性能硅门CMOS 器件+SL74HC573 跟LS%2FAL573 的管脚一样。器件的输入是和标准CMOS 输出兼容+的;加上拉电阻,他们能和LS%2FALSTTL 输出兼容。

当锁存使能端为高时,这些器件的锁存对于数据是透明的(也就是说输出同步)。当锁存使能变低时,符合建立时间和保持时间的数据会被锁存。

74hc573中文资料参数

74hc573中文资料参数

74hc573中文资料参数

特点:

·三态总线驱动输出

·置数全并行存取

·缓冲控制输入

·使能输入有改善抗扰度的滞后作用

原理说明:

M54HC563/74HC563/M54HC573/74HC573的八个锁存器都是透明的D 型锁存器,当使能(G)为高时,Q 输出将随数据(D)输入而变.当使能为低时,输出将锁存在已建立的数据电平上。输出控制不影响锁存器的内部工作,即老数据可以保持,甚至当输出被关闭时,

新的数据也可以置入。这种电路可以驱动大电容或低阻抗负载,可以直接与系统总线接口并驱动总线,而不需要外接口.特别适用于缓冲寄存器,I/O 通道,双向总线驱动器和工作寄存器。

图1 HC573引脚

图图2 HC573 国际电工委员会逻辑符号

图3 HC563引脚

图图4 HC563 国际电工委员会逻辑符号

图5 HC563 逻辑图

图6 HC573 逻辑图

图7 输入输出等效电路

真值表:

INPUTS 输入Outputs输出

OE LE D Q (HC573) Q (HC563)

H X X Z Z

L L X NO CHANGE *NO CHANGE *

L H L L H

L H H H L

ABSOLUTE MAXIMUM RATINGS绝对最大额定值:

Symbol 符号Parameter 参数Value 数值Unit 单位

RECOMMENDED OPERATING CONDITIONS建议操作条件:

DC SPECIFICATIONS直流电气规格:

应用电路图:点击图片查看大图

图8

图9

74hc573锁存器作用

74hc573锁存器作用

74hc573锁存器作用

在LED和数码管显示方面,要维持一个数据的显示,往往要持续的快速的刷新。尤其是在四段八位数码管等这些要选通的显示设备上。在人类能够接受的刷新频率之内,大概每三十毫秒就要刷新一次。这就大大占用了处理器的处理时间,消耗了处理器的处理能力,还浪费了处理器的功耗。

锁存器的使用可以大大的缓解处理器在这方面的压力。当处理器把数据传输到锁存器并将其锁存后,锁存器的输出引脚便会一直保持数据状态直到下一次锁存新的数据为止。这样在数码管的显示内容不变之前,处理器的处理时间和IO 引脚便可以释放。可以看出,处理器处理的时间仅限于显示内容发生变化的时候,这在整个显示时间上只是非常少的一个部分。而处理器在处理完后可以有更多的时间来执行其他的任务。这就是锁存器在LED和数码管显示方面的作用:节省了宝贵的MCU时间。

锁存器和缓冲器的作用和区别

锁存器就是把当前的状态锁存起来,使CPU送出的数据在接口电路的输出端保持一段时间锁存后状态不再发生变化,直到解除锁定。还有些芯片具有锁存器,比如芯片74LS244就具有锁存的功能,它可以通过把一个引脚置高后,输出就会保持现有的状态,直到把该引脚清0后才能继续变化。

缓冲寄存器又称缓冲器,它分输入缓冲器和输出缓冲器两种。前者的作用是将外设送来的数据暂时存放,以便处理器将它取走;后者的作用是用来暂时存放处理器送往外设的数据。有了数控缓冲器,就可以使高速工作的CPU与慢速工作的外设起协调和缓冲作用,实现数据传送的同步。由于缓冲器接在数据总线上,故必须具有三态输出功能。

74hc573和74hc595有什么不同?该怎样区分74hc573和74hc595

74hc573和74hc595有什么不同?该怎样区分74hc573和74hc595

74hc573和74hc595有什么不同?该怎样区分74hc573和74hc595 这是两种完全不同的器件,74hc573是个锁存器,而74hc595则是一个串转并的芯片。虽然它俩都能节约外部引脚及增大驱动能力,但不是不同点还是大于相同点的,本文是要比较74hc573和74hc595的不同点,看看它俩差别在哪些地方。

74hc57374HC573是拥有八路输出的透明锁存器,输出为三态门,是一种高性能硅栅CMOS 器件。器件的输入是和标准CMOS输出兼容的,加上拉电阻他们能和LS/ALSTTL输出兼容。八进制3态非反转透明锁存器+74HC573+高性能硅门CMOS器件+SL74HC573跟LS%2FAL573的管脚一样。器件的输入是和标准CMOS输出兼容+的;加上拉电阻,他们能和LS%2FALSTTL输出兼容。

当锁存使能端为高时,这些器件的锁存对于数据是透明的(也就是说输出同步)。当锁存使能变低时,符合建立时间和保持时间的数据会被锁存。

输出能直接接到CMOS,NMOS和TTL接口上

操作电压范围:2.0V~6.0V

低输入电流:1.0uA+×CMOS器件的高噪声抵抗特性

74hc59574HC595是硅CMOS工艺集成的高速移位寄存器。是一种高抗干扰能力、低功耗的标准CMOS集成电路,具有15个LS-TTL门的驱动能力。该电路是带8个D触发存储器的8位串行输入,并行输出的移位寄存器。输出寄存器具有8位的3态输出。移位寄存器和输出寄存器的时钟分开且它们都是上升沿触发,移位寄存器有清零信号控制。提供串行输入、串行输出信号引脚。如果两个时钟接在一起,移位寄存器状态总是比存储寄存器快一个时钟。

74HC573锁存器与74HC373

74HC573锁存器与74HC373

74HC573锁存器与74HC373

74HC573锁存器

编程时,先将使能端置1,此时输出数据和输入数据一致;为了将输出的数据锁定,防止误操作,可将使能端清0,此时,输出端保持原有值,不再变化。(1,使能置1; 2,数据输入到锁存器输入端(输出=输入); 3,使能置0(输出恒定=先前输入);(达到锁存功能))

74HC系列的数字集成电路,当5V供电时,输出高电平接近5V,带负载后,能输出4.95V左右。从你图上看,这里需要573输出高电平段码,138输出位码,进行动态显示。但是图上有错,为了LED安全使用,在573的输出端与7LED连接之间,应串联300Ω电阻。

附加: 锁存器的作用

锁存器(Latch)是一种对脉冲电平敏感的存储单元电路,它们可以在特定输入脉冲电平作用下改变状态。锁存,就是把信号暂存以维持某种电平状态。锁存器的最主要作用是缓存,其次完成高速的控制其与慢速的外设的不同步问题,再其次是解决驱动的问题,最后是解决一个 I/O 口既能输出也能输入的问题。

74HC373

74HC373

74hc373中文资料:373为三态输出的八 D 透明锁存器,共有 54/74S373 和

54/74LS373 两种线路

结构型式,其主要电器特性的典型值如下(不同厂家具体值有差别):

型号 tPd PD

54S373/74S373 7ns 525mW

54LS373/74LS373 17ns 120mW

373 的输出端 O0~O7 可直接与总线相连。

当三态允许控制端 OE 为低电平时,O0~O7 为正常逻辑状态,可用来驱动负载或总线。

74HC573_74HCT573

74HC573_74HCT573

74HC573/74HCT573(锁存器)

一、简介

74HC573/74HCT573是高速硅门CMOS工艺集成电路,兼容TTL(LSTTL),符合JED EC-7A标准,它将输入数据分别锁存在不同的锁存器上,三态门输出。锁存器的输入使能端是LE,输出使能端是OE。当LE端是高电平时,数据进入锁存器;当LE端是低电平时,锁存器保留数据。当OE端是低电平时,8个锁存器的数据输出有效;当OE端是高电平时,输出端为高阻抗,OE端输入不会影响锁存器中的数据。

二、特点

z输入与输出接口分别置于封装两面,有利于与微处理器相接;

z输入输出接口可与微处理器或微机相接;

z三态门正相输出;

z总线驱动;

z采用DIP20或PLCC20封装形式。

三、内部框图

四、引脚功能

74CH573锁存器的功能

74CH573锁存器的功能

1

74CH573锁存器的功能

74HC573和74LS373原理一样,8数据锁存器。主要用于数码管、按键等等的控制。74HC573有20个脚,数据的进和出没有逻辑关系,这个芯片主要是看高电压激活还是低电压激活:1是低电压激活芯片

2~9脚是数据的输入脚从D0到D7

10脚是接地

11脚是高电压激活芯片

12~19脚是数据的输出脚

1.真值表

74HC573真值表,意思如下:

第一行/第二行:当OE=0、LE=1时,输出端数据等于输入端数据; 第三行:当OE=0、LE=0时,输出端保持不变;

第四行:当OE=1是无论Dn、LE为何,输出端为高阻态;

2. 高阻态

就是输出既不是高电平,也不是低电平,而是高阻抗的状态;在这种状态下,可以多个芯片并联输出;但是,这些芯片中只能有一个处于非高阻态状态,否则会将芯片烧毁。高阻态的概念在RS232和RS422通讯中还可以用到。

3. 数据锁存

当输入的数据消失时,在芯片的输出端,数据仍然保持;这个概念在并行数据扩展中经常使用到。

4. 数据缓冲

加强驱动能力:74LS244/74LS245/74LS373/74LS573都具备数据缓冲的能力。

OE:output_enable,输出使能;

LE:latch_enable,数据锁存使能,atch是锁存的意思; Dn:第n路输入数据; On:第n路输出数据;

74HC573波形图,在实际应用的时候是这样做的:

a. OE=0;

b.先将数据从单片机的口线上输出到Dn; c.再将LE从0->1->0 ;

d.这时,你所需要输出的数据就锁存在On上了,输入的数据在变化也影响不到输

74hc573是什么芯片 74hc273特点和使用方法

74hc573是什么芯片 74hc273特点和使用方法

74hc573是什么芯片 74hc273特点和使用方法

74HC573是拥有八路输出的透明锁存器,输出为三态门,是一种高性能硅栅CMOS器件。74HC573包含八路D 型透明锁存器,每个锁存器具有独立的D 型输入,以及适用于面向总线的应用的三态输出。所有锁存器共用一个锁存使能(LE)端和一个输出使能(OE)端。由此得出74hc573芯片属于8位数码管驱动芯片。关于“74hc573是什么芯片 74hc273特点和使用方法”的详细说明。

1.74hc573是什么芯片

74HC573是拥有八路输出的透明锁存器,输出为三态门,是一种高性能硅栅CMOS器件。74HC573包含八路D 型透明锁存器,每个锁存器具有独立的D 型输入,以及适用于面向总线的应用的三态输出。所有锁存器共用一个锁存使能(LE)端和一个输出使能(OE)端。由此得出74hc573芯片属于8位数码管驱动芯片。

当LE为高时,数据从Dn输入到锁存器,在此条件下,锁存器进入透明模式,也就是说,锁存器的输出状态将会随着对应的D输入每次的变化而改变。当LE为低时,锁存器将存储D输入上的信息一段就绪时间,直到LE的下降沿来临。当OE为低时,8个锁存器的内容可被正常输出;当OE为高时,输出进入高阻态。OE端的操作不会影响锁存器的状态。

2.74hc273特点和使用方法

74HC273具有八路边沿触发,D 型触发器,带独立的D输入和Q输出。74HC273的公共时钟(CP)和主复位(MR)端可同时读取和复位(清零)所有触发器。每个D输入的状态将在时钟脉冲上升沿之前的一段就绪时间内被传输到触发器对应的输出(Qn)上。

74hc573

74hc573

74HC573

简介

74HC573是一款集成电路芯片,属于74HC系列。它是一个八位透明锁存器,可用于存储并输出数据。该芯片具有广泛的应用范围,特别适用于数字系统中的数据存储和传输控制。

特性

1.输入/输出电压高兼容性

2.具有高噪声抑制特性

3.3态输出(输出能力:15pF的负载)

4.具有非常低的静电电流消耗

5.可采用直接储存法或环形移位法进行数据输入

6.异常条件下的保护功能

7.符合RoHS标准

引脚功能

74HC573芯片有20个引脚,具体引脚功能如下:

1.OE(输出使能):输出使能端口,高电平有效。当OE为高电平时,输出开启;当OE为低电平时,输出关闭。

2.D(数据端口):数据输入端口,可输入二进制数据。

3.Q0-Q7(输出端口):数据输出端口,用于存储和

输出数据。

4.LE(锁存控制):锁存控制端口,高电平有效。当LE为高电平时,数据被锁存;当LE为低电平时,数据不被锁存。

5.GND(地):接地端口,连接至系统的地线。

6.VCC(电源):电源端口,连接至系统的电源。

工作原理

数据锁存

当LE为高电平时,数据输入到D端口,由于OE为高电平,数据透明地传输到输出端口Q0-Q7,实现了数据的锁存与输出。当LE为低电平时,数据输入到D端口,数据不被锁存,输出端口Q0-Q7不受输入数据的影响。

指定输出状态

当锁存器处于透明状态(LE为高电平)时,通过在输入端口D输入二进制数据,可以指定锁存器的输出状态。

输出使能控制

通过控制OE端口的电平,可以控制输出使能状态。当OE

为高电平时,锁存器的输出端口Q0-Q7开启,数据可以正常

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

在LED和数码管显示方面,要维持一个数据的显示,往往要持续的快速的刷新。尤其是在四段八位数码管等这些要选通的显示设备上。在人类能够接受的刷新频率之内,大概每三十毫秒就要刷新一次。这就大大占用了处理器的处理时间,消耗了处理器的处理能力,还浪费了处理器的功耗。

锁存器的使用可以大大的缓解处理器在这方面的压力。当处理器把数据传输到锁存器并将其锁存后,锁存器的输出引脚便会一直保持数据状态直到下一次锁存新的数据为止。这样在数码管的显示内容不变之前,处理器的处理时间和IO 引脚便可以释放。可以看出,处理器处理的时间仅限于显示内容发生变化的时候,这在整个显示时间上只是非常少的一个部分。而处理器在处理完后可以有更多的时间来执行其他的任务。这就是锁存器在LED和数码管显示方面的作用:节省了宝贵的MCU时间。

锁存器和缓冲器的作用和区别

锁存器就是把当前的状态锁存起来,使CPU送出的数据在接口电路的输出端保持一段时间锁存后状态不再发生变化,直到解除锁定。还有些芯片具有锁存器,比如芯片74LS244就具有锁存的功能,它可以通过把一个引脚置高后,输出就会保持现有的状态,直到把该引脚清0后才能继续变化。

缓冲寄存器又称缓冲器,它分输入缓冲器和输出缓冲器两种。前者的作用是将外设送来的数据暂时存放,以便处理器将它取走;后者的作用是用来暂时存放处理器送往外设的数据。有了数控缓冲器,就可以使高速工作的CPU与慢速工作的外设起协调和缓冲作用,实现数据传送的同步。由于缓冲器接在数据总线上,故必须具有三态输出功能。

相关文档
最新文档