《电工电子技术》教学课件—第11章触发器及时序逻辑电路
合集下载
时序逻辑电路分析(3)幻灯片PPT
第11章 时序逻辑电路分析
M/CO1 M/CO2
1/0
110 111
0/1
0/0
0/0
000 001 010
0/1
0/0
101 100 011
0/0
0/0
001
1/0
1/0
1/1
010 000 111
1/1 1/0
101
1/0
011 100 110
1/1
1/1
图 11.9 状态图
第11章 时序逻辑电路分析
第11章 时序逻辑电路分析
为进一步说明时序电路的特点,先分析图11.1(a) 给出的一个简单的时序电路。它由两部分组成:一部分 是由 3 个与非门构成的组合电路;另一部分是由T触发器 构成的存储电路, 它的状态在CP下降沿到达时发生变化。 组合电路有 3 个输入信号X、CP和Q,其中,X、CP为外 输入信号,Q为存储电路T触发器的输出;有两个输出信 号Z和T,其中Z为电路的输出,T为反馈信号,用作T触 发器的输入。由电路可以写出T触发器的驱动方程、状态 方程和电路输出Z的方程。
=(XQn+ X Q )n·CP↓
(11.3)
注意: Qn表示现态,Qn+1表示次态(新状态)。
第11章 时序逻辑电路分析
由T触发器的状态方程和输出方程, 可以画出电路的工 作波形,如图11.1(b)所示。 图中(A)和(B)是T触发 器原始状态为0时的工作波形, (C)和(D)是T触发器原 始状态为1时的工作波形。比较波形(B)和(D)可见,虽然输 入信号X和CP完全相同,但是由于T触发器的原状态不同, 输出则不同。由此可见,时序电路的输出不仅取决于当时的 输入信号X和CP,而且还取决于电路内部存储电路(T触发 器)的原状态。
触发器和时序逻辑电路电子技术课件ppt知识介绍
• 同步RS触发器:在基本RS触发器的基础上增加了时钟信号CP的控制。只有在 CP的上升沿或下降沿到来时,才会根据R和S的输入信号改变输出状态。消除了 基本RS触发器的约束条件,使得设计更为灵活。
• D触发器:具有一个数据输入端D和一个时钟信号输入端CP。在CP的上升沿或 下降沿到来时,会将D端的输入数据锁存到输出端Q。具有数据锁存功能,适用 于数据传输和存储等应用场合。
组合逻辑控制信号产生
通过组合逻辑电路产生控制信号,实 现对时序逻辑电路的控制,如计数器 、寄存器等。
时序逻辑状态转换
在时序逻辑电路中,通过组合逻辑电 路实现状态转换,控制数据的流动和 处理。
状态机设计原理及实例分析
状态机基本概念
介绍状态机的定义、分类、状态转换图等基本概念。
状态机设计步骤
详细阐述状态机设计的步骤,包括状态编码、状态转 换表、状态转换图、控制逻辑设计等。
特性分析
触发器具有以下特性
记忆功能
能够保持输出状态不变,直到下一个触发信号的到来。
触发方式多样
可根据不同的触发方式进行设计,如电平触发、边沿触发 等。
逻辑功能灵活
可实现多种逻辑功能,如与、或、非等。
时序配合方便
可与其它时序逻辑电路方便地进行配合,实现复杂的时序 逻辑功能。
常见类型及其特点
• 基本RS触发器:具有两个输入端R和S,以及两个输出端Q和Q'。当R和S的输入 信号不同时,Q和Q'的输出状态会发生变化。具有直接置位和复位的功能,但 存在约束条件,即R和S不能同时为1。
触发器分类
根据触发方式的不同,触发器可分为电平触发器和边沿触发器两大类。其中,电平触发器又可分为基 本RS触发器、同步RS触发器、D触发器等;边沿触发器可分为正边沿触发器和负边沿触发器等。
• D触发器:具有一个数据输入端D和一个时钟信号输入端CP。在CP的上升沿或 下降沿到来时,会将D端的输入数据锁存到输出端Q。具有数据锁存功能,适用 于数据传输和存储等应用场合。
组合逻辑控制信号产生
通过组合逻辑电路产生控制信号,实 现对时序逻辑电路的控制,如计数器 、寄存器等。
时序逻辑状态转换
在时序逻辑电路中,通过组合逻辑电 路实现状态转换,控制数据的流动和 处理。
状态机设计原理及实例分析
状态机基本概念
介绍状态机的定义、分类、状态转换图等基本概念。
状态机设计步骤
详细阐述状态机设计的步骤,包括状态编码、状态转 换表、状态转换图、控制逻辑设计等。
特性分析
触发器具有以下特性
记忆功能
能够保持输出状态不变,直到下一个触发信号的到来。
触发方式多样
可根据不同的触发方式进行设计,如电平触发、边沿触发 等。
逻辑功能灵活
可实现多种逻辑功能,如与、或、非等。
时序配合方便
可与其它时序逻辑电路方便地进行配合,实现复杂的时序 逻辑功能。
常见类型及其特点
• 基本RS触发器:具有两个输入端R和S,以及两个输出端Q和Q'。当R和S的输入 信号不同时,Q和Q'的输出状态会发生变化。具有直接置位和复位的功能,但 存在约束条件,即R和S不能同时为1。
触发器分类
根据触发方式的不同,触发器可分为电平触发器和边沿触发器两大类。其中,电平触发器又可分为基 本RS触发器、同步RS触发器、D触发器等;边沿触发器可分为正边沿触发器和负边沿触发器等。
《电工电子技术》课件——触发器
01
02
TTL 维持阻塞 D 触发器(通 常上升沿触发)
TTL 边沿 JK 触发器(通常 下降沿触发)
03
CMOS 边沿 D 触发器和边沿 JK 触发器(通 常上升沿触发)
(二) 边沿 JK 触发器
CP 触发的边沿 JK 触发器 具有异步端的边沿 JK 触发器
可知,边沿 JK 触发器的特性方程:Q n1 JQ n KQ n
特性表:触发器次态与输入信号和电路原有状态之间关系。
次态:触发器在输 入信号变化后的状 态,用 Qn+1 表示。
现态:触发器在输 入信号变化前的状 态,用 Qn 表示。
RD SD Qn Qn+1 000×
001×
说明 状态不定
010 0
011 0
置0
100 1
101 1
置1
110 0 1 1 1 1 保持原状态不变
边沿触发器小结:
4. 边沿触发器的逻辑功能和特性方程与同步触发器 的相同,但由于触发方式不一样,因此,它们的逻 辑功能和特性方程成立的时间不同。边沿触发器的 逻辑功能和特性方程只在时钟的上升沿(或下降沿) 成立。
Qn+1 0
1 0 ××
1
0 0 × × 不定态
1 1 0×
Qn
1 1 1×
Qn
11↑0
0
11↑1
1
可得, D 触发器的特性方程:Qn+1=D
说明 异步置 0 异步置 1 禁用
保持
CP 时 Qn+1 = D
例:设触发器初态为 0 ,试对应输入波形画出 Q1、Q2 的波形。
D
1D
CP
C1
(a)
S
CP
第11章触发器和时序逻辑电路
第11章 触发器和时序逻辑电路 11章
基本RS触发器图形符号如图11-1b所示,图中 RD S下标的D , D 表示直接输入,非号表示触发信号0时对电路有效,RD 故称 S D 称直接置"1"(直接置位)端, 直接置"0"(直接复位)端, Q 逻辑符号中的小圆圈"○" 表示非号,在 端同样加 "○". 输 入 输 基本RS触发器的逻辑功能表,如下表所示. 出
第11章 触发器和时序逻辑电路 11章
11.1.3. 边沿型JK触发器
边沿触发器是利用电路内部速度差来克服"空翻"现 象的时钟触发器.它的触发方式为边沿触发,通常为下降 沿触发方式,即输入数据仅在时钟脉冲的下降沿这一"瞬 间"起作用.在图11-4b的逻辑符号中,CP输入端用小圆 圈表示低电平有效,而加一三角来表示边沿触发,则CP表 示为下降沿触发. JK触发器是应用最广的基本"记忆"部件,用它可以 组成多种具有其它功能的触发器和数字器件.集成JK触发 器有各种型号和规格,常用的有74HC73A,74HC107A, 74HC76A,等TTL触发器;CC4027,CC4013等CMOS触 发器.
由表11-2可见,R,S全是"1"的输入组合是应当禁止的, 因为当CP=1时,若R=S=1,则导引门G3,G4均输出"0"态, 致使Q==1,当时钟脉冲过去之后,触发器恢复成何种稳态 是随机的.在同步RS触发器中,通常仍设有RD和SD,它们只 允许在时钟脉冲的间歇期内使用,采用负脉冲使触发器置 "1"或置"0",以实现清零或置数,使之具有指定的初始状 态.不用时"悬空",即高电平.R,S端称同步输入端,触 发器的状态由CP脉冲来决定. 同步RS触发器结构简单,但存在两个严重缺点:一是会出 现不确定状态.二是触发器在CP持续期间,当R,S的输入 状态变化时,会造成触发器翻转,造成误动作,导致触发器 的最后状态无法确定.
电工电子技术及应用 第十一章 触发器及时序逻辑电路
第11章 触发器及时序逻辑电路
由逻辑状态表可知, JK 触发器的逻辑功能为 (1) 当 J = 0, K = 0 时, 时钟脉冲触发后, 触发器的状态不变, 即如果现态为 1, 时钟脉冲触发 后, 触发器状态仍为 1 态。 若现态为 0,时钟脉冲触 发后, 触发器状态仍保持 0 态。也即 J 和 K 都为 0 时, 触发器具有保持原状态的功能。 (2) 当 J = 0, K = 1 时, 无论触发器原来是何种状态, 时钟脉冲触发后, 输出均为 0 态;当 J = 1, K = 0 时, 时钟脉冲触发后, 输出均为 1 态。 即 J、 K 相异时, 时钟脉冲触发后, 输出端同 J 端 状态。 (3) 当 J = 1, K = 1 时, 时钟脉冲触发后, 触发器状态翻转, 即若原来为 1 态, 时钟脉冲触发后, 触发器状态变为 0; 若原来为 0 态, 时钟脉冲触发后, 触发器状态变为 1 态。 也即来一个触发脉冲, 触 发器状态翻转一次, 说明它具有计数功能。 此时, 触发器从逻辑功能上可称为 T′触发器, T′触发器在每来 一个脉冲时, 翻转一次。 J = K 时的触发器从逻辑功能上可称为 T 触发器。 当 T = 0 时, 每来一个脉 冲时, 触发器保持原来状态; 当 T = 1 时, 每来一个脉冲时, 触发器翻转一次。为了扩大 JK 触发器的 使用范围, 常常做成多输入结构, 各同名输入端为与逻辑关系。
态或复位状态, 当 Q= 1 时, 称触发器为 1 态或置位状态。下面分四种情况来讨论触发器的逻辑功能。
(1)
设触发器原状态为 0 态, 即
根据触发器的逻辑图, Q= 0 送到门 G2的输入端, 从而保证了 ;而
送到门 G1的输入端, 与
共同作用, 又保证了 Q= 0。 因此触发器仍保持了原来的 0 态。
时序逻辑电路讲解ppt
Q JQ C KQ
CP
J K AQn AQn ,A与Qn是异或关系
A与Qn相同时, J K 0 Qn1 Qn 具有保持原状态功能
A与Qn不同时,J K 1 Qn1 Qn 具有计数功能
时序逻辑电路
特点:
在数字电路中,凡就是任一时刻得稳定输出不仅决定 于该时刻得输入,而且还与电路原来得状态有关者,都 叫做时序逻辑电路,简称时序电路。
3、动作特点: 在CP=1得全部时间里,输入信号 得变化都对主触发器起控 制作用,所以当CP下降沿到达时从触发器得状态不仅仅由 此时刻输入信号得状态决定,还必须考虑整个CP=1期间输 入信号得变化过程。
三、 主从RS、JK触发器
主从RS触发器 的图形符号
S
1S
Q
CP C1
R
1R
Q
主从JK触发器 的图形符号
4. 根据状态转换情况总结电路功能。
例:时序电路见下图, FF1~FF3为主从JK触发器、下降沿动作。 分析其逻辑功能。输入端悬空时等同逻辑1。
1J
Q1
C1
1K
Q1 &
FF1
1J
Q2
C1
1K
Q2
FF2
& 1J Q3 &
1
Y
C1
1K
Q3
FF3 CP
J1 Q2 • Q3
K1 1
1、驱动方程 J2 Q1
RD
0–t1: RD=0、 SD=1
Q=1、Q=0
SD t1 t2 t3 t4 t5 t
t1–t2: RD= SD=0
保持Q=1、Q=0
t2 –t3: RD=1、 SD=0
Q
t
Q=0、Q=1
第11章 触发器和时序逻辑电路
RD=1时, 将使触发器 置“1”或称 为置位。
触发器保持 “1”态不变
1Q
Q0
1.
.0
& G1
& G2
0
1
SD0
RD1
置位
总目录 章目录 返回 上一页 下一页
(3) SD=1,RD = 1
设原态为“0” 态
0Q
0.
保持为“0” 态
& G1
1 1 SD
Q1
.1
& G2
0 1
RD
总目录 章目录 返回 上一页 下一页
设原态为“1” 态
当 SD=1, RD=1时,
触发器保持 原来的状态, 即触发器具 有保持、记 忆功能。
触发器保持 “1”态不变
1Q
Q0
1.
.0
& G1 0
SD1
& G2 1
RD1
总目录 章目录 返回 上一页 下一页
(4) SD=0,RD = 0
“1”态
当信号SD= RD = 0 同时变为1时,由 于与非门的翻转 时间不可能完全 相同,触发器状 态可能是“1”态, 也可能是“0”态, 不能根据输入信 号确定。
C上升沿前接收信号, 上升沿时触发器翻转, ( 其Q的状态与D状 态一致;但Q的状态 总比D的状态变化晚 一步,即Qn+1 =Dn; 上升沿后输入 D不再 起作用,触发器状态 保持。 即(不会空翻)
D触发器状态表 D Qn+1 00 11
QQ
SD D C RD 逻辑符号
上升沿触 发翻转
总目录 章目录 返回 上一页 下一页
Q
Q
F主 S0 C 0R
1
10 J
触发器保持 “1”态不变
1Q
Q0
1.
.0
& G1
& G2
0
1
SD0
RD1
置位
总目录 章目录 返回 上一页 下一页
(3) SD=1,RD = 1
设原态为“0” 态
0Q
0.
保持为“0” 态
& G1
1 1 SD
Q1
.1
& G2
0 1
RD
总目录 章目录 返回 上一页 下一页
设原态为“1” 态
当 SD=1, RD=1时,
触发器保持 原来的状态, 即触发器具 有保持、记 忆功能。
触发器保持 “1”态不变
1Q
Q0
1.
.0
& G1 0
SD1
& G2 1
RD1
总目录 章目录 返回 上一页 下一页
(4) SD=0,RD = 0
“1”态
当信号SD= RD = 0 同时变为1时,由 于与非门的翻转 时间不可能完全 相同,触发器状 态可能是“1”态, 也可能是“0”态, 不能根据输入信 号确定。
C上升沿前接收信号, 上升沿时触发器翻转, ( 其Q的状态与D状 态一致;但Q的状态 总比D的状态变化晚 一步,即Qn+1 =Dn; 上升沿后输入 D不再 起作用,触发器状态 保持。 即(不会空翻)
D触发器状态表 D Qn+1 00 11
SD D C RD 逻辑符号
上升沿触 发翻转
总目录 章目录 返回 上一页 下一页
Q
Q
F主 S0 C 0R
1
10 J
《电工电子技术》全套课件(完整版)
集成运算放大器的使用注意事项
介绍在使用集成运算放大器时需要注意的事项,如电源的选择、输入信号的幅度限制等。
直流稳压电源设计实例
直流稳压电源的基本原理
阐述直流稳压电源的工作原理及组成,包括整流电路、滤 波电路和稳压电路等。
直流稳压电源的设计步骤
介绍直流稳压电源的设计步骤,如确定电源类型、选择整 流电路和滤波电路、设计稳压电路等。
电工电子技术在现代 社会中的应用
课程目标与要求
01
02
03
04
掌握电工电子技术的基 本概念和基础知识
能够分析和解决简单的 电路问题
了解电子元器件的基本 特性和应用
具备一定的实验技能和 动手能力
基础知识:电路基本概念
01
02
03
04
电路的定义与组成
电流、电压和电阻的基本概念
欧姆定律和基尔霍夫定律的应 用
正弦交流电基本概念及表示方法
正弦交流电的产生和描述
01
阐述正弦交流电的产生原理,包括发电机的工作原理和正弦交
流电的波形、频率、幅值等基本概念。
正弦量的表示方法
02
介绍解析法、曲线法、相量法和复数表示法等多种表示正弦量
的方法,以及它们之间的转换关系。
正弦交流电的相位和相位差
03
阐述相位和相位差的概念,以及它们在正弦交流电分析中的意
、特性及应用
03
电力场效应晶体管( MOSFET)的原理、特性及
应用
04
05
绝缘栅双极型晶体管(IGBT )的原理、特性及应用
整流与逆变技术原理及应用
整流电路的工作原理及分 类
逆变电路的工作原理及分 类
可控整流电路的工作原理 及控制方式
介绍在使用集成运算放大器时需要注意的事项,如电源的选择、输入信号的幅度限制等。
直流稳压电源设计实例
直流稳压电源的基本原理
阐述直流稳压电源的工作原理及组成,包括整流电路、滤 波电路和稳压电路等。
直流稳压电源的设计步骤
介绍直流稳压电源的设计步骤,如确定电源类型、选择整 流电路和滤波电路、设计稳压电路等。
电工电子技术在现代 社会中的应用
课程目标与要求
01
02
03
04
掌握电工电子技术的基 本概念和基础知识
能够分析和解决简单的 电路问题
了解电子元器件的基本 特性和应用
具备一定的实验技能和 动手能力
基础知识:电路基本概念
01
02
03
04
电路的定义与组成
电流、电压和电阻的基本概念
欧姆定律和基尔霍夫定律的应 用
正弦交流电基本概念及表示方法
正弦交流电的产生和描述
01
阐述正弦交流电的产生原理,包括发电机的工作原理和正弦交
流电的波形、频率、幅值等基本概念。
正弦量的表示方法
02
介绍解析法、曲线法、相量法和复数表示法等多种表示正弦量
的方法,以及它们之间的转换关系。
正弦交流电的相位和相位差
03
阐述相位和相位差的概念,以及它们在正弦交流电分析中的意
、特性及应用
03
电力场效应晶体管( MOSFET)的原理、特性及
应用
04
05
绝缘栅双极型晶体管(IGBT )的原理、特性及应用
整流与逆变技术原理及应用
整流电路的工作原理及分 类
逆变电路的工作原理及分 类
可控整流电路的工作原理 及控制方式
电工电子技术说课 ppt课件
《电工电子技术》说课
适用计算机辅助设计与制造专业
说课人:机电系 陈红玲
1
说课项目
课程性质 教学目标
主要 内容
课程衔接与设计 教学改革
教学单元设计
能力考核评价
课程教学效果
2
精品资料
• 你怎么称呼老师? • 如果老师最后没有总结一节课的重点的难点,你
是否会认为老师的教学方法需要改进? • 你所经历的课堂,是讲座式还是讨论式? • 教师的教鞭 • “不怕太阳晒,也不怕那风雨狂,只怕先生骂我
4、常用测量工具及仪器使用能力; 3、进一步掌握不对称负载时这两种 3、培养学生对待工作严谨的态度和工
5、电路分析、计算、调试、检测 连接方法下线电压、相电压及线电流、 作责任心等职业操作规范。
能力。
相电流的关系。
重点:1、负载作星形联接、三角形联接的方法; 2、线电压、相电压及线电流、相电流的关系;
❖ 初步掌握用电安全知识。
9
(二) 能力目标 ❖ 掌握高等电类工程技术人员所必需具备的电路、
磁路、模电、数电的基础知识及分析计算的基 本方法;
❖ 初步具备工程计算和实验研究的能力。
10
(三) 综合素质目标 A
实事求是和严谨的态度
B
安全意识和责任意识
C
沟通、协作和组织协调能力
D
团队合作精神
E
严格的科学态度和分析问题的逻辑性与条理性
笨,没有学问无颜见爹娘 ……” • “太阳当空照,花儿对我笑,小鸟说早早早……”
4
一、课程性质
核心课程2
电子与电工技术
学期
2
总学时 72
理论 学时
50
实践 学时
22
职业能力要求: 一般电路的计算与应用能力; 电路的合理选择与应用能力; 供电、配电及用电各个环节的基础电气安全知识与实际应用能力。
适用计算机辅助设计与制造专业
说课人:机电系 陈红玲
1
说课项目
课程性质 教学目标
主要 内容
课程衔接与设计 教学改革
教学单元设计
能力考核评价
课程教学效果
2
精品资料
• 你怎么称呼老师? • 如果老师最后没有总结一节课的重点的难点,你
是否会认为老师的教学方法需要改进? • 你所经历的课堂,是讲座式还是讨论式? • 教师的教鞭 • “不怕太阳晒,也不怕那风雨狂,只怕先生骂我
4、常用测量工具及仪器使用能力; 3、进一步掌握不对称负载时这两种 3、培养学生对待工作严谨的态度和工
5、电路分析、计算、调试、检测 连接方法下线电压、相电压及线电流、 作责任心等职业操作规范。
能力。
相电流的关系。
重点:1、负载作星形联接、三角形联接的方法; 2、线电压、相电压及线电流、相电流的关系;
❖ 初步掌握用电安全知识。
9
(二) 能力目标 ❖ 掌握高等电类工程技术人员所必需具备的电路、
磁路、模电、数电的基础知识及分析计算的基 本方法;
❖ 初步具备工程计算和实验研究的能力。
10
(三) 综合素质目标 A
实事求是和严谨的态度
B
安全意识和责任意识
C
沟通、协作和组织协调能力
D
团队合作精神
E
严格的科学态度和分析问题的逻辑性与条理性
笨,没有学问无颜见爹娘 ……” • “太阳当空照,花儿对我笑,小鸟说早早早……”
4
一、课程性质
核心课程2
电子与电工技术
学期
2
总学时 72
理论 学时
50
实践 学时
22
职业能力要求: 一般电路的计算与应用能力; 电路的合理选择与应用能力; 供电、配电及用电各个环节的基础电气安全知识与实际应用能力。
电工电子技术基础 第2版 第11章 触发器与时序逻辑电路
这种输入状态下,当负脉冲除去后,将由各种偶然因素决 定触发器最终状态,因而禁止出现。
RD
SD
Q
0
1
0
1
0
1
1
1
不变
0
0
禁用
基本 RS 触发器状态表
节首页 上一页 下一页
第11章 触发器和时序逻辑电路——双稳态触发器
逻辑功能
RD SD 00 01 10 11
Q 不定
0 1 保持
功能 不允许
置0 置1 记忆
第一节 双稳态触发器 第二节 寄存器 第三节 计数器
节首页 上一页 下一页
第11章 触发器和时序逻辑电路
思政引例ห้องสมุดไป่ตู้
非学无以广才, 非志无以成学。
——诸葛亮
章目录 上一页 下一页
第11章 触发器和时序逻辑电路
思政引例
触发器(Flip-Flop,FF)具有记忆功能的时序逻辑 组件,记录二进制数字“0”和“1”。触发器由逻辑门 电路组合而成,电路在任一时刻输出信号不仅取决于该 时刻电路输入信号,而且还决定于电路原来状态。时序 逻辑电路具有记忆功能。计数器、寄存器电路。RS触发 器、K触发器和D触发器逻辑符号和逻辑功能,弄清触 发器翻转条件。了解数码寄存器和移位寄存器及二进制 计数器和二一十进制计数器的工作原理。
电路结构
四门钟控型 维持阻塞型
主从型
T触发器
章目录 上一页 下一页
第11章 触发器和时序逻辑电路——双稳态触发器
11.1 双稳态触发器
两个稳定的工作状态(1态和0态 分类: a. 按逻辑功能
RS 触发器、 JK 触发器、D 触发器
b. 按其结构 主从型触发器、维持阻塞型触发器
RD
SD
Q
0
1
0
1
0
1
1
1
不变
0
0
禁用
基本 RS 触发器状态表
节首页 上一页 下一页
第11章 触发器和时序逻辑电路——双稳态触发器
逻辑功能
RD SD 00 01 10 11
Q 不定
0 1 保持
功能 不允许
置0 置1 记忆
第一节 双稳态触发器 第二节 寄存器 第三节 计数器
节首页 上一页 下一页
第11章 触发器和时序逻辑电路
思政引例ห้องสมุดไป่ตู้
非学无以广才, 非志无以成学。
——诸葛亮
章目录 上一页 下一页
第11章 触发器和时序逻辑电路
思政引例
触发器(Flip-Flop,FF)具有记忆功能的时序逻辑 组件,记录二进制数字“0”和“1”。触发器由逻辑门 电路组合而成,电路在任一时刻输出信号不仅取决于该 时刻电路输入信号,而且还决定于电路原来状态。时序 逻辑电路具有记忆功能。计数器、寄存器电路。RS触发 器、K触发器和D触发器逻辑符号和逻辑功能,弄清触 发器翻转条件。了解数码寄存器和移位寄存器及二进制 计数器和二一十进制计数器的工作原理。
电路结构
四门钟控型 维持阻塞型
主从型
T触发器
章目录 上一页 下一页
第11章 触发器和时序逻辑电路——双稳态触发器
11.1 双稳态触发器
两个稳定的工作状态(1态和0态 分类: a. 按逻辑功能
RS 触发器、 JK 触发器、D 触发器
b. 按其结构 主从型触发器、维持阻塞型触发器
电工电子学_触发器和时序逻辑电路(PPT87页)
所寄存的数据就向左或向右顺序移动一位。 单向移位寄存器
按移位方式分类 双向移位寄存器
电工电子学B
电工电子学B
电工电子学B
电工电子学B
电工电子学B
(2)并行、串行输入/串行输出寄存器
0
并行输入
寄存指令
d3
d2
d1
d0
&
&
&
&
移位脉冲 CP
串行输D入
1 清零
SD Q3
F3
D
RD
SD Q2
F2
D
所谓电路能够自启动,是指当电源接通或由于干扰信号 的影响,电路进入到了无效状态,在脉冲作用下,电路能 够进入到有效循环;否则,电路不能够自启动。
由状态转换真值表和状态转换图可知,电路具有自启动 功能。电路由无效状态转换到有效状态过程中的输出为无 效输出。
电工电子学B
13.2.1 时序逻辑电路的分析
Qn1 1
Q1Q0
Q1
Q0
Q1
Q0
Qn1 2
Q2Q1 Q0
电工电子学B
13.2.1 时序逻辑电路的分析
(3)根据状态方程和输出方程列出逻辑状态转换真值表
电工电子学B
13.2.1 时序逻辑电路的分析
(4)电路用了3个触发器,电路应该有个状态,由状态 转换真值表和状态转换图均可知,电路只使用了5个状态: 000、001、010、011、100,这5个状态称为有效状态。电路 在脉冲作用下,在有效状态之间的循环,称为有效循环。 电路还有3个状态(101、110、111)没有使用,这3个状态 称为无效状态。电路在脉冲作用下,在无效状态之间的循 环,称为无效循环。
电工电子学B
按移位方式分类 双向移位寄存器
电工电子学B
电工电子学B
电工电子学B
电工电子学B
电工电子学B
(2)并行、串行输入/串行输出寄存器
0
并行输入
寄存指令
d3
d2
d1
d0
&
&
&
&
移位脉冲 CP
串行输D入
1 清零
SD Q3
F3
D
RD
SD Q2
F2
D
所谓电路能够自启动,是指当电源接通或由于干扰信号 的影响,电路进入到了无效状态,在脉冲作用下,电路能 够进入到有效循环;否则,电路不能够自启动。
由状态转换真值表和状态转换图可知,电路具有自启动 功能。电路由无效状态转换到有效状态过程中的输出为无 效输出。
电工电子学B
13.2.1 时序逻辑电路的分析
Qn1 1
Q1Q0
Q1
Q0
Q1
Q0
Qn1 2
Q2Q1 Q0
电工电子学B
13.2.1 时序逻辑电路的分析
(3)根据状态方程和输出方程列出逻辑状态转换真值表
电工电子学B
13.2.1 时序逻辑电路的分析
(4)电路用了3个触发器,电路应该有个状态,由状态 转换真值表和状态转换图均可知,电路只使用了5个状态: 000、001、010、011、100,这5个状态称为有效状态。电路 在脉冲作用下,在有效状态之间的循环,称为有效循环。 电路还有3个状态(101、110、111)没有使用,这3个状态 称为无效状态。电路在脉冲作用下,在无效状态之间的循 环,称为无效循环。
电工电子学B
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
SD
S
Q
1D
CP
C1
RD
R
Q
工作波形如下:
CP
RD
Q Q
11.1.5 触发器的应用举例
当 端S D加负脉冲时,不论触发器的初始状态是1态,还 是0态,均有 Q , 1即, Q将触0 发器置1或保持1态。 称 为直接S D置1 端。
(3)RD 1, S D 1
GA
&
Q
这种情况,Q S D Q 1Q Q, SD
Q RD Q 1Q Q
即将触发器保持原状态不变。
RD
&
Q
(4)RD 0, S D 0
GA
&
Q
SD
SD
S
Q
RD
R
Q
&
Q
图形符号
GB
逻辑图
它有两个输出端Q 和Q ,二者的逻辑状态应相反。
这种触发器有两个稳定状态:
(1) Q 1 , Q 0 , 称为置位状态(1态);
(2) Q 0, Q 1 , 称为复位状态(0态);
输出与输入的逻辑关系:
GA
(1)RD 0, S D 1
&
Q
。 如果初始状态为1,也有同样的结果。
(3) J=1, K=0 可分析出不管触发器原来处于什么状态,一个时钟脉 冲来到后,输出一定是1 态。
(4) J=0, K=1 可分析出不管触发器原来处于什么状态,一个时钟脉 冲来到后,输出一定是0 态。
主从型触发器具有在CP从1下跳为0时翻转的特点,
也就是具有在时钟脉冲下降沿触发的特点。
器的逻辑状态表如下:
SD
RD
10
01
11 00
练 SD
习
RD
Q
Q
01
1
0 SD
不变 不变 不定 不定 RD
Q
Q
信信号号同不时同撤时消撤,出 现消不,确状定态状确态定
11.1.2 同步RS 触发器
SD
可控RS 触发器的逻辑图和图形 S
&
&
符号如下:
Q
与基本RS 触发器区别为 CP
GC
GA
:增加了由非门GC和GD组
Q
10 1
1RD R
Q
R
1
1
Qn
1
逻辑功能分析:
(1) J=1, K=1
设时钟脉冲来到之前(CP=0) 触发器的初始状态为0。
这时主触发器的 S Q 1 , R Q 0
当时钟脉冲来到后(CP= 1), Q 端由01,使从触 发器的S=1,R=0,当CP从1下跳为0时,非门输出
为1,从触发器也翻转为1态。 反之,设触发器的初始状态为1,同样可分析出,
所谓S D 1,即将 S D 端保持高电位; SD
RD 0 ,即 RD 在端加一负脉冲
当 端RD加负脉冲时,不论触发器的初 RD & 始状态是1态,还是0态,均有
Q
GB
Q RD Q 1, Q SD Q 0
逻辑图
即将触发器置0或保持0态, R称D为直接置0端。
(2)RD 1, S D 0
&
&
Q
的电平如何变化,GC门和GD 门的输出均为1,基本触发器 CP
GC
GA
保持原状态不变。
&
&
Q
只有当时钟脉冲来到后, R
即CP= 1时,触发器才按R 、S 端
GD
R
GB
D
的输入状态来决定其输出状态。
逻辑电路
和RD 是S直D 接置 0 和直接置 1 端 ,即不受时钟脉冲的 控制,可以对基本触发器置0或置1,一般用于置初态, 在工作过程中它们处于1 态(高电平)。
次态 Q n:+1 指触发器输入信号变化后的状态;
现态 Q n:指触发器输入信号变化前的状态。
触发器次态与输入信号和电路原状态(现态)之间的 关系如下表:
RS
00 00 01 01 10 10 11 11
Q n Q n+1
00 11 00 10 01 11 0 1
说明 保持 置0 置1
不定
利用可控 RS 触发器可构成计数器,其连接图如下:
1
SD
S
Q
1S
C1
1R
Q
1
R
RD
存在问题:产生“空翻”现象
为避免“空翻”,计数器一般采用主从型触发器和 维持阻塞型触发器构成。
11.1.3 JK 触发器
主从型 JK 触发器的逻辑图和图形符号如下:
SD 1
S
J
1S
Q
S 1S
C1
C1
K
1R
1R
1RD R
Q
R
SD
S
Q
J 1J
Q
CP
C1
Q
K 1K
Q
RD
第 11 章 触发器及时序逻辑电路
11.1 触发器 11.2 寄存器 11.3 计数器
11.1 触发器
11.1.1 基本RS触发器 11.1.2 同步RS触发器 11.1.3 JK触发器 11.1.4 D触发器 11.1.5 触发器的应用举例
11.1.1 基本RS 触发器
基本RS 触发器由两个与非门交叉耦合而成,如下图:
R
1
它由两个可控RS 触发器串联组成,两者分别为主
触发器和从触发器。
主触发器的输出端Q 与从触发器的S 端相连, Q 端与 从触发器的R 端相连。
非门的作用是使两个触发器的时钟脉冲信号反相。 主从触发器的特性见真值表:
J
0
K
Q n+1
0
Qn
SD 1 J
S 1S
Q
S 1S
Q
01
0
K
C1 1R
C1
1R
主从触发器避免了“空翻”。
11.1.4 D 触发器
维持-阻塞型D 触发器的逻辑符号如下图示:
SD
S
Q
D
D 1D
CP
C1
Q
0
RD
R
1
输出与输入之间的关系见真值表:
Q n+1 0 1
逻辑功能为:触发器的输出状态仅决定于到达前输 入端的状态,而与触发器现态无关,即: Q n1 D
当把 D 触发器的输入端与 Q 输出端连接到一起时, 就构成了计数器,其连接图如下:
&
&
Q
成的导引电路;R 和S 是置 0 R
和置 1 信号输入端,还有时
钟脉冲CP 输入端。
GD
R
GB
D
逻辑电路
时钟脉冲CP是一种控制命令 S D S
Q
,通过导引电路实现对输入端R
S CP
1S C1
和S 的控制,故称为可控RS 触 R 1R
Q
发器
RD
R
图形符号
当时钟脉冲CP来到之前,
SD
即当CP= 0时,不论R 和S 端 S
主、从触发器都翻转为0。
JK 触发器在J=1,K=1 的情况下,来一个时钟脉冲
,它就翻转一次,此时触发器具有计数功能。
(2) J=0, K=0
设触发器的初始状态为0。当CP=1时,由于主触发 器的J=0,K=0,Q端的状态仍为0,保持不变;当CP 跳 变为0时,由于从触发器的S=0,R=0,也保持0态不变
GB
逻辑图
这种输入状态下,当负脉冲除去后,将由各种偶然因 素决定触发器的最终状态,因而禁止出现。
注:R D 0, S D 0 时,Q 和 Q 均为高电平。
RD 先撤消: 1 态 S D 先撤消: 0 态 信号同时撤消: 状态不定(随机)
由以上分析可知:基本RS 触发器有两个状态,他可 以直接置位或复位,并具有存储和记忆功。基本RS 触发