基于循环矩阵的低密度校验码的VLSI译码设计
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
基于循环矩阵的低密度校验码的VLSI译码设计
郗丽萍;赵小祥;王匡
【期刊名称】《浙江大学学报(工学版)》
【年(卷),期】2009(043)002
【摘要】为了解决低密度校验码(LDPC)的VLSI译码实现资源耗费庞大、功耗大、连线复杂等问题,提出了一种适用于基于循环移位单位矩阵的LDPC的结构化存储
方式及相应的部分并行译码实现方法.通过分析基于循环移位单位矩阵的LDPC校
验矩阵的构成方式,总结出其校验矩阵中比特节点与校验节点之间信息的传递特点,
提出了一种具有高度灵活性和高效性的结构化存储方式.基于这种结构化存储方式,
对迭代译码的关键步骤给出了一种部分并行的流水线时序实现方式,达到了显著降
低时延和功耗的目的.最后,以中国地面数字电视广播传输标准中的LDPC码在FPGA平台上的实现为例,给出了译码性能和具体的硬件实现资源.仿真结果表明,采用该实现方法的LDPC定点译码设计在AWGN信道下得到了良好的性能,与全精
度浮点实现方法相比性能差异可以忽略.
【总页数】5页(P261-265)
【作者】郗丽萍;赵小祥;王匡
【作者单位】浙江大学,信息与电子工程学系,浙江,杭州,310027;浙江大学,信息与电子工程学系,浙江,杭州,310027;浙江大学,信息与电子工程学系,浙江,杭州,310027【正文语种】中文
【中图分类】TN911.22
【相关文献】
1.基于密度进化的低密度校验码的最小和量化译码器的算法设计 [J], 包晓燕;王新梅
2.基于低密度校验码的OFDM编码调制译码算法 [J], 徐志江;李式巨;官军
3.低功耗并行LTE-Turbo译码器的VLSI结构设计及实现 [J], 李晓峰;冯大政;胡树楷
4.基于置信传播算法的低密度校验码量化译码设计 [J], 贺玉成;慕建君;王新梅
5.分块低密度校验码与高速部分并行译码器联合设计方案 [J], 施惠丰;张海滨;徐友云
因版权原因,仅展示原文概要,查看原文内容请购买。