数字电子技术4套期末试卷含答案
数字电子技术期末考试题含答案
.
z.
"数字电子技术"考试试卷〔第一套〕
课程号
2904025035
考试时间 100 分钟
一、填空题〔共28分〕
1、〔2分〕〔5E.8〕H =〔 94.5 〕D =〔 10010100.0101 〕8421BCD 。
2、〔2分〕逻辑函数L =
+ A+ B+ C +D =〔 1 〕。
3、〔2分〕由传输门构成的电路如以下图所示,当A=0时,输出L= B 。
4、〔2分〕三态门可能输出的三种状态是 低电平 、高电平和 高阻态_。
5、〔3分〕A/D 转换器一般要经过_ 采样__、保持、量化和__编码__这4个步骤,A/D 转换器的转换速度主要取决于转换类型。对双积分型A/D 转换器、并行比拟型A/D 转换器和逐次比拟型A/D 转换器的相对速度进展比拟,转换速度最快的是_并行比拟型A/D 转换器__。
6、〔2分〕集成优先编码器CD4532〔功能表见后〕正常接电源和地,且待编码信号输入端I 0 =I 2 = I 6 = I 7 = 1,输入使能端EI=1,其余输入端为0,其输出Y 2Y 1Y 0为 111 。
7、〔3分〕集成数据选择器74HC151构成的电路如以下图所示,则其输出
Y= ABC BC A C B A ++⋅⋅ 。〔注:不需化简〕
8、〔3分〕*PLA 电路如以下图所示,其输出逻辑函数表达式*=
适用专业年级〔方向〕: 应用物理、电信科技2010级
考试方式及要求:
闭卷笔试
题 号 一
二
三
四
五
六
七 总分 得 分 阅卷人
. z. 6分
L D ABC
=+
4分
四、〔16分〕在举重比赛中有A、B、C三名裁判,A为主裁判,B、C 为副裁判。当两名或两
数字电子技术基础试卷及答案套
数字电子技术基础1
一.1.(15分)
试根据图示输入信号波形分别画出各电路相应的输出信号波形L1、L2、L3、L4、和L5。设各触发器初态为“0”。
二.(15分)
已知由八选一数据选择器组成的逻辑电路如下所示。试按步骤分析该电路在M1、M2取不同值时(M1、M2取值情况如下表所示)输出F的逻辑表达式。
八选一数据选择器输出端逻辑表达式为:Y=Σm i D i,其中m i是S2S1S0最小项。
三.(8分)
试按步骤设计一个组合逻辑电路,实现语句“A>B”,A、B均为两位二进制数,即A (A1、A0),B(B1、B0)。要求用三个3输入端与门和一个或门实现。
四.(12分)
试按步骤用74LS138和门电路产生如下多输出逻辑函数。
74LS138逻辑表达式和逻辑符号如下所示。
五.(15分)
已知同步计数器的时序波形如下图所示。试用维持-阻塞型D触发器实现该计数器。要求按步骤设计。
六.(18分)
按步骤完成下列两题
1.分析图5-1所示电路的逻辑功能:写出驱动方程,列出状态转换表,画出完全状态转换图和时序波形,说明电路能否自启动。
2.分析图5-2所示的计数器在M=0和M=1时各为几进制计数器,并画出状态转换图。
图5-1
图5-2
七.
八.(10分) 电路下如图所示,按要求完成下列问题。
1.指出虚线框T1中所示电路名称.
2.对应画出V C 、V 01、A 、B 、C 的波形。并计算出V 01波形的周期T=?。
数字电子技术基础2
一.(20分)电路如图所示,晶体管的β=100,Vbe=0.7v 。 (1)求电路的静态工作点;
数电试题及答案五套。
数字电子技术基础试题一
一、 填空题22分 每空2分
1、
=⊕0A , =⊕1A ;
2、JK 触发器的特性方程为: ;
3、单稳态触发器中,两个状态一个为 态,另一个为 态.多谐振荡器两个状态都为 态, 施密特触发器两个状态都为 态.
4、组合逻辑电路的输出仅仅只与该时刻的 有关,而与 无关;
5、某数/模转换器的输入为8位二进制数字信号D 7~D 0,输出为0~25.5V 的模拟电压;若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为 ;
6、一个四选一数据选择器,其地址输入端有 个; 二、
化简题15分 每小题5分
用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈
1YA,B,C,D=∑m0,1,2,3,4,5,6,7,13,15 2∑∑+=)11,10,9,3,2,1()15,14,13,0()
,,,(d m D C B A L
利用代数法化简逻辑函数,必须写出化简过程
3________________________________________
__________)(),,(B A B A ABC B A C B A F +++=
三、
画图题10分 每题5分
据输入波形画输出波形或状态端波形触发器的初始状态为0. 1、
2、
四、
分析题17分
1、分析下图,并写出输出逻辑关系表达式,要有分析过程6分
2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻
辑功能,要有分析过程11分
五、设计题28分
1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不
2套 《数字电子技术》期末考卷+答案
第 1 页 共 12 页
铜 陵 学 院
2007-2008学年第二学期
《数字电子技术基础》考试试卷(A 卷)
(适用班级:06自动化本科)
一、填空题(每空1分,共20分)
1、数字信号是指在 和 上都不连续的信号。
2、二进制数11011转换为十进制数为 ,转换为十六进制数为 。
3、根据逻辑代数的运算规则有:A ·A = ,A ·A = 。
4、用4位二进制数表示一位十进制数,称为二-十进制代码,简称 码,最常用的二-十进制代码是 码。
5、按计数器中数值的增减分类,把计数器分为 、
和可逆计数器。
6、计数器中,_____________计数器工作速度较快,_____________计数器电路结构简单。
7、一个容量为256×4位的RAM ,应有 个基本存储单元,每次访问 个基本存储单元,有 条数据线和 条地址线。
8、PROM 不可编程的逻辑阵列是 ,可编程的逻辑阵列是 。 9、逻辑代数中,最基本的三种逻辑运算是 运算、 运算和 运算。
二、判断题(第小题2分,共12分)
1、真值表、逻辑代数式和逻辑电路图是同一逻辑功能的三种不同表达方式,只要知道其中一种,便可推出其它两种。 ( )
2、一个逻辑函数的所有最小项之积为1。 ( )
3、当用数码表示不同的事物时,这些数码已没有数量大小的含义。 ( )
4、TTL 门电路能带同类门的个数称为噪声容限。 ( )
5、计数器不仅能对时钟脉冲进行计数,还可以用于定时、分频、产生节拍脉冲等。
( ) 6、已知二输入端的TTL 与非门,将其中的一端经Ω100电阻接地,则当电源接通时,其输出端的状态为0。 ( ) 三、选择题(每小题3分,共18分)
中南大学数字电子技术基础期末考试试卷四套附答案完整版
中南大学数字电子技术基础期末考试试卷四套
附答案
Document serial number【NL89WT-NY98YT-NC8CB-NNUUT-NUT108】
中南大学信息院《数字电子技术基础》
期终考试试题(110分钟)(第一套)
一、填空题:(每空1分,共15分)
=+的两种标准形式分别为()、()。
1.逻辑函数Y AB C
2.将2004个“1”异或起来得到的结果是()。
3.半导体存储器的结构主要包含三个部分,分别是()、()、()。
4.8位D/A转换器当输入数字量为5v。若只有最低位为高电平,则输出电压为()v;当输入为,则输出电压为()v。
5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。
6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。
7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。
二、根据要求作题:(共15分)
1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。
2.图1、2中电路均由CMOS门电路构成,写出P、Q的表达式,并画出对应
A、B、C的P、Q波形。
三、分析图3所示电路:(10分)
1)试写出8选1数据选择器的输出函数式;
2)画出A2、A1、A0从000~111连续变化时,Y的波形图;
3)说明电路的逻辑功能。
四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。(15分)
《数字电子技术》期末考试试卷及答案(第二套)
线
密
封
线
5、(4分)下图所示逻辑电路的输出逻辑函数表达式F=C A BC B A ++。
6、(3分)8选1数据选择器74HC151各输入端信号如下图所示,其输出F= 1 。
7、(3分)8位倒T 型电阻网络D/A 转换器,当电路输入的数字量为80H 时,输出电压O v =4V ,则当输入的数字量为 110000 时,输出电压O v =1.5V 。
8、(3分)A/D 转换器一般要经过取样、保持、量化 和 编码 这4个转换过程,取样时要满足取样定理,即max 2i s f f ≥。
9、(4分)实现两个二位二进制相加的加法器,所需ROM 的容量至少为 48 ,该ROM 有 4 条地址线, 3 条数据线。
10、(3分)一个存储容量为4K ×4的存储器有 214 个存储单元,若用该存储器构成32K ×8的存储系统,则需 16 片4K ×4的存储器。
F
C B
密封
线11、(2分)用n个触发器组成的计数器,其最大计数模是n2。
二、用卡诺图法将下列逻辑函数化简为最简与或式(10分)
C
B
D
BC
ABD
D
ABC
F+
+
+
=
解:
最简与或式D
B
C
B
AB
F+
+
=
三、(6分)时序电路及输入波形如图所示,写出其激励方程
和状态方程,并画出输出Q端的波形。设触发器初态为
“0”。
解:
激励方程Q
D=
状态方程n
n Q
Q=
+1
Q端的波形如上图所示。
密封
线
四、(16分)设计一个三输入的组合逻辑电路,当输入的
二进制码小于5时,输出为0,大于等于5时,输出为1。要
求:(1)列出真值表;
(2)写出逻辑函数的最简与或式;
(3)用非门和与非门实现该电路;
数电试题及答案(共11套)
《数字电子技术基础》试题一
一、 填空题(22分 每空2分)
1、=⊕0A A , =⊕1A 。
2、JK 触发器的特性方程为: n n n Q K Q J Q +=+1 。
3、单稳态触发器中,两个状态一个为 稳态 态,另一个为 暂稳态 态.多谐振荡器两个状态都为 暂稳态 态, 施密特触发器两个状态都为 稳态 态.
4、组合逻辑电路的输出仅仅只与该时刻的 输入 有关,而与 电路的原先状态 无关。
5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~25.5V 的模拟电压。若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为 0.1V 。
6、一个四选一数据选择器,其地址输入端有 2 个。
二、 化简题(15分 每小题5分)
用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈
1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15)
2)∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L 利用代数法化简逻辑函数,必须写出化简过程
3)________________________________________
__________)(),,(B A B A ABC B A C B A F +++=
三、 画图题(10分 每题5分)
据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、
2、
四、 分析题(17分)
1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)
2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分)
数字电子技术试卷试题答案汇总(完整版)
《数字电子技术基础》试题及答案汇总
第一套
一、填空题(每空1分,共20分)
1、逻辑代数中3种基本运算是 , , 。
2、逻辑代数中三个基本运算规则 , , 。
3、逻辑函数的化简有 , 两种方法。
4、A+B+C= 。
5、TTL 与非门的u I ≤U OFF 时,与非门 ,输出 ,u I ≥U ON 时,与非门 ,输出 。
6、组合逻辑电路没有 功能。
7、竞争冒险的判断方法 , 。
8、触发器它有 稳态。主从RS 触发器的特性方程 ,
主从JK 触发器的特性方程 ,D 触发器的特性方程 。 二、选择题(每题1分,共10分)
1、相同为“0”不同为“1”它的逻辑关系是 ( ) A 、或逻辑 B 、与逻辑 C 、异或逻辑
2、Y (A ,B ,C ,)=∑m (0,1,2,3)逻辑函数的化简式 ( ) A 、Y=AB+BC+ABC B 、Y=A+B C 、Y=A
3、
A 、Y=A
B B 、Y 处于悬浮状态
C 、Y=B A +
4、下列图中的逻辑关系正确的是 ( )
A 、Y=
B A + B 、Y=B A +
C 、Y=AB 5、下列说法正确的是( )
A 、主从JK 触发器没有空翻现象
B 、JK 之间有约束
C 、主从JK 触发器的特性方程是CP 上升沿有效。 6、下列说法正确的是( )
A 、同步触发器没有空翻现象
B 、同步触发器能用于组成计数器、移位寄存器。
C、同步触发器不能用于组成计数器、移位寄存器。
7、下列说法是正确的是()
A、异步计数器的计数脉冲只加到部分触发器上
B、异步计数器的计数脉冲同时加到所有触发器上
数字电子技术_4套期末试卷_含答案综述
《数字电子技术基础》(第一套)
一、填空题:(每空1分,共15分)
1.逻辑函数Y AB C
=+的两种标准形式分别为()、()。
2.将2004个“1”异或起来得到的结果是()。
3.半导体存储器的结构主要包含三个部分,分别是()、()、()。
4.8位D/A转换器当输入数字量10000000为5v。若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。
5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。
7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。
二、根据要求作题:(共15分)
1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。
2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。
三、分析图3所示电路:(10分)
1)试写出8选1数据选择器的输出函数式;
2)画出A2、A1、A0从000~111连续变化时,Y的波形图;
3)说明电路的逻辑功能。
四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。(15分)
五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。(8分)
数字电路试题五套(含答案)
《数字电子技术》试卷一
一、 填空(每空1分,共25分)
1、(10110)2=( )10=( )16
(28)10=( )2=( )16 (56)10=( )8421BCD
2、最基本的门电路是: 、 、 。 3、有N 个变量组成的最小项有 个。
4、基本RS 触发器的特征方程为_______ ,约束条件是 __.
5、若存储器的容量是256×4RAM,该RAM 有 ___存储单元,有 字,字长
_____位,地址线 根。
6、用N 位移位寄存器构成的扭环形计数器的模是________.
7、若令JK 触发器的J=K=T 则构成的触发器为_______.
8、如图所示,Y= 。
9、如图所示逻辑电路的输出Y= 。
10、已知Y=D AC BC B A ++,则Y = ,Y/= 。
11、组合逻辑电路的特点是_________、___________;与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的_______;还与电路 有关。
二、 化简(每小题5分,共20分)
1、公式法化简
(1)Y=ABC ABC BC BC A ++++
=+++
(2)Y ABC A B C
2、用卡诺图法化简下列逻辑函数
=+++
(1)Y BCD BC ACD ABD
Y=∑+∑
(2)(1,3,4,9,11,12,14,15)(5,6,7,13)
m d
三、设下列各触发器初始状态为0,试画出在CP作用下触发器的输出波形(10分)
四、用74LS161四位二进制计数器实现十进制计数器(15分)
五、某汽车驾驶员培训班结业考试,有三名评判员,其中A 为主评判员,B 、C 为副评判员,评判时,按照少数服从多数原则,但若主评判员认为合格也可以通过。试用74LS138和与非门实现此功能的逻辑电路。(15分)
数字电子技术试卷及答案五套
数字电子技术试卷
一、选择题:
A组:
1.如果采用偶校验方式,下列接收端收到的校验码中,( A )是不正确的
A、00100
B、10100
C、11011
D、11110
2、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是(B)A、逻辑函数的最简与或式B、逻辑函数的最小项之和
C、逻辑函数的最简或与式
D、逻辑函数的最大项之和
3、在下列逻辑电路中,不是组合逻辑电路的是(D)
A、译码器
B、编码器
C、全加器
D、寄存器
4、下列触发器中没有约束条件的是(D)
A、基本RS触发器
B、主从RS触发器
C、同步RS触发器
D、边沿D触发器
5、555定时器不可以组成D。
A.多谐振荡器
B.单稳态触发器
C.施密特触发器
D.J K触发器
6、编码器(A)优先编码功能,因而(C)多个输入端同时为1。
A、有
B、无
C、允许
D、不允许
7、(D)触发器可以构成移位寄存器。
A、基本RS触发器
B、主从RS触发器
C、同步RS触发器
D、边沿D触发器
8、速度最快的A/D转换器是(A)电路
A、并行比较型
B、串行比较型
C、并-串行比较型
D、逐次比较型
9、某触发器的状态转换图如图所示,该触发器应是( C )
A. J-K触发器
B. R-S触发器
C. D触发器
D. T触发器
10.(电子专业作)对于VHDL以下几种说法
错误的是(A )
A VHDL程序中是区分大小写的。
B 一个完整的VHDL程序总是由库说明部分、实体和结构体等三部分构成
C VHDL程序中的实体部分是对元件和外部电路之间的接口进行的描述,可以看成是定义元件的引脚
D 结构体是描述元件内部的结构和逻辑功能
数字电子技术 期末考试试题
期末考试试题
课程名称 《数字电子技术》 适用专业自动化、测控 考试时间 ( 120 )分钟
一、 填空题(22分每空2分)
1、=⊕0A , =⊕1A 。
2、JK 触发器的特性方程为: 。
3、单稳态触发器中,两个状态一个为 态,另一个为 态.多谐振荡器两个状态都为 态, 施密特触发器两个状态都为 态.
4、组合逻辑电路的输出仅仅只与该时刻的 有关, 而与 无关。
5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~25.5V 的模拟电压。若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为 。
6、一个四选一数据选择器,其地址输入端有 个。 二、 化简题(15分 每小题5分)
用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈
1) Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15)
2)∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L 利用代数法化简逻辑函数,必须写出化简过程
3)________________________________________
__________)(),,(B A B A ABC B A C B A F +++=
三、 画图题(10分 每题5分)
据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、
2、
四、 分析题(17分)
1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)
2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分)
中南大学信息院《数字电子技术基础》 历年期终考试试题
中南大学信息院《数字电子技术基础》
期终考试试题(110分钟)(第一套)
一、填空题:(每空1分,共15分)
1.逻辑函数Y AB C
=+的两种标准形式分别为
()、()。
2.将2004个“1”异或起来得到的结果是()。
3.半导体存储器的结构主要包含三个部分,分别是()、()、()。
4.8位D/A转换器当输入数字量10000000为5v。若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。
6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。
7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。
二、根据要求作题:(共15分)
1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”
来实现。
2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、
B、C的P、Q波形。
三、分析图3所示电路:(10分)
1)试写出8选1数据选择器的输出函数式;
2)画出A2、A1、A0从000~111连续变化时,Y的波形图;
3)说明电路的逻辑功能。
四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。(15分)
五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。(8分)
数字电路试题五套(含答案)
《数字电子技术》试卷一
一、 填空(每空1分,共25分)
1、(10110)2=( )10=( )16
(28)10=( )2=( )16
(56)10=( )8421BCD
2、最基本的门电路是: 、 、 。 3、有N 个变量组成的最小项有 个。
4、基本RS 触发器的特征方程为_______ ,约束条件是 __.
5、若存储器的容量是256×4RAM ,该RAM 有 ___存储单元,有 字,字长
_____位,地址线 根。
6、用N 位移位寄存器构成的扭环形计数器的模是________.
7、若令JK 触发器的J=K=T 则构成的触发器为_______.
8、如图所示,Y= 。
9、如图所示逻辑电路的输出Y= 。
10、已知Y=D AC BC B A ++,则Y = ,Y/= 。
11、组合逻辑电路的特点是_________、___________;与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的_______;还与电路 有关。
二、化简(每小题5分,共20分)
1、公式法化简
++++
(1)Y=ABC ABC BC BC A
=+++
(2)Y ABC A B C
2、用卡诺图法化简下列逻辑函数
=+++
(1)Y BCD BC ACD ABD
Y=∑+∑
(2)(1,3,4,9,11,12,14,15)(5,6,7,13)
m d
三、设下列各触发器初始状态为0,试画出在CP作用下触发器的输出波形
(10分)
四、用74LS161四位二进制计数器实现十进制计数器(15分)
五、某汽车驾驶员培训班结业考试,有三名评判员,其中A 为主评判员,B 、C 为副评判员,评判时,按照少数服从多数原则,但若主评判员认为合格也可以通过。试用74LS138和与非门实现此功能的逻辑电路。(15分)
数字电子技术_4套期末试卷_含答案
《数字电子技术基础》(第一套)
一、填空题:(每空1分,共15分)
1.逻辑函数Y AB C
=+的两种标准形式分别为()、()。
2.将2004个“1”异或起来得到的结果是()。
3.半导体存储器的结构主要包含三个部分,分别是()、()、()。
4.8位D/A转换器当输入数字量10000000为5v。若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。
5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。
7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。
二、根据要求作题:(共15分)
1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。
2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。
三、分析图3所示电路:(10分)
1)试写出8选1数据选择器的输出函数式;
2)画出A2、A1、A0从000~111连续变化时,Y的波形图;
3)说明电路的逻辑功能。
四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。(15分)
五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。(8分)
中南大学 数电试卷及答案04
七、
(1)多谐振荡器;
(2)
(3)状态转换图如下;74LS160构成九进制计数器;
(4)74LS194构成电路的状态转换图:
(5)可输出4种频率的信号,它们的频率分别为: 、 、 、 ;
试题(第四套)参考答案
一、填空题:
1.Y=0、Y=1;
2. ;
3.高阻态、 ;
4.TF、T’F;
5.1111;
6.13个、8个;
7.功能扩展电路、功能综合电路;
8.与阵列、输出逻辑宏单元;
9.5/3;
10.1/8;
二、
(1)逻辑表达式
(2)最简与或式:
(3)真值表
A B C
Y1
Y2
0 0 0
0
0
0 0 1
1
0
0 1 0
1
0
0 1 1
0
1
1 0 0
1
0
1 0 1
0
1
1 1 0
0
1
1 1 1
1
1
(4)逻辑功能为:全加器。
三、
(1)真值表
(2)逻辑表达式:
(3) 用74LS138和与非门实现如下:
四、
五、
(1)Z3Z2Z1Z0=0110,T=0;
(2)Z3Leabharlann Baidu2Z1Z0=1110,T=1;
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
《数字电子技术基础》(第一套)
一、填空题:(每空1分,共15分)
=+的两种标准形式分别为()、()。
1.逻辑函数Y AB C
2.将2004个“1”异或起来得到的结果是()。
3.半导体存储器的结构主要包含三个部分,分别是()、()、()。
4.8位D/A转换器当输入数字量为5v。若只有最低位为高电平,则输出电压为()v;当输入为,则输出电压为()v。
5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。
7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。
二、根据要求作题:(共15分)
1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。
2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。
三、分析图3所示电路:(10分)
1)试写出8选1数据选择器的输出函数式;
2)画出A2、A1、A0从000~111连续变化时,Y的波形图;
3)说明电路的逻辑功能。
四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。(15分)
五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。(8分)
B
C
六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。
(6分)
七、图6所示是16*4位ROM 和同步十六进制加法计数器74LS161组成的脉冲分频电路。ROM 中的数据见表1所示。试画出在CP 信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP 信号频率之比。 (16分)
表1
:
地址输入
数据输出 A3 A2 A1 A0
D3 D2 D1 D0 0 0 0 0
0 0 0 1
0 0 1 0
0 0 1 1
0 1 0 0
0 1 0 1
0 1 1 0
0 1 1 1
1 0 0 0
1 0 0 1
1 0 1 0
1 0 1 1
1 1 0 0
1 1 0 1 1 1 1 1 0 0 0 0 0 0 1 1 0 1 0 0 0 1 0 1 1 0 1 0 1 0 0 1 1 0 0 0 1 1 1 1 1 1 0 0 0 0 0 1 0 0 1 0 0 0 0 1 0 1 0 0
1 1 1 0 1 1 1 1 0 1 1 1 0 0 0 0
CP波形如图所示:
八、综合分析图7所示电路,RAM的16个地址单元中的数据在表中列出。要求:(1)说明555定时器构成什么电路?(18分)
(2)说明74LS160构成多少进制计数器?
(3)说明RAM在此处于什么工作状态,起什么作用?
(4)写出D\A转换器CB7520的输出表达式(U O与d9~d0之间的关系);
(5)画出输出电压U o的波形图(要求画一个完整的循环)。
中南大学信息学院
《数字电子计数基础》试题(第一套)参考答案
一、填空(每空1分,共15分)
1.
)6,4,0()(,)7,5,3,2,1()(=∏===∑i M ABC Y i m ABC Y i i
2.0
3.地址译码器、存储矩阵、输出缓冲器
4.0.039、5.31
5.双积分型、逐次逼近型
6.施密特触发器、单稳态触发器
7.结构控制字、输出逻辑宏单元、E 2CMOS
二、根据要求作题:(共15分) 1.C B A C B A P ⋅=+=
OC 与非门实现如图:
2. C Q B C B A Q BC C A P n
n ⋅++⋅+=+=+1;
三、1) 0
127012601250124012301220121012070
A A A D A A A D A A A D A A A D A A A D A A A D A A A D A A A D D m Y i i +++++++=∑=
2)
3)该电路为序列脉冲发生器,当A2、A1、A0从000~111连续变化时,Y端输出连续脉冲。
四、设用A3A2A1A0表示该数,输出F。列出真值表(6分)
A3 A2 A1 A0 F
0 0 0 0
0 0 0 1
0 0 1 0
0 0 1 1
0 1 0 0
0 1 0 1
0 1 1 0
0 1 1 1
1 0 0 0
1 0 0 1
1
1
1
1
1
1 0 1 0
1 0 1 1
1 1 0 0
1 1 0 1
1 1 1 0
1 1 1 1
X
X
X
X
X
X
∑⋅
⋅
=
=
1
2
2
3
)9,8,7,6,5(A
A
A
A
A
m
F
五、
CP
A